亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? wb_slave_behavioral.v

?? 用Verilog實現的以太網接口
?? V
字號:


`include "timescale.v"
`include "wb_model_defines.v"
module WB_SLAVE_BEHAVIORAL
(
	CLK_I,
	RST_I,
	ACK_O,
	ADR_I,
	CYC_I,
	DAT_O,
	DAT_I,
	ERR_O,
	RTY_O,
	SEL_I,
	STB_I,
	WE_I,
	CAB_I
);

/*------------------------------------------------------------------------------------------------------
WISHBONE signals
------------------------------------------------------------------------------------------------------*/
input                   CLK_I;
input                   RST_I;
output                  ACK_O;
input   `WB_ADDR_TYPE   ADR_I;
input                   CYC_I;
output  `WB_DATA_TYPE   DAT_O;
input   `WB_DATA_TYPE   DAT_I;
output                  ERR_O;
output                  RTY_O;
input   `WB_SEL_TYPE    SEL_I;
input                   STB_I;
input                   WE_I;
input                   CAB_I;

reg     `WB_DATA_TYPE   DAT_O;

/*------------------------------------------------------------------------------------------------------
Asynchronous dual-port RAM signals for storing and fetching the data
------------------------------------------------------------------------------------------------------*/
//reg     `WB_DATA_TYPE wb_memory [0:16777215]; // WB memory - 24 addresses connected - 2 LSB not used
reg     `WB_DATA_TYPE wb_memory [0:1048575]; // WB memory - 20 addresses connected - 2 LSB not used
reg     `WB_DATA_TYPE mem_wr_data_out;
reg     `WB_DATA_TYPE mem_rd_data_in;

/*------------------------------------------------------------------------------------------------------
Maximum values for WAIT and RETRY counters and which response !!!
------------------------------------------------------------------------------------------------------*/
reg     [2:0]  a_e_r_resp; // tells with which cycle_termination_signal must wb_slave respond !
reg     [3:0]  wait_cyc;
reg     [7:0]  max_retry;

// assign registers to default state while in reset
always@(RST_I)
begin
  if (RST_I)
  begin
    a_e_r_resp <= 3'b000; // do not respond
    wait_cyc   <= 4'b0; // no wait cycles
    max_retry  <= 8'h0; // no retries
  end
end //reset

task cycle_response;
  input [2:0]  ack_err_rty_resp; // acknowledge, error or retry response input flags
  input [3:0]  wait_cycles; // if wait cycles before each data termination cycle (ack, err or rty)
  input [7:0]  retry_cycles; // noumber of retry cycles before acknowledge cycle
begin
  // assign values
  a_e_r_resp <= #1 ack_err_rty_resp;
  wait_cyc   <= #1 wait_cycles;
  max_retry  <= #1 retry_cycles;
end
endtask // cycle_response

/*------------------------------------------------------------------------------------------------------
Tasks for writing and reading to and from memory !!!
------------------------------------------------------------------------------------------------------*/
reg    `WB_ADDR_TYPE task_wr_adr_i;
reg    `WB_ADDR_TYPE task_rd_adr_i;
reg    `WB_DATA_TYPE task_dat_i;
reg    `WB_DATA_TYPE task_dat_o;
reg    `WB_SEL_TYPE  task_sel_i;
reg                  task_wr_data;
reg                  task_data_written;
reg    `WB_DATA_TYPE task_mem_wr_data;

// write to memory
task wr_mem;
  input  `WB_ADDR_TYPE adr_i;
  input  `WB_DATA_TYPE dat_i;
  input  `WB_SEL_TYPE  sel_i;
begin
  task_data_written = 0;
  task_wr_adr_i = adr_i;
  task_dat_i = dat_i;
  task_sel_i = sel_i;
  task_wr_data = 1;
  wait(task_data_written);
  task_wr_data = 0;
end
endtask

// read from memory
task rd_mem;
  input  `WB_ADDR_TYPE adr_i;
  output `WB_DATA_TYPE dat_o;
  input  `WB_SEL_TYPE  sel_i;
begin
  task_rd_adr_i = adr_i;
  task_sel_i = sel_i;
  #1;
  dat_o = task_dat_o;
end
endtask

/*------------------------------------------------------------------------------------------------------
Internal signals and logic
------------------------------------------------------------------------------------------------------*/
reg            calc_ack;
reg            calc_err;
reg            calc_rty;

reg     [7:0]  retry_cnt;
reg     [7:0]  retry_num;
reg            retry_expired;

// Retry counter
always@(posedge RST_I or posedge CLK_I)
begin
  if (RST_I)
    retry_cnt <= #1 8'h00;
  else
  begin
    if (calc_ack || calc_err)
      retry_cnt <= #1 8'h00;
    else if (calc_rty)
      retry_cnt <= #1 retry_num;
  end
end

always@(retry_cnt or max_retry)
begin
  if (retry_cnt < max_retry)
  begin
    retry_num = retry_cnt + 1'b1;
    retry_expired = 1'b0;
  end
  else
  begin
    retry_num = retry_cnt;
    retry_expired = 1'b1;
  end
end

reg     [3:0]  wait_cnt;
reg     [3:0]  wait_num;
reg            wait_expired;

// Wait counter
always@(posedge RST_I or posedge CLK_I)
begin
  if (RST_I)
    wait_cnt <= #1 4'h0;
  else
  begin
    if (wait_expired || ~STB_I)
      wait_cnt <= #1 4'h0;
    else
      wait_cnt <= #1 wait_num;
  end
end

always@(wait_cnt or wait_cyc or STB_I or a_e_r_resp or retry_expired)
begin
  if ((wait_cyc > 0) && (STB_I))
  begin
    if (wait_cnt < wait_cyc) // 4'h2)
    begin
      wait_num = wait_cnt + 1'b1;
      wait_expired = 1'b0;
      calc_ack = 1'b0;
      calc_err = 1'b0;
      calc_rty = 1'b0;
    end
    else
    begin
      wait_num = wait_cnt;
      wait_expired = 1'b1;
      if (a_e_r_resp == 3'b100)
      begin
        calc_ack = 1'b1;
        calc_err = 1'b0;
        calc_rty = 1'b0;
      end
      else
      if (a_e_r_resp == 3'b010)
      begin
        calc_ack = 1'b0;
        calc_err = 1'b1;
        calc_rty = 1'b0;
      end
      else
      if (a_e_r_resp == 3'b001)
      begin
        calc_err = 1'b0;
        if (retry_expired)
        begin
          calc_ack = 1'b1;
          calc_rty = 1'b0;
        end
        else
        begin
          calc_ack = 1'b0;
          calc_rty = 1'b1;
        end
      end
      else
      begin
        calc_ack = 1'b0;
        calc_err = 1'b0;
        calc_rty = 1'b0;
      end
    end
  end
  else
  if ((wait_cyc == 0) && (STB_I))
  begin
    wait_num = 2'h0;
    wait_expired = 1'b1;
    if (a_e_r_resp == 3'b100)
    begin
      calc_ack = 1'b1;
      calc_err = 1'b0;
      calc_rty = 1'b0;
    end
    else if (a_e_r_resp == 3'b010)
    begin
      calc_ack = 1'b0;
      calc_err = 1'b1;
      calc_rty = 1'b0;
    end
    else if (a_e_r_resp == 3'b001)
    begin
      calc_err = 1'b0;
      if (retry_expired)
      begin
        calc_ack = 1'b1;
        calc_rty = 1'b0;
      end
      else
      begin
        calc_ack = 1'b0;
        calc_rty = 1'b1;
      end
    end
    else
    begin
      calc_ack = 1'b0;
      calc_err = 1'b0;
      calc_rty = 1'b0;
    end
  end
  else
  begin
    wait_num = 2'h0;
    wait_expired = 1'b0;
    calc_ack = 1'b0;
    calc_err = 1'b0;
    calc_rty = 1'b0;
  end
end

wire rd_sel = (CYC_I && STB_I && ~WE_I);
wire wr_sel = (CYC_I && STB_I && WE_I);

// Generate cycle termination signals
assign ACK_O = calc_ack && STB_I;
assign ERR_O = calc_err && STB_I;
assign RTY_O = calc_rty && STB_I;

// Assign address to asynchronous memory
always@(RST_I or ADR_I)
begin
  if (RST_I) // this is added because at start of test bench we need address change in order to get data!
  begin
    #1 mem_rd_data_in = `WB_DATA_WIDTH'hxxxx_xxxx;
  end
  else
  begin
//    #1 mem_rd_data_in = wb_memory[ADR_I[25:2]];
    #1 mem_rd_data_in = wb_memory[ADR_I[21:2]];
  end
end

// Data input/output interface
always@(rd_sel or mem_rd_data_in or RST_I)
begin
  if (RST_I)
    DAT_O <=#1 `WB_DATA_WIDTH'hxxxx_xxxx;	// assign outputs to unknown state while in reset
  else if (rd_sel)
    DAT_O <=#1 mem_rd_data_in;
  else
    DAT_O <=#1 `WB_DATA_WIDTH'hxxxx_xxxx;
end


always@(RST_I or task_rd_adr_i)
begin
  if (RST_I)
    task_dat_o = `WB_DATA_WIDTH'hxxxx_xxxx;
  else
    task_dat_o = wb_memory[task_rd_adr_i[21:2]];
end
always@(CLK_I or wr_sel or task_wr_data or ADR_I or task_wr_adr_i or 
        mem_wr_data_out or DAT_I or task_mem_wr_data or task_dat_i or
        SEL_I or task_sel_i)
begin
  if (task_wr_data)
  begin
    task_mem_wr_data = wb_memory[task_wr_adr_i[21:2]];

    if (task_sel_i[3])
      task_mem_wr_data[31:24] = task_dat_i[31:24];
    if (task_sel_i[2])
      task_mem_wr_data[23:16] = task_dat_i[23:16];
    if (task_sel_i[1])
      task_mem_wr_data[15: 8] = task_dat_i[15: 8];
    if (task_sel_i[0])
      task_mem_wr_data[ 7: 0] = task_dat_i[ 7: 0];

    wb_memory[task_wr_adr_i[21:2]] = task_mem_wr_data; // write data
    task_data_written = 1;
  end
  else if (wr_sel && CLK_I)
  begin
//    mem_wr_data_out = wb_memory[ADR_I[25:2]]; // if no SEL_I is active, old value will be written
    mem_wr_data_out = wb_memory[ADR_I[21:2]]; // if no SEL_I is active, old value will be written

    if (SEL_I[3])
      mem_wr_data_out[31:24] = DAT_I[31:24];
    if (SEL_I[2])
      mem_wr_data_out[23:16] = DAT_I[23:16];
    if (SEL_I[1])
      mem_wr_data_out[15: 8] = DAT_I[15: 8];
    if (SEL_I[0])
      mem_wr_data_out[ 7: 0] = DAT_I[ 7: 0];

//    wb_memory[ADR_I[25:2]]  <= mem_wr_data_out; // write data
    wb_memory[ADR_I[21:2]]      = mem_wr_data_out; // write data
  end
end

endmodule

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
av中文字幕不卡| 777欧美精品| 日韩丝袜美女视频| 亚洲少妇最新在线视频| 久久不见久久见免费视频7 | 亚洲激情男女视频| 精品一区二区在线观看| 欧美在线一二三| 国产精品久久久久久久蜜臀| 精品系列免费在线观看| 欧美日韩三级一区二区| 亚洲视频一二区| 国产夫妻精品视频| 日韩三级电影网址| 日本中文字幕一区二区有限公司| 日韩欧美在线综合网| 亚洲婷婷综合久久一本伊一区| 国产精品一级二级三级| 91麻豆精品国产91久久久久久 | 亚洲成av人片在线观看无码| www.欧美亚洲| 欧美国产丝袜视频| 国产一区在线精品| 欧美成人a∨高清免费观看| 日韩av高清在线观看| 欧美三级电影精品| 亚洲一卡二卡三卡四卡五卡| 91亚洲大成网污www| 日韩伦理av电影| 成人激情动漫在线观看| 国产精品视频麻豆| 成人免费看黄yyy456| 久久久不卡影院| 国产精品一区二区三区乱码| 国产亚洲综合av| 国产.欧美.日韩| 国产网红主播福利一区二区| 极品美女销魂一区二区三区免费| 精品国产第一区二区三区观看体验| 青青青伊人色综合久久| 精品福利在线导航| 国产成人小视频| 亚洲色欲色欲www在线观看| 91网站在线播放| 亚洲国产精品视频| 91精品国产一区二区三区香蕉| 免费一级片91| 久久九九久久九九| 91麻豆成人久久精品二区三区| 亚洲女爱视频在线| 欧美人狂配大交3d怪物一区| 美女在线一区二区| 国产日韩欧美制服另类| 91丨九色丨黑人外教| 亚洲制服丝袜av| 日韩欧美成人一区二区| 成人免费va视频| 亚洲国产美女搞黄色| 精品久久免费看| av一区二区久久| 日本午夜精品视频在线观看| 久久久久久久久久久电影| 9色porny自拍视频一区二区| 天天亚洲美女在线视频| 国产欧美一区二区三区在线老狼| 日本精品一区二区三区四区的功能| 亚洲va欧美va人人爽午夜| 久久综合给合久久狠狠狠97色69| www.亚洲国产| 美女在线观看视频一区二区| 日韩毛片在线免费观看| 日韩网站在线看片你懂的| 99免费精品在线观看| 青娱乐精品视频在线| 日韩伦理av电影| 久久久午夜电影| 欧美日韩免费视频| 成人av在线电影| 免费成人在线观看视频| 亚洲丝袜另类动漫二区| 精品日产卡一卡二卡麻豆| 在线观看免费一区| 成人永久看片免费视频天堂| 日韩专区中文字幕一区二区| 国产精品高潮呻吟| 久久一区二区三区国产精品| 欧美三电影在线| 91啪亚洲精品| 国产福利一区二区三区| 蜜臀精品久久久久久蜜臀| 亚洲一区在线观看免费| 国产精品久久久久一区| 亚洲精品一区二区在线观看| 欧美天堂一区二区三区| 91在线观看视频| 国产成人在线免费观看| 韩国成人在线视频| 日韩国产精品久久久| 亚洲一区在线播放| 亚洲欧美日韩国产一区二区三区| 国产亚洲精品7777| 26uuu色噜噜精品一区| 欧美一区二区三区视频在线观看| 欧美主播一区二区三区| 色综合久久久久综合体| 91污片在线观看| 97久久超碰精品国产| 97se亚洲国产综合自在线不卡 | 激情文学综合丁香| 日韩成人一区二区| 日产欧产美韩系列久久99| 亚洲综合色区另类av| 一区二区三区在线观看国产| 自拍偷自拍亚洲精品播放| 综合分类小说区另类春色亚洲小说欧美 | 久久综合久久久久88| 久久久久综合网| 国产色产综合产在线视频| 国产欧美日韩视频在线观看| 欧美激情综合五月色丁香小说| 国产欧美日韩精品一区| 国产精品毛片高清在线完整版| 国产精品狼人久久影院观看方式| 国产精品丝袜一区| 亚洲人精品午夜| 亚洲电影视频在线| 日韩成人午夜精品| 国产在线精品免费av| 国产91在线观看| 色综合夜色一区| 欧美精品色综合| 亚洲精品一区二区在线观看| 国产精品网曝门| 亚洲制服丝袜一区| 色婷婷国产精品综合在线观看| 91在线看国产| 6080日韩午夜伦伦午夜伦| 日韩午夜av电影| 国产精品热久久久久夜色精品三区| 中文字幕一区二区视频| 亚洲成人高清在线| 精东粉嫩av免费一区二区三区| 国产91在线看| 欧美视频一区二区三区| 精品少妇一区二区三区| 国产精品第四页| 天天色综合天天| 成人国产在线观看| 91精品国产综合久久久蜜臀粉嫩| wwww国产精品欧美| 亚洲一区在线观看免费观看电影高清| 蜜芽一区二区三区| 99久久精品国产观看| 日韩一二三区视频| 亚洲精品中文在线影院| 久久国内精品自在自线400部| 99麻豆久久久国产精品免费优播| 欧美精品123区| 国产精品久久久久影视| 裸体一区二区三区| 在线观看不卡一区| 国产天堂亚洲国产碰碰| 日日欢夜夜爽一区| 色94色欧美sute亚洲线路一久| 欧美成人国产一区二区| 一区二区免费看| 丁香天五香天堂综合| 欧美一区二区三区白人| 亚洲欧洲制服丝袜| 国产成人在线看| 欧美成人精品二区三区99精品| 亚洲激情第一区| 99精品久久免费看蜜臀剧情介绍| 日韩精品影音先锋| 午夜欧美一区二区三区在线播放| www.日韩在线| 国产亲近乱来精品视频| 免费人成精品欧美精品| 欧美日韩综合在线免费观看| 欧美极品aⅴ影院| 国内精品久久久久影院薰衣草| 欧美精品vⅰdeose4hd| 亚洲精品水蜜桃| 99久久99精品久久久久久| 欧美激情一区二区三区在线| 麻豆国产欧美一区二区三区| 欧美日韩免费视频| 国产91丝袜在线18| 欧美成人女星排名| 日日摸夜夜添夜夜添精品视频| 欧美午夜一区二区| 亚洲资源在线观看| 欧美日韩一区二区三区四区 | 91热门视频在线观看| 国产精品青草久久| 成人午夜精品一区二区三区| 中文一区在线播放| av中文字幕在线不卡| 亚洲视频小说图片| 欧美午夜一区二区|