亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? eth_registers.v

?? 用Verilog實現的以太網接口
?? V
?? 第 1 頁 / 共 2 頁
字號:
   .Write     (MAC_ADDR1_Wr),
   .Clk       (Clk),
   .Reset     (Reset),
   .SyncReset (1'b0)
  );
assign MAC_ADDR1Out[31:`ETH_MAC_ADDR1_WIDTH] = 0;

// RXHASH0 Register
eth_register #(`ETH_HASH0_WIDTH, `ETH_HASH0_DEF)          RXHASH0
  (
   .DataIn    (DataIn),
   .DataOut   (HASH0Out),
   .Write     (HASH0_Wr),
   .Clk       (Clk),
   .Reset     (Reset),
   .SyncReset (1'b0)
  );

// RXHASH1 Register
eth_register #(`ETH_HASH1_WIDTH, `ETH_HASH1_DEF)          RXHASH1
  (
   .DataIn    (DataIn),
   .DataOut   (HASH1Out),
   .Write     (HASH1_Wr),
   .Clk       (Clk),
   .Reset     (Reset),
   .SyncReset (1'b0)
  );


// TXCTRL Register
eth_register #((`ETH_TX_CTRL_WIDTH-1), {(`ETH_TX_CTRL_WIDTH-1){1'b0}})      TXCTRL0
  (
   .DataIn    (DataIn[`ETH_TX_CTRL_WIDTH-2:0]),
   .DataOut   (TXCTRLOut[`ETH_TX_CTRL_WIDTH-2:0]),
   .Write     (TXCTRL_Wr),
   .Clk       (Clk),
   .Reset     (Reset),
   .SyncReset (1'b0)
  );

eth_register #(1, 1'b0)                                   TXCTRL1     // Request bit is synchronously reset
  (
   .DataIn    (DataIn[16]),
   .DataOut   (TXCTRLOut[16]),
   .Write     (TXCTRL_Wr),
   .Clk       (Clk),
   .Reset     (Reset),
   .SyncReset (RstTxPauseRq)
  );
assign TXCTRLOut[31:`ETH_TX_CTRL_WIDTH] = 0;


// RXCTRL Register
eth_register #(`ETH_RX_CTRL_WIDTH, `ETH_RX_CTRL_DEF)      RXCTRL
  (
   .DataIn    (DataIn[`ETH_RX_CTRL_WIDTH-1:0]),
   .DataOut   (RXCTRLOut[`ETH_RX_CTRL_WIDTH-1:0]),
   .Write     (RXCTRL_Wr),
   .Clk       (Clk),
   .Reset     (Reset),
   .SyncReset (1'b0)
  );
assign RXCTRLOut[31:`ETH_RX_CTRL_WIDTH] = 0;


// Reading data from registers
always @ (Address       or Read           or MODEROut       or INT_SOURCEOut  or
          INT_MASKOut   or IPGTOut        or IPGR1Out       or IPGR2Out       or
          PACKETLENOut  or COLLCONFOut    or CTRLMODEROut   or MIIMODEROut    or
          MIICOMMANDOut or MIIADDRESSOut  or MIITX_DATAOut  or MIIRX_DATAOut  or 
          MIISTATUSOut  or MAC_ADDR0Out   or MAC_ADDR1Out   or TX_BD_NUMOut   or
          HASH0Out      or HASH1Out       or TXCTRLOut      or RXCTRLOut
         )
begin
  if(Read)  // read
    begin
      case(Address)
        `ETH_MODER_ADR        :  DataOut<=MODEROut;
        `ETH_INT_SOURCE_ADR   :  DataOut<=INT_SOURCEOut;
        `ETH_INT_MASK_ADR     :  DataOut<=INT_MASKOut;
        `ETH_IPGT_ADR         :  DataOut<=IPGTOut;
        `ETH_IPGR1_ADR        :  DataOut<=IPGR1Out;
        `ETH_IPGR2_ADR        :  DataOut<=IPGR2Out;
        `ETH_PACKETLEN_ADR    :  DataOut<=PACKETLENOut;
        `ETH_COLLCONF_ADR     :  DataOut<=COLLCONFOut;
        `ETH_CTRLMODER_ADR    :  DataOut<=CTRLMODEROut;
        `ETH_MIIMODER_ADR     :  DataOut<=MIIMODEROut;
        `ETH_MIICOMMAND_ADR   :  DataOut<=MIICOMMANDOut;
        `ETH_MIIADDRESS_ADR   :  DataOut<=MIIADDRESSOut;
        `ETH_MIITX_DATA_ADR   :  DataOut<=MIITX_DATAOut;
        `ETH_MIIRX_DATA_ADR   :  DataOut<=MIIRX_DATAOut;
        `ETH_MIISTATUS_ADR    :  DataOut<=MIISTATUSOut;
        `ETH_MAC_ADDR0_ADR    :  DataOut<=MAC_ADDR0Out;
        `ETH_MAC_ADDR1_ADR    :  DataOut<=MAC_ADDR1Out;
        `ETH_TX_BD_NUM_ADR    :  DataOut<=TX_BD_NUMOut;
        `ETH_HASH0_ADR        :  DataOut<=HASH0Out;
        `ETH_HASH1_ADR        :  DataOut<=HASH1Out;
        `ETH_TX_CTRL_ADR      :  DataOut<=TXCTRLOut;
        `ETH_RX_CTRL_ADR      :  DataOut<=RXCTRLOut;

        default:             DataOut<=32'h0;
      endcase
    end
  else
    DataOut<=32'h0;
end


assign r_RecSmall         = MODEROut[16];
assign r_Pad              = MODEROut[15];
assign r_HugEn            = MODEROut[14];
assign r_CrcEn            = MODEROut[13];
assign r_DlyCrcEn         = MODEROut[12];
// assign r_Rst           = MODEROut[11];   This signal is not used any more
assign r_FullD            = MODEROut[10];
assign r_ExDfrEn          = MODEROut[9];
assign r_NoBckof          = MODEROut[8];
assign r_LoopBck          = MODEROut[7];
assign r_IFG              = MODEROut[6];
assign r_Pro              = MODEROut[5];
assign r_Iam              = MODEROut[4];
assign r_Bro              = MODEROut[3];
assign r_NoPre            = MODEROut[2];
assign r_TxEn             = MODEROut[1] & (TX_BD_NUMOut>0);     // Transmission is enabled when there is at least one TxBD.
assign r_RxEn             = MODEROut[0] & (TX_BD_NUMOut<'h80);  // Reception is enabled when there is  at least one RxBD.

assign r_IPGT[6:0]        = IPGTOut[6:0];

assign r_IPGR1[6:0]       = IPGR1Out[6:0];

assign r_IPGR2[6:0]       = IPGR2Out[6:0];

assign r_MinFL[15:0]      = PACKETLENOut[31:16];
assign r_MaxFL[15:0]      = PACKETLENOut[15:0];

assign r_MaxRet[3:0]      = COLLCONFOut[19:16];
assign r_CollValid[5:0]   = COLLCONFOut[5:0];

assign r_TxFlow           = CTRLMODEROut[2];
assign r_RxFlow           = CTRLMODEROut[1];
assign r_PassAll          = CTRLMODEROut[0];

assign r_MiiNoPre         = MIIMODEROut[8];
assign r_ClkDiv[7:0]      = MIIMODEROut[7:0];

assign r_WCtrlData        = MIICOMMANDOut[2];
assign r_RStat            = MIICOMMANDOut[1];
assign r_ScanStat         = MIICOMMANDOut[0];

assign r_RGAD[4:0]        = MIIADDRESSOut[12:8];
assign r_FIAD[4:0]        = MIIADDRESSOut[4:0];

assign r_CtrlData[15:0]   = MIITX_DATAOut[15:0];

assign MIISTATUSOut[31:`ETH_MIISTATUS_WIDTH] = 0; 
assign MIISTATUSOut[2]    = NValid_stat         ; 
assign MIISTATUSOut[1]    = Busy_stat           ; 
assign MIISTATUSOut[0]    = LinkFail            ; 

assign r_MAC[31:0]        = MAC_ADDR0Out[31:0];
assign r_MAC[47:32]       = MAC_ADDR1Out[15:0];
assign r_HASH1[31:0]      = HASH1Out;
assign r_HASH0[31:0]      = HASH0Out;

assign r_TxBDNum[7:0]     = TX_BD_NUMOut[7:0];

assign r_TxPauseTV[15:0]  = TXCTRLOut[15:0];
assign r_TxPauseRq        = TXCTRLOut[16];


// Synchronizing TxC Interrupt
always @ (posedge TxClk or posedge Reset)
begin
  if(Reset)
    SetTxCIrq_txclk <=#Tp 1'b0;
  else
  if(TxCtrlEndFrm & StartTxDone & r_TxFlow)
    SetTxCIrq_txclk <=#Tp 1'b1;
  else
  if(ResetTxCIrq_sync2)
    SetTxCIrq_txclk <=#Tp 1'b0;
end


always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    SetTxCIrq_sync1 <=#Tp 1'b0;
  else
    SetTxCIrq_sync1 <=#Tp SetTxCIrq_txclk;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    SetTxCIrq_sync2 <=#Tp 1'b0;
  else
    SetTxCIrq_sync2 <=#Tp SetTxCIrq_sync1;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    SetTxCIrq_sync3 <=#Tp 1'b0;
  else
    SetTxCIrq_sync3 <=#Tp SetTxCIrq_sync2;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    SetTxCIrq <=#Tp 1'b0;
  else
    SetTxCIrq <=#Tp SetTxCIrq_sync2 & ~SetTxCIrq_sync3;
end

always @ (posedge TxClk or posedge Reset)
begin
  if(Reset)
    ResetTxCIrq_sync1 <=#Tp 1'b0;
  else
    ResetTxCIrq_sync1 <=#Tp SetTxCIrq_sync2;
end

always @ (posedge TxClk or posedge Reset)
begin
  if(Reset)
    ResetTxCIrq_sync2 <=#Tp 1'b0;
  else
    ResetTxCIrq_sync2 <=#Tp SetTxCIrq_sync1;
end


// Synchronizing RxC Interrupt
always @ (posedge RxClk or posedge Reset)
begin
  if(Reset)
    SetRxCIrq_rxclk <=#Tp 1'b0;
  else
  if(SetPauseTimer & r_RxFlow)
    SetRxCIrq_rxclk <=#Tp 1'b1;
  else
  if(ResetRxCIrq_sync2 & (~ResetRxCIrq_sync3))
    SetRxCIrq_rxclk <=#Tp 1'b0;
end


always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    SetRxCIrq_sync1 <=#Tp 1'b0;
  else
    SetRxCIrq_sync1 <=#Tp SetRxCIrq_rxclk;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    SetRxCIrq_sync2 <=#Tp 1'b0;
  else
    SetRxCIrq_sync2 <=#Tp SetRxCIrq_sync1;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    SetRxCIrq_sync3 <=#Tp 1'b0;
  else
    SetRxCIrq_sync3 <=#Tp SetRxCIrq_sync2;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    SetRxCIrq <=#Tp 1'b0;
  else
    SetRxCIrq <=#Tp SetRxCIrq_sync2 & ~SetRxCIrq_sync3;
end

always @ (posedge RxClk or posedge Reset)
begin
  if(Reset)
    ResetRxCIrq_sync1 <=#Tp 1'b0;
  else
    ResetRxCIrq_sync1 <=#Tp SetRxCIrq_sync2;
end

always @ (posedge RxClk or posedge Reset)
begin
  if(Reset)
    ResetRxCIrq_sync2 <=#Tp 1'b0;
  else
    ResetRxCIrq_sync2 <=#Tp ResetRxCIrq_sync1;
end

always @ (posedge RxClk or posedge Reset)
begin
  if(Reset)
    ResetRxCIrq_sync3 <=#Tp 1'b0;
  else
    ResetRxCIrq_sync3 <=#Tp ResetRxCIrq_sync2;
end



// Interrupt generation
always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    irq_txb <= 1'b0;
  else
  if(TxB_IRQ)
    irq_txb <= #Tp 1'b1;
  else
  if(INT_SOURCE_Wr & DataIn[0])
    irq_txb <= #Tp 1'b0;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    irq_txe <= 1'b0;
  else
  if(TxE_IRQ)
    irq_txe <= #Tp 1'b1;
  else
  if(INT_SOURCE_Wr & DataIn[1])
    irq_txe <= #Tp 1'b0;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    irq_rxb <= 1'b0;
  else
  if(RxB_IRQ)
    irq_rxb <= #Tp 1'b1;
  else
  if(INT_SOURCE_Wr & DataIn[2])
    irq_rxb <= #Tp 1'b0;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    irq_rxe <= 1'b0;
  else
  if(RxE_IRQ)
    irq_rxe <= #Tp 1'b1;
  else
  if(INT_SOURCE_Wr & DataIn[3])
    irq_rxe <= #Tp 1'b0;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    irq_busy <= 1'b0;
  else
  if(Busy_IRQ)
    irq_busy <= #Tp 1'b1;
  else
  if(INT_SOURCE_Wr & DataIn[4])
    irq_busy <= #Tp 1'b0;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    irq_txc <= 1'b0;
  else
  if(SetTxCIrq)
    irq_txc <= #Tp 1'b1;
  else
  if(INT_SOURCE_Wr & DataIn[5])
    irq_txc <= #Tp 1'b0;
end

always @ (posedge Clk or posedge Reset)
begin
  if(Reset)
    irq_rxc <= 1'b0;
  else
  if(SetRxCIrq)
    irq_rxc <= #Tp 1'b1;
  else
  if(INT_SOURCE_Wr & DataIn[6])
    irq_rxc <= #Tp 1'b0;
end

// Generating interrupt signal
assign int_o = irq_txb  & INT_MASKOut[0] | 
               irq_txe  & INT_MASKOut[1] | 
               irq_rxb  & INT_MASKOut[2] | 
               irq_rxe  & INT_MASKOut[3] | 
               irq_busy & INT_MASKOut[4] | 
               irq_txc  & INT_MASKOut[5] | 
               irq_rxc  & INT_MASKOut[6] ;

// For reading interrupt status
assign INT_SOURCEOut = {{(32-`ETH_INT_SOURCE_WIDTH){1'b0}}, irq_rxc, irq_txc, irq_busy, irq_rxe, irq_rxb, irq_txe, irq_txb};



endmodule

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产一区二区三区免费看| 综合久久久久久| 久久成人免费网| 精品欧美乱码久久久久久| 蜜桃一区二区三区在线| 精品国产精品网麻豆系列 | 在线观看日韩电影| 亚洲一区在线视频| 欧美一区二区三区人| 久久超碰97中文字幕| 国产亚洲精品资源在线26u| 99re成人在线| 日韩精品乱码免费| 国产亚洲短视频| 91成人国产精品| 美国一区二区三区在线播放| 国产精品你懂的在线| 欧美综合一区二区| 国产美女娇喘av呻吟久久| ...xxx性欧美| 91精品国产91久久综合桃花| 国产精品亚洲一区二区三区妖精 | 久久久99久久| 欧美中文字幕一区二区三区| 秋霞国产午夜精品免费视频| 国产女主播视频一区二区| 91国在线观看| 久草热8精品视频在线观看| 18欧美亚洲精品| 日韩一级免费观看| 成人一区二区三区视频在线观看| 亚洲主播在线播放| 精品国产污网站| 色呦呦一区二区三区| 蜜桃精品视频在线| 日韩美女久久久| 欧美xxxxx牲另类人与| 波多野结衣在线aⅴ中文字幕不卡| 午夜精品福利一区二区三区av| 久久久高清一区二区三区| 欧美三区在线视频| 成人av免费观看| 精品一区二区三区免费视频| 一二三四区精品视频| 欧美激情一区三区| 亚洲精品在线三区| 欧美影片第一页| 91美女福利视频| 国产很黄免费观看久久| 免费在线观看成人| 亚洲18影院在线观看| 亚洲人成网站色在线观看| 久久久久9999亚洲精品| 欧美不卡在线视频| 欧美乱妇20p| 欧美日韩高清一区二区不卡| 色综合中文字幕国产| 激情综合亚洲精品| 青青草97国产精品免费观看| 一区二区三区精品在线观看| 亚洲视频一二区| 国产精品毛片大码女人| 精品国产凹凸成av人网站| 欧美老女人在线| 欧美美女激情18p| 欧美色综合天天久久综合精品| 91蜜桃视频在线| 91蝌蚪porny| 色嗨嗨av一区二区三区| 日本韩国欧美国产| 在线观看亚洲精品| 欧美日韩国产乱码电影| 欧美在线一二三四区| 在线看不卡av| 欧美日本乱大交xxxxx| 欧美日韩国产在线观看| 在线看日韩精品电影| 欧美日韩一区高清| 欧美精品一级二级三级| 欧美精品在线观看播放| 日韩欧美综合在线| 精品三级在线观看| 久久精品水蜜桃av综合天堂| 国产女同性恋一区二区| 国产精品久久久久天堂| 一区二区在线观看免费| 天天综合网天天综合色 | 久久精品国产99国产精品| 理论电影国产精品| 国产福利一区二区三区| 成人一区在线观看| 色综合天天综合狠狠| 欧美日韩另类国产亚洲欧美一级| 欧美高清精品3d| 久久中文娱乐网| 国产精品高潮呻吟| 亚洲国产精品久久久男人的天堂| 五月婷婷综合网| 久久国产尿小便嘘嘘尿| 国产成人亚洲综合a∨婷婷图片| 成人18视频在线播放| 欧美日韩综合不卡| 日韩欧美在线不卡| 国产精品久久毛片| 亚洲国产欧美在线人成| 韩国成人精品a∨在线观看| 成人aa视频在线观看| 欧洲一区在线观看| 久久女同性恋中文字幕| 亚洲综合999| 久久丁香综合五月国产三级网站| 北岛玲一区二区三区四区| 精品视频全国免费看| 国产欧美综合色| 亚洲图片自拍偷拍| 国产不卡免费视频| 在线播放中文字幕一区| 国产精品人人做人人爽人人添| 五月激情综合网| 懂色一区二区三区免费观看| 欧美亚洲综合在线| 国产欧美精品一区| 日本女优在线视频一区二区| 成人动漫在线一区| 欧美videofree性高清杂交| 亚洲图片激情小说| 激情综合色播激情啊| 欧美性受极品xxxx喷水| 久久久www免费人成精品| 亚洲成人激情自拍| 91网站黄www| 久久精品夜夜夜夜久久| 日韩成人一级片| 欧美三级日韩在线| 中文字幕不卡的av| 久久精品国产亚洲a| 欧美高清性hdvideosex| 中文字幕日韩av资源站| 国产在线观看免费一区| 欧美肥妇毛茸茸| 亚洲乱码国产乱码精品精可以看| 国产精品一级在线| 欧美一级日韩免费不卡| 一个色综合av| 91久久久免费一区二区| 中文字幕av不卡| 国产乱码字幕精品高清av| 欧美一区二区精品在线| 三级影片在线观看欧美日韩一区二区| 成人夜色视频网站在线观看| 久久综合成人精品亚洲另类欧美| 青青草原综合久久大伊人精品优势| 91福利资源站| 亚洲理论在线观看| 91丨九色porny丨蝌蚪| 国产精品日日摸夜夜摸av| 丁香五精品蜜臀久久久久99网站 | 欧美国产综合一区二区| 国产精品一二三| 久久久久久电影| 国产一区二区在线电影| www激情久久| 国内精品免费在线观看| 久久久亚洲午夜电影| 国产精品影音先锋| 国产午夜精品福利| 国产馆精品极品| 国产精品视频yy9299一区| 成人三级在线视频| 中文字幕亚洲不卡| 在线观看亚洲a| 日韩中文字幕91| 日韩西西人体444www| 精品中文字幕一区二区小辣椒| 欧美大片国产精品| 国产成人免费在线视频| 国产欧美日韩精品在线| 99视频精品全部免费在线| 亚洲女人****多毛耸耸8| 欧美午夜一区二区三区| 日本不卡一区二区三区高清视频| 欧美一区二区日韩| 国产一区二区久久| 国产精品三级久久久久三级| 91黄色激情网站| 日产欧产美韩系列久久99| 日韩美一区二区三区| 韩国在线一区二区| 中文字幕亚洲成人| 欧美精品日韩综合在线| 国产一区二区看久久| 亚洲视频一区在线| 在线综合视频播放| 国产精品原创巨作av| 亚洲欧美激情插| 91麻豆精品国产91久久久使用方法| 黑人巨大精品欧美黑白配亚洲| 亚洲视频一区在线| 日韩欧美高清一区| 波多野结衣在线一区|