亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? TI 5402 DSP的一個關于語音信號處理的例程
?? H
?? 第 1 頁 / 共 3 頁
字號:
/******************************************************************/
/* regs54xx.h (Extension for regs.h)                              */
/* Copyright (c) Texas Instruments , Incorporated  1998           */
/* Author: partly Stefan Haas                                     */
/******************************************************************/

/******************************************************************/
/* Check to see if mmregs.h has been previously included by       */
/* another header, if so, skip this and go on                     */
/******************************************************************/
#if !defined(__54XXREGS)  
#include <limits.h>

#include "regs.h"

/*----------------------------------------------------------------------------*/
/* MACRO FUNCTIONS                                                            */
/*----------------------------------------------------------------------------*/
#define CONTENTS_OF(addr) \
        (*((volatile unsigned int*)(addr)))

#define LENGTH_TO_BITS(length) \
        (~(0xffffffff << (length)))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* locations using the address of the specified register.                     */

#define REG_READ(addr) \
        (CONTENTS_OF(addr))

#define REG_WRITE(addr,val) \
        (CONTENTS_OF(addr) = (val))

#define MASK_BIT(bit) \
        (1 << (bit))

#define RESET_BIT(addr,bit) \
        (CONTENTS_OF(addr) &= (~MASK_BIT(bit)))

#define GET_BIT(addr,bit) \
        (CONTENTS_OF(addr) & (MASK_BIT(bit)) ? 1 : 0)

#define SET_BIT(addr,bit) \
        (CONTENTS_OF(addr) = (CONTENTS_OF(addr)) | (MASK_BIT(bit)))

#define ASSIGN_BIT_VAL(addr,bit,val) \
        ( (val) ? SET_BIT(addr,bit) : RESET_BIT(addr,bit) )

#define CREATE_FIELD(bit,length) \
        (LENGTH_TO_BITS(length) << (bit))

#define RESET_FIELD(addr,bit,length) \
        ( CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length)))

#define TRUNCATE(val,bit,length) \
        (((unsigned int)(val) << (bit)) & (CREATE_FIELD(bit, length)))

#define MASK_FIELD(bit,val,length)\
        TRUNCATE(val, bit, length)

#define GET_FIELD(addr,bit,length) \
       ((CONTENTS_OF(addr) & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_FIELD(addr,val,bit,length) \
        (CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length))\
                               | TRUNCATE(val, bit, length))  


/******************************************************************************/
/* Memory-mapped Byte Manipulation Macros                                     */
/******************************************************************************/
#define CSET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) |= (MASK_BIT(bit)))

#define CGET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) & (MASK_BIT(bit)) ? 1 : 0)

#define CCLR_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) &= (~MASK_BIT(bit)))

#define CGET_FIELD(reg,bit,length) \
((*((volatile unsigned char *)(reg)) & (MASK_FIELD(bit,length))) >> bit)

#define CLOAD_FIELD(reg,bit,length,val) \
   ((*((volatile unsigned char *)(reg))) = \
((*((volatile unsigned char *)(reg)) & (~MASK_FIELD(bit,length)))) | (val<<bit))

#define CREG_READ(addr) \
(*((unsigned char *)(addr)))

#define CREG_WRITE(addr,val) \
(*((unsigned char *)(addr)) = (val))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* and Non-Memory Mapped using register names.                                */

#define GET_REG(reg) \
        (reg)

#define SET_REG(reg,val) \
        ((reg)= (val))

#define GET_REG_BIT(reg,bit) \
        ((reg) & MASK_BIT(bit) ? 1 : 0)

#define SET_REG_BIT(reg,bit) \
        ((reg) |= MASK_BIT(bit))

#define RESET_REG_BIT(reg,bit) \
        ((reg) &= (~MASK_BIT(bit)))

#define GET_REG_FIELD(reg,bit,length) \
        (reg & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_REG_FIELD(reg,val,bit,length) \
        (reg &= (~CREATE_FIELD(bit,length)) | (val<<bit))
           
/*****************MCBSP Registers, Bits, Bitfields*****************/
/*-------------------------------------------------------------------*/
/* Define bit fields for Serial Port Control Registers 1 and 2       */
/*-------------------------------------------------------------------*/
#define DLB			15
#define DLB_SZ		 1

#define RJUST		13
#define RJUST_SZ	       2

#define CLKSTP		11
#define CLKSTP_SZ	       2

#define DXENA		 7
#define DXENA_SZ	       1

#define ABIS		 6
#define ABIS_SZ		 1

#define RINTM		 4
#define RINTM_SZ	       2

#define RSYNCERR	       3
#define RSYNCERR_SZ	 1

#define RFULL		 2
#define RFULL_SZ	       1

#define RRDY 		 1
#define RRDY_SZ		 1

#define RRST		 0
#define RRST_SZ		 1

#define FREE		 9
#define FREE_SZ		 1

#define SOFT		 8
#define SOFT_SZ		 1

#define FRST		 7
#define FRST_SZ		 1

#define GRST		 6
#define GRST_SZ		 1

#define XINTM		 4
#define XINTM_SZ	       2

#define XSYNCERR	       3
#define XSYNCERR_SZ	 1

#define XEMPTY		 2
#define XEMPTY_SZ	       1

#define XRDY		 1
#define XRDY_SZ		 1

#define XRST		 0
#define XRST_SZ 	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Control Registers 1 and 2           */
/*-------------------------------------------------------------------*/
#define RFRLEN1		 8
#define RFRLEN1_SZ	 7

#define RWDLEN1		 5
#define RWDLEN1_SZ	 3

#define RPHASE		15
#define RPHASE_SZ	       1

#define RFRLEN2		 8
#define RFRLEN2_SZ	 7

#define RWDLEN2		 5
#define RWDLEN2_SZ	 3

#define RCOMPAND	       3
#define RCOMPAND_SZ	 2

#define RFIG		 2
#define RFIG_SZ		 1

#define RDATDLY		 0
#define RDATDLY_SZ	 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Control Registers 1 and 2          */
/*-------------------------------------------------------------------*/
#define XFRLEN1		 8
#define XFRLEN1_SZ	 7

#define XWDLEN1		 5
#define XWDLEN1_SZ	 2

#define XPHASE		15
#define XPHASE_SZ	       1

#define XFRLEN2		 8
#define XFRLEN2_SZ	 7

#define XWDLEN2		 5
#define XWDLEN2_SZ	 3

#define XCOMPAND	       3
#define XCOMPAND_SZ	 2

#define XFIG		 2
#define XFIG_SZ  	       1

#define XDATDLY		 0
#define XDATDLY_SZ       2

/*-------------------------------------------------------------------*/
/* Define bit fields for Sample Rate Generator Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define FWID		 8
#define FWID_SZ	       8

#define CLKGDV		 0
#define CLKGDV_SZ	       8

#define GSYNC		15
#define GSYNC_SZ	       1

#define CLKSP		14 
#define CLKSP_SZ	       1

#define CLKSM		13 
#define CLKSM_SZ	       1

#define FSGM		12 
#define FSGM_SZ		 1

#define FPER		 0
#define FPER_SZ		12

/*-------------------------------------------------------------------*/
/* Define bit fields for Multi-Channel Control Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define RPBBLK		 7
#define RPBBLK_SZ	       2

#define RPABLK		 5
#define RPABLK_SZ	       2

#define RCBLK		 2
#define RCBLK_SZ	       3

#define RMCM		 0
#define RMCM_SZ		 1

#define XPBBLK		 7
#define XPBBLK_SZ	       2

#define XPABLK		 5
#define XPABLK_SZ	       2

#define XCBLK		 2
#define XCBLK_SZ	       3

#define XMCM		 0
#define XMCM_SZ		 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition A */
/*-------------------------------------------------------------------*/
#define RCEA15		15
#define RCEA15_SZ	       1

#define RCEA14		14
#define RCEA14_SZ	       1

#define RCEA13		13 
#define RCEA13_SZ	       1

#define RCEA12		12 
#define RCEA12_SZ	       1
   
#define RCEA11		11 
#define RCEA11_SZ	       1

#define RCEA10		10
#define RCEA10_SZ	       1

#define RCEA9		 9
#define RCEA9_SZ	       1

#define RCEA8		 8
#define RCEA8_SZ	       1

#define RCEA7		 7
#define RCEA7_SZ	       1

#define RCEA6		 6
#define RCEA6_SZ	       1

#define RCEA5		 5
#define RCEA5_SZ	       1

#define RCEA4		 4
#define RCEA4_SZ	       1

#define RCEA3		 3
#define RCEA3_SZ	       1

#define RCEA2		 2
#define RCEA2_SZ	       1

#define RCEA1		 1
#define RCEA1_SZ	       1

#define RCEA0		 0
#define RCEA0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition B */
/*-------------------------------------------------------------------*/
#define RCEB15		15
#define RCEB15_SZ	       1

#define RCEB14		14
#define RCEB14_SZ	       1

#define RCEB13		13 
#define RCEB13_SZ	       1

#define RCEB12		12 
#define RCEB12_SZ	       1

#define RCEB11		11 
#define RCEB11_SZ	       1

#define RCEB10		10
#define RCEB10_SZ	       1

#define RCEB9		 9
#define RCEB9_SZ	       1

#define RCEB8		 8
#define RCEB8_SZ	       1

#define RCEB7		 7
#define RCEB7_SZ	       1

#define RCEB6		 6
#define RCEB6_SZ	       1

#define RCEB5		 5
#define RCEB5_SZ	       1

#define RCEB4		 4
#define RCEB4_SZ	       1

#define RCEB3		 3
#define RCEB3_SZ	       1

#define RCEB2		 2
#define RCEB2_SZ	       1

#define RCEB1		 1
#define RCEB1_SZ	       1

#define RCEB0		 0
#define RCEB0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Channel Enable Register Partition A*/
/*-------------------------------------------------------------------*/
#define XCEA15		15

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品国产精品一区二区夜夜嗨| 99热精品国产| 亚洲精品欧美专区| 日韩欧美一二三| 在线一区二区三区四区| 美女被吸乳得到大胸91| 亚洲欧美视频一区| 国产视频在线观看一区二区三区 | 精品在线观看免费| 亚洲精品免费播放| 久久久蜜桃精品| 欧美妇女性影城| 色伊人久久综合中文字幕| 激情深爱一区二区| 亚洲18色成人| 亚洲精品伦理在线| 中文字幕中文字幕一区| 亚洲精品在线观| 欧美精品丝袜中出| 欧美亚洲动漫另类| 日本精品视频一区二区三区| 丁香婷婷深情五月亚洲| 久久97超碰色| 六月丁香综合在线视频| 五月婷婷另类国产| 亚洲综合成人在线视频| 1024国产精品| 亚洲国产精品av| 国产三级久久久| 国产亚洲福利社区一区| 久久综合一区二区| 精品国产一区二区国模嫣然| 91精品国产综合久久久久久| 欧美丰满一区二区免费视频| 欧美亚洲精品一区| 欧美色图12p| 欧美日韩一二三区| 欧美综合一区二区三区| 色婷婷久久久综合中文字幕| 99国产精品久久久久| www.亚洲色图.com| 一本一本大道香蕉久在线精品 | 一区二区三区在线播| 亚洲精品美腿丝袜| 亚洲图片有声小说| 日日噜噜夜夜狠狠视频欧美人 | 91.com视频| 在线播放中文字幕一区| 日韩欧美一区二区不卡| 久久尤物电影视频在线观看| 国产视频不卡一区| 亚洲欧美在线观看| 亚洲国产综合91精品麻豆| 亚洲福利国产精品| 免费看日韩a级影片| 国产中文字幕一区| 成人动漫在线一区| 欧美综合久久久| 4438x亚洲最大成人网| 26uuu亚洲综合色| 欧美国产日产图区| 又紧又大又爽精品一区二区| 亚洲国产精品人人做人人爽| 日韩高清不卡在线| 国产福利精品导航| 色av一区二区| 欧美一区二区三区视频免费| 精品免费日韩av| 日本一区二区三级电影在线观看 | 午夜精品免费在线| 视频一区中文字幕国产| 国产一区三区三区| 91免费版pro下载短视频| 欧美精品第1页| 久久精品一区二区三区不卡牛牛| 国产欧美精品在线观看| 亚洲综合成人在线| 精品无人码麻豆乱码1区2区 | 国产精品99久久久| 色综合中文字幕国产| 欧美一级片在线观看| 国产精品久久三| 日本成人在线看| aaa欧美色吧激情视频| 91精品国产全国免费观看| 久久久91精品国产一区二区三区| 亚洲欧美在线观看| 久久草av在线| 欧美亚洲国产一区二区三区| 久久久久久一二三区| 亚洲综合图片区| 国产乱人伦精品一区二区在线观看| 91在线码无精品| 精品人在线二区三区| 亚洲人快播电影网| 狠狠狠色丁香婷婷综合激情| 欧美中文字幕一区| 欧美极品少妇xxxxⅹ高跟鞋 | 精品对白一区国产伦| 一区二区三区欧美日| 极品美女销魂一区二区三区免费| 色狠狠桃花综合| 中文字幕欧美激情一区| 蜜臀精品久久久久久蜜臀| 91久久精品一区二区三| 中文字幕成人av| 国产一区视频导航| 日韩欧美中文字幕一区| 亚洲一区自拍偷拍| 91麻豆swag| 国产精品欧美极品| 国产一区999| 精品区一区二区| 丝袜美腿一区二区三区| 一本大道久久a久久精二百 | 亚洲v中文字幕| 91在线播放网址| 国产精品久久久久9999吃药| 国内一区二区视频| 日韩三级免费观看| 日本大胆欧美人术艺术动态| 欧美日韩中文另类| 亚洲一区二区不卡免费| 色呦呦国产精品| 亚洲三级在线播放| 99re视频精品| 一区在线播放视频| 成人18视频在线播放| 国产精品三级电影| 成人av电影免费观看| 国产精品水嫩水嫩| 成人高清伦理免费影院在线观看| 日本一区二区三区电影| 成人黄色软件下载| 一色桃子久久精品亚洲| 色综合久久久久综合体桃花网| 18成人在线观看| 91福利在线观看| 一区二区三区鲁丝不卡| 欧美日韩一区二区在线观看视频 | 国产精品影视在线| 久久蜜桃香蕉精品一区二区三区| 国产在线精品视频| 国产日韩欧美不卡在线| 成人18视频日本| 亚洲男人的天堂在线观看| 欧美在线看片a免费观看| 捆绑紧缚一区二区三区视频| 日本亚洲电影天堂| 欧美性受极品xxxx喷水| 亚洲mv在线观看| 91精品国产福利| 国产自产2019最新不卡| 日本一区二区在线不卡| av中文字幕亚洲| 亚洲一线二线三线视频| 7777精品伊人久久久大香线蕉的| 日本成人在线视频网站| 久久毛片高清国产| av欧美精品.com| 国产69精品久久777的优势| 国产网站一区二区| 日本精品裸体写真集在线观看| 亚洲高清视频的网址| 欧美成人高清电影在线| 成人av资源网站| 亚洲国产成人精品视频| 精品国精品国产| av影院午夜一区| 午夜精品aaa| 久久久久久久久97黄色工厂| 99久久精品情趣| 日本美女视频一区二区| 国产精品乱人伦| 在线综合+亚洲+欧美中文字幕| 国产一区日韩二区欧美三区| 1024亚洲合集| 日韩精品一区二区三区在线观看| 成人国产在线观看| 日日噜噜夜夜狠狠视频欧美人| 久久久久成人黄色影片| 日本久久电影网| 国产jizzjizz一区二区| 性欧美疯狂xxxxbbbb| 日本一区二区三级电影在线观看| 欧美日韩精品系列| 成人污视频在线观看| 日本少妇一区二区| 亚洲男帅同性gay1069| 久久久亚洲精品一区二区三区| 色偷偷一区二区三区| 国产乱子伦一区二区三区国色天香| 亚洲影院在线观看| 国产精品天天看| 日韩精品一区二区在线| 色婷婷亚洲一区二区三区| 国产乱色国产精品免费视频| 首页欧美精品中文字幕| 亚洲少妇30p| 亚洲国产精品激情在线观看|