亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dlcd.h.bak

?? LCD driver 程序
?? BAK
字號(hào):
#define		DLCD_ADDR		0x200000
#define		LCDRAM_ADDR		0x00d40
#define		SEGMENT			120
#define		ROW			20
#define		COMMON			240
#define		FRAME			60
#define		CPU_SPEED		23//45
//#define		LCD_SELF		0
//#define		VRAM_CHANGED		1
//#define		DISPLAY_CHANGED		4
#define		LCD_SELF		0x41
#define		VRAM_CHANGED		0x3d
#define		DISPLAY_CHANGED		0x40

//	#define		IO_CFP0_ADDR		0x402d0		// Address for P00-P07 input/output function selection register
//	#define		IO_P0D_ADDR		0x402d1		// Address for P00-P07 input/output port data register
//	#define		IO_IOC0_ADDR		0x402d2		// Address for P00-P07 input/output direction control register
//	#define		IO_CFP1_ADDR		0x402d4		// Address for P10-P16 input/output function selection register
//	#define		IO_P1D_ADDR		0x402d5		// Address for P10-P16 input/output port data register
//	#define		IO_IOC1_ADDR		0x402d6		// Address for P10-P16 input/output direction control register
//	#define		IO_CFP2_ADDR		0x402d8		// Address for P20-P27 input/output function selection register
//	#define		IO_P2D_ADDR		0x402d9		// Address for P20-P27 input/output port data register
//	#define		IO_IOC2_ADDR		0x402da		// Address for P20-P27 input/output direction control register
//	#define		IO_CFP3_ADDR		0x402dc		// Address for P30-P35 input/output function selection register
//	#define		IO_P3D_ADDR		0x402dd		// Address for P30-P35 input/output port data register
//	#define		IO_IOC3_ADDR		0x402de		// Address for P30-P35 input/output direction control register
//	#define		IO_CFEX_ADDR		0x402df		// Address for extended port selection regiser.


//	#define		T16P_CR0A_ADDR		0x48180		// Address for 16bit timer0 compare data A register
//	#define		T16P_CR0B_ADDR		0x48182		// Address for 16bit timer0 compare data B register
//	#define		T16P_TC0_ADDR		0x48184		// Address for 16bit timer0 counter data register
//	#define		T16P_PRUN0_ADDR		0x48186		// Address for 16bit timer0 control register


/* Bit field definition */
//	#define		T16P_SELFM_FM		0x40		// 16bit timer fine mode
//	#define		T16P_SELFM_NOR		0x00		// 16bit timer normal mode
//	
//	#define		T16P_SELCRB_ENA		0x20		// 16bit timer compare buffer enable
//	#define		T16P_SELCRB_DIS		0x00		// 16bit timer compare buffer disable
//	
//	#define		T16P_OUTINV_INV		0x10		// 16bit timer output inverted
//	#define		T16P_OUTINV_NOR		0x00		// 16bit timer output normal
//	
//	#define		T16P_CKSL_EXT		0x08		// 16bit timer input clock selection external
//	#define		T16P_CKSL_INT		0x00		// 16bit timer input clock selection internal
//	
//	#define		T16P_PTM_ON		0x04		// 16bit timer clock output control on
//	#define		T16P_PTM_OFF		0x00		// 16bit timer clock output control off
//	
//	#define		T16P_PSET_ON		0x02		// 16bit timer preset on
//	#define		T16P_PSET_OFF		0x00		// 16bit timer preset off
//	
//	#define		T16P_PRUN_RUN		0x01		// 16bit timer run
//	#define		T16P_PRUN_STOP		0x00		// 16bit timer stop
//
//
//
//
//	#define		PRESC_P16TS0_ADDR	0x40147		// Address for 16bit timer0 clock division ratio selection register
//	#define		PRESC_PSAD_ADDR		0x4014f		// Address for A/D converter clock division ratio selection register
//	
//	
//	/* Bit field definition */
//	#define		PRESC_CLKDIVH_SEL7	0x70		// Prescaler clock division selection bit 7 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL6	0x60		// Prescaler clock division selection bit 6 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL5	0x50		// Prescaler clock division selection bit 5 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL4	0x40		// Prescaler clock division selection bit 4 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL3	0x30		// Prescaler clock division selection bit 3 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL2	0x20		// Prescaler clock division selection bit 2 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL1	0x10		// Prescaler clock division selection bit 1 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL0	0x00		// Prescaler clock division selection bit 0 (high-order byte)
//	
//	#define		PRESC_CLKDIVL_SEL7	0x07		// Prescaler clock division selection bit 7 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL6	0x06		// Prescaler clock division selection bit 6 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL5	0x05		// Prescaler clock division selection bit 5 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL4	0x04		// Prescaler clock division selection bit 4 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL3	0x03		// Prescaler clock division selection bit 3 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL2	0x02		// Prescaler clock division selection bit 2 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL1	0x01		// Prescaler clock division selection bit 1 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL0	0x00		// Prescaler clock division selection bit 0 (low-order byte)
//	
//	#define		PRESC_PTONH_ON		0x80		// Prescaler on (high-order byte)
//	#define		PRESC_PTONH_OFF		0x00		// Prescaler off (high-order byte)
//	
//	#define		PRESC_PTONL_ON		0x08		// Prescaler on (low-order byte)
//	#define		PRESC_PTONL_OFF		0x00		// Prescaler off (low-order byte)
//	
//	#define		INT_P16T0_P16T1_ADDR	0x40266		// Address for 16bit timer0,1 interrupt priority register
//	#define		INT_F16T0_F16T1_ADDR	0x40282		// Address for 16bit timer0,1 interrupt factor flag register
//	#define		INT_F16TC0		0x08		// 16bit timer0 comparison match A interrupt factor is reset in read only mode, interrupt factor is generated in read/write mode
//	#define		INT_E16T0_E16T1_ADDR	0x40272		// Address for 16bit timer0,1 interrupt enable register
//	#define		INT_E16TC0		0x08		// 16bit timer0 comparison match A interrupt enable
//	
//	#define		HSDMA_HSD0S_HSD1S_ADDR	0x40298		// Address for HSDMA ch.0, ch.1 trigger setting register
//	#define		HSDMA_HSDMA_ADDR	0x4029a		// Address for HSDMA software trigger register
//	
//	#define		HSDMA_BLKLEN0_TC0L_ADDR	0x48220		// Address for HSDMA ch.0 block size and transfer counter register
//	#define		HSDMA_TC0H_D0DIR_DUALM0_ADDR	0x48222	// Address for HSDMA ch.0 control register
//	#define		HSDMA_S0ADRL_ADDR	0x48224		// Address for HSDMA ch.0 transfer source low address register
//	#define		HSDMA_S0ADRH_ADDR	0x48226		// Address for HSDMA ch.0 transfer source high address register
//	#define		HSDMA_D0ADRL_ADDR	0x48228		// Address for HSDMA ch.0 transfer target low address register
//	#define		HSDMA_D0ADRH_ADDR	0x4822a		// Address for HSDMA ch.0 transfer target high address register
//	#define		HSDMA_HS0EN_ADDR	0x4822c		// Address for HSDMA ch.0 enable register
//	#define		HSDMA_HS0TF_ADDR	0x4822e		// Address for HSDMA ch.0 trigger flag register
//	
//	/* Bit field definition */
//	#define		HSDMA_HSD0_ADEND	0x000c		// HSDMA ch.0 A/D conversion end trigger
//	#define		HSDMA_HSD0_SIF0TX	0x000b		// HSDMA ch.0 serial interface ch0 transfer buffer trigger
//	#define		HSDMA_HSD0_SIF0RX	0x000a		// HSDMA ch.0 serial interface ch0 receive buffer trigger
//	#define		HSDMA_HSD0_T16C4A	0x0009		// HSDMA ch.0 16bit timer4 compare A trigger
//	#define		HSDMA_HSD0_T16C4B	0x0008		// HSDMA ch.0 16bit timer4 compare B trigger
//	#define		HSDMA_HSD0_T16C0A	0x0007		// HSDMA ch.0 16bit timer0 compare A trigger
//	#define		HSDMA_HSD0_T16C0B	0x0006		// HSDMA ch.0 16bit timer0 compare B trigger
//	#define		HSDMA_HSD0_T8TU0	0x0005		// HSDMA ch.0 8bit timer0 input trigger
//	#define		HSDMA_HSD0_PORT4	0x0004		// HSDMA ch.0 port4 input trigger
//	#define		HSDMA_HSD0_PORT0	0x0003		// HSDMA ch.0 port0 input trigger
//	#define		HSDMA_HSD0_K50UP	0x0002		// HSDMA ch.0 K50 input (up edge) trigger
//	#define		HSDMA_HSD0_K50DWN	0x0001		// HSDMA ch.0 K50 input (down edge) trigger
//	#define		HSDMA_HSD0_SOFT		0x0000		// HSDMA ch.0 software trigger
//	
//	#define		HSDMA_HST0		0x01		// HSDMA ch.0 software trigger
//	
//	#define		HSDMA_DUAL_DUAL		0x80000000	// HSDMA dual mode
//	#define		HSDMA_DUAL_SIN		0x00000000	// HSDMA single mode
//	
//	#define		HSDMA_DDIR_WR		0x40000000	// HSDMA memory write
//	#define		HSDMA_DDIR_RD		0x00000000	// HSDMA memory read
//	
//	#define		HSDMA_DINTEN_ENA	0x80000000	// HSDMA interrupt enable
//	#define		HSDMA_DINTEN_DIS	0x00000000	// HSDMA interrupt disable
//	
//	#define		HSDMA_DATSIZE_HALF	0x40000000	// HSDMA half-word
//	#define		HSDMA_DATSIZE_BYTE	0x00000000	// HSDMA byte
//	
//	#define		HSDMA_DMOD_NO		0xc0000000	// HSDMA transfer mode no use
//	#define		HSDMA_DMOD_BLK		0x80000000	// HSDMA transfer mode block transfer
//	#define		HSDMA_DMOD_SEQ		0x40000000	// HSDMA transfer mode sequential transfer
//	#define		HSDMA_DMOD_SIN		0x00000000	// HSDMA transfer mode single transfer
//	
//	#define		HSDMA_INC		0x30000000	// HSDMA address control Inc.(no init)
//	#define		HSDMA_INC_INIT		0x20000000	// HSDMA address control Inc.(init)
//	#define		HSDMA_DEC		0x10000000	// HSDMA address control Dec.(no init)
//	#define		HSDMA_FIX		0x00000000	// HSDMA address control fix
//	
//	#define		HSDMA_HSEN_ENA		0x01		// HSDMA enable
//	#define		HSDMA_HSEN_DIS		0x00		// HSDMA disable
//	
//	#define		HSDMA_HSTF_ON		0x01		// HSDMA trigger flag clear(WR), set(RD)
//	#define		HSDMA_HSTF_OFF		0x00		// HSDMA trigger flag clear(RD)
//	
//	#define		INT_RP0_RHDM_R16T0_ADDR	0x40290		// Address for input port0-3, HSDMA and 16bit timer0 IDMA request register
//	
//	#define		INT_PRIL_LVL7		0x07		// Interrupt priority level 7 (low-order byte)
//	#define		INT_PRIL_LVL6		0x06		// Interrupt priority level 6 (low-order byte)
//	#define		INT_PRIL_LVL5		0x05		// Interrupt priority level 5 (low-order byte)
//	#define		INT_PRIL_LVL4		0x04		// Interrupt priority level 4 (low-order byte)
//	#define		INT_PRIL_LVL3		0x03		// Interrupt priority level 3 (low-order byte)
//	#define		INT_PRIL_LVL2		0x02		// Interrupt priority level 2 (low-order byte)
//	#define		INT_PRIL_LVL1		0x01		// Interrupt priority level 1 (low-order byte)
//	#define		INT_PRIL_LVL0		0x00		// Interrupt priority level 0 (low-order byte)
//	
//	#define		INT_PRIH_LVL7		0x70		// Interrupt priority level 7 (high-order byte)
//	#define		INT_PRIH_LVL6		0x60		// Interrupt priority level 6 (high-order byte)
//	#define		INT_PRIH_LVL5		0x50		// Interrupt priority level 5 (high-order byte)
//	#define		INT_PRIH_LVL4		0x40		// Interrupt priority level 4 (high-order byte)
//	#define		INT_PRIH_LVL3		0x30		// Interrupt priority level 3 (high-order byte)
//	#define		INT_PRIH_LVL2		0x20		// Interrupt priority level 2 (high-order byte)
//	#define		INT_PRIH_LVL1		0x10		// Interrupt priority level 1 (high-order byte)
//	#define		INT_PRIH_LVL0		0x00		// Interrupt priority level 0 (high-order byte)
//	
//	#define		INT_RIDMA_DIS		0x00		// IDMA request is all disable and CPU request is all enable
//	
//	#define		INT_PHSD0_PHSD1_ADDR	0x40263		// Address for hih-speed DMA ch.0,1 interrupt priority register
//	#define		INT_PHSD2_PHSD3_ADDR	0x40264		// Address for hih-speed DMA ch.2,3 interrupt priority register
//	#define		INT_FHDM_FIDM_ADDR	0x40281		// Address for HSDMA ch.0,1 and IDMA interrupt factor flag register
//	
//	#define		INT_FHSDMA1		0x02		// HSDMA ch1 interrupt factor is reset in read only mode, interrupt factor is generated in read/write mode
//	#define		INT_FHSDMA0		0x01		// HSDMA ch0 interrupt factor is reset in read only mode, interrupt factor is generated in read/write mode








































?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一区二区三区久久| 亚洲一区免费在线观看| 日本高清视频一区二区| 免费在线观看一区| 国产精品久久久久天堂| 欧美一级淫片007| 色域天天综合网| 国产精品原创巨作av| 日韩精品免费视频人成| 亚洲欧洲色图综合| 欧美成人综合网站| 欧美老肥妇做.爰bbww视频| eeuss鲁片一区二区三区| 精品午夜一区二区三区在线观看| 一区二区三区**美女毛片| 国产人久久人人人人爽| 日韩你懂的在线观看| 欧美优质美女网站| av电影在线观看完整版一区二区| 国产一区二区三区免费| 日本视频一区二区| 香蕉影视欧美成人| 亚洲一区自拍偷拍| 一区二区三区中文字幕在线观看| 欧美国产欧美综合| 久久精品在线观看| 精品精品国产高清a毛片牛牛| 欧美亚洲国产一区二区三区| 94-欧美-setu| 99精品视频在线观看免费| 国产99一区视频免费| 久久国产免费看| 免费在线成人网| 亚洲电影一区二区三区| 一区二区三区在线免费观看| 国产精品盗摄一区二区三区| 国产精品欧美一级免费| 国产欧美一区二区精品性| 久久久久久久综合狠狠综合| 精品理论电影在线| 久久久午夜电影| 久久精品一区二区三区不卡牛牛| 久久在线免费观看| 久久久国产精品不卡| 日韩一区二区三区视频在线 | 欧美一区二区女人| 欧美精品xxxxbbbb| 欧美日韩精品一区视频| 亚洲一卡二卡三卡四卡| 一区二区三区日韩精品| 一级日本不卡的影视| 亚洲免费资源在线播放| 一区二区三区美女| 偷拍自拍另类欧美| 久久精品72免费观看| 国产在线视频精品一区| 国产成人av福利| 99精品一区二区三区| 欧美视频一区二区| 日韩女优制服丝袜电影| 国产色一区二区| 亚洲欧美国产毛片在线| 亚洲福利视频一区二区| 免费成人av资源网| 国产成人激情av| 在线一区二区视频| 欧美一区二区在线观看| 久久久蜜桃精品| 亚洲色图制服诱惑| 日本免费在线视频不卡一不卡二| 国产自产高清不卡| 91香蕉视频污| 欧美一区二区在线不卡| 日本一区二区在线不卡| 亚洲尤物在线视频观看| 理论电影国产精品| 99在线热播精品免费| 91麻豆精品国产91久久久久久久久 | 一区二区三区日韩欧美| 奇米色一区二区| 成人免费看片app下载| 欧美日韩久久久久久| 久久综合色综合88| 一区二区欧美在线观看| 激情五月婷婷综合网| 91在线码无精品| 日韩精品一区二区三区在线播放| 中文字幕亚洲电影| 青青草国产成人99久久| 91色porny在线视频| 欧美tk—视频vk| 亚洲啪啪综合av一区二区三区| 日本在线播放一区二区三区| av动漫一区二区| 精品欧美一区二区在线观看| 一区二区三区在线播放| 国产精品一区二区91| 欧美探花视频资源| 国产精品女同一区二区三区| 日本在线不卡视频一二三区| 91老师片黄在线观看| 精品国偷自产国产一区| 亚洲成人久久影院| 91蜜桃网址入口| 国产午夜亚洲精品午夜鲁丝片| 婷婷一区二区三区| 色综合久久久网| 国产精品五月天| 韩国中文字幕2020精品| 欧美另类久久久品| 一区二区三区四区在线| 岛国精品在线播放| 2014亚洲片线观看视频免费| 视频一区在线视频| 色噜噜偷拍精品综合在线| 亚洲国产经典视频| 国产一区二区三区国产| 亚洲va欧美va国产va天堂影院| 国产成人欧美日韩在线电影| 日韩免费在线观看| 视频在线观看91| 欧美日韩国产大片| 一区二区三区影院| 一本大道久久a久久综合| 国产精品久久久久天堂| 懂色av噜噜一区二区三区av| 精品1区2区在线观看| 奇米综合一区二区三区精品视频| 欧美亚洲图片小说| 亚洲午夜久久久久久久久电影院| 色综合色狠狠综合色| 中文字幕在线免费不卡| 成人av在线一区二区| 中文字幕精品一区二区精品绿巨人 | 欧美一区二区视频在线观看| 亚洲一区在线视频观看| 色婷婷国产精品综合在线观看| 亚洲人成电影网站色mp4| 99精品热视频| 亚洲欧美一区二区三区国产精品| 99国产欧美另类久久久精品| 综合色中文字幕| 一本一本大道香蕉久在线精品 | 9色porny自拍视频一区二区| 国产精品久久毛片a| 99久久99精品久久久久久 | 美女mm1313爽爽久久久蜜臀| 欧美一区二区三区人| 九一久久久久久| 久久精品一区二区三区不卡牛牛 | 亚洲观看高清完整版在线观看| 欧美亚洲综合久久| 欧美aaaaaa午夜精品| 精品91自产拍在线观看一区| 国产成人av一区二区三区在线观看| 中文av字幕一区| 91黄色免费观看| 日日摸夜夜添夜夜添精品视频| 日韩一区国产二区欧美三区| 国产真实乱子伦精品视频| 中文字幕免费不卡在线| 色婷婷av一区二区| 日韩激情中文字幕| ww亚洲ww在线观看国产| 99久久免费精品高清特色大片| 亚洲午夜久久久久中文字幕久| 欧美一级片在线看| 成人一区二区三区中文字幕| 一区二区在线观看免费视频播放| 欧美日韩视频一区二区| 狠狠色伊人亚洲综合成人| 国产精品伦理一区二区| 欧美日韩在线综合| 国产一区二区三区精品欧美日韩一区二区三区 | 国产欧美日韩亚州综合| 91官网在线免费观看| 男女男精品网站| 国产精品久久午夜| 欧美三级三级三级爽爽爽| 国产制服丝袜一区| 一区二区三区在线播放| 亚洲精品在线免费播放| 色婷婷激情久久| 黄色日韩网站视频| 亚洲精品欧美激情| 精品国产自在久精品国产| 91麻豆国产在线观看| 久久精品国产亚洲高清剧情介绍 | 欧美一级黄色大片| 91麻豆精品视频| 久久成人精品无人区| 亚洲另类春色校园小说| wwww国产精品欧美| 欧美日韩国产综合久久| 国产午夜精品久久久久久久| 色999日韩国产欧美一区二区| 精品一区二区三区蜜桃| 亚洲与欧洲av电影| 国产日韩欧美综合在线| 欧美精品粉嫩高潮一区二区|