亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? rtxconf.a51

?? 一個可以跑RTOS(KEIL) FULL的補丁。
?? A51
?? 第 1 頁 / 共 5 頁
字號:
$TITLE ('RTX-51 CONFIGURATION')
$SYMBOLS
$NOXREF
$NOCOND
$NOMOD51
$NORB
$PAGELENGTH(80) PAGEWIDTH(110)
;************************************************************************
;*                                                                      *
;*    R T X - 5 1  :  Configuration data for RTX-51 V 5.x               *
;*                                                                      *
;*----------------------------------------------------------------------*
;*                                                                      *
;*    Filename     :   RTXCONF.A51                                      *
;*    Language     :   Keil A-51                                        *
;*    Dev. system  :   IBM PC                                           *
;*    Targetsystem :   Any system based upon 8051 up                    *
;*                                                                      *
;*    Date:             9-MAY-1996                                      *
;*                                                                      *
;*    Purpose      :   - Defines the processor specific data            *
;*                       definitions for all supported processors.      *
;*                       New processor types may be easily added.       *
;*                     - Defines all user configurable system values.   *
;*                                                                      *
;*----------------------------------------------------------------------*
;* Rev. | Released    | Programmer  | Comments                          *
;*----------------------------------------------------------------------*
;* 0.1  |  4-APR-1991 | ThF         | First Version                     *
;* 5.00 |  3-NOV-1994 | EG          | Release V 5.00                    *
;* 5.01 |  7-SEP-1995 |             | Avoid L51 msg "empty segments",   *
;*      |             |             | few INT_EN_MASK_NUMBER's corrected*
;* 5.10 |  9-MAY-1996 |             | T2 support for CPU=2,5,13,14,16,17*
;*      |             |             | Add ?RTX_IDLE_FUNC                *
;* 5.10 | 26-MAY-1997 |             | Type 21(C515C) implemented        *
;************************************************************************
;*    (c) METTLER  &  FUCHS  AG,  LOEWENSTRASSE 21,  CH-8953 Dietikon   *
;*    Tel. (+41) (1) 740 41 00  /  Fax  (+41) (1) 740 15 67             *
;************************************************************************

;*----------------------------------------------------------------------*
;*
;*  USER CONFIGURABLE SYSTEM VALUES
;*
;*  All configurable values are contained in include file RTXSETUP.DCL
;*  (for details see the program documentation).
;*----------------------------------------------------------------------*

$INCLUDE(RTXSETUP.DCL)

;========================================================================
;  END OF USER-CONFIGURABLE SECTION
;========================================================================


$EJECT
;************************************************************************
;*                                                                      *
;*  THE FOLLOWING SECTIONS MUST NORMALLY NOT BE ALTERED BY THE USER     *
;*  ---------------------------------------------------------------     *
;*                                                                      *
;************************************************************************

NAME  ?RTX?CONFIGURATION      ; Do NOT alter the modulename !

;*----------------------------------------------------------------------*
;*  IMPORTS
;*----------------------------------------------------------------------*

EXTRN BIT    (?RTX_ENA_INT_REG1, ?RTX_ENA_INT_REG2)     ; from RTXDATA
EXTRN CODE   (?RTX_SYSCLK_INTHNDLR)                     ; from RTXCLK
EXTRN CODE   (?RTX_INT_HANDLER)                         ; from RTXINT
EXTRN DATA   (?RTX_TMP1)                                ; from RTXDATA

IF (?RTX_BANKSWITCHING = 1)
   EXTRN DATA     (?B_CURRENTBANK)                      ; from L51_BANK
   EXTRN NUMBER   (?B_MASK, ?B_FACTOR)                  ; from L51_BANK
   EXTRN CODE     (_SWITCHBANK)                         ; from L51_BANK
ENDIF

;*----------------------------------------------------------------------*
;*  EXPORTS
;*----------------------------------------------------------------------*

; System constants
PUBLIC   ?RTX_EXTRENTSIZE, ?RTX_EXTSTKSIZE, ?RTX_INTSTKSIZE
PUBLIC   ?RTX_TIMESHARING, ?RTX_BANKSWITCHING, ?RTX_INTREGSIZE
PUBLIC   ?RTX_MAILBOX_SUPPORT, ?RTX_SEMAPHORE_SUPPORT

; Initial Interrupt mask values
PUBLIC   ?RTX_IE_INIT, ?RTX_IEN1_INIT, ?RTX_IEN2_INIT

; Enable the interrupt enable registers for the selected processor
PUBLIC   ?RTX_INIT_INT_REG_FLAGS

; Interrupt number to enable-mask table
PUBLIC   ?RTX_INT_TO_BIT_TABLE_BASE

; Greatest interrupt number
PUBLIC   ?RTX_MAX_INT_NBR

; Processor specific interrupt enable masks
PUBLIC   ?RTX_IE, ?RTX_IEN1, ?RTX_IEN2

; Interrupt mask variables
PUBLIC   ?RTX_NM_IE, ?RTX_D_IE, ?RTX_ND_IE
PUBLIC   ?RTX_NM_IE1, ?RTX_D_IE1, ?RTX_ND_IE1
PUBLIC   ?RTX_NM_IE2, ?RTX_D_IE2, ?RTX_ND_IE2

; System Timer constants
PUBLIC   ?RTX_CLK_INT_NBR                       ; EQUATE
PUBLIC   ?RTX_TLOW, ?RTX_THIGH, ?RTX_TMOD       ; DATA
PUBLIC   ?RTX_TCON                              ; DATA
PUBLIC   ?RTX_TFLAG, ?RTX_TCONTROL              ; BIT
PUBLIC   ?RTX_TMOD_AND_MASK, ?RTX_TMOD_OR_MASK  ; EQUATES
PUBLIC   ?RTX_TCON_AND_MASK, ?RTX_TCON_OR_MASK  ; EQUATES

; Bank-Switching Support
PUBLIC   ?RTX_SWITCHBANK                        ; CODE
PUBLIC   ?RTX_SAVE_INT_BANK                     ; DATA
IF (?RTX_BANKSWITCHING = 0)
   PUBLIC   ?B_CURRENTBANK                      ; Dummy DATA-Definition
ENDIF

; Idle function
PUBLIC  ?RTX_IDLE_FUNC

; Mailbox and semaphore FIFO space
PUBLIC  ?RTX_MBX_PAGE
PUBLIC  ?RTX_MBX_PAGE_END
PUBLIC  ?RTX_SEM_PAGE
PUBLIC  ?RTX_SEM_PAGE_END


;*----------------------------------------------------------------------*
;*  MACROS
;*----------------------------------------------------------------------*

; This MACRO generates an RTX-51 interrupt entry point using the base 
; address ?RTX_INTBASE.

INT_ENTRY       MACRO   NO
EXTRN XDATA (?RTX_INT&NO&_TID)
PUBLIC          INT&NO&_VECTOR
                CSEG AT(?RTX_INTBASE+3+(&NO&*8))
INT&NO&_VECTOR: MOV     ?RTX_TMP1, A             ; Save A
                MOV     A, #LOW(?RTX_INT&NO&_TID); Set up ptr to int. TID
                LJMP    ?RTX_INT_HANDLER         ; Jump to general ISR
                ENDM


;*----------------------------------------------------------------------*
;*  PROCESSOR SPECIFIC DATA DEFINITIONS
;*----------------------------------------------------------------------*

IF (?RTX_CPU_TYPE = 1)
   ;***********
   ;* Type 1  *
   ;***********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 8051 -> 1 interrupt enable register
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 1
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0A8H  ; not used
      ?RTX_IEN2            DATA  0A8H  ; not used

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector  (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0  (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1  (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2  (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3  (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4  (Ser. channel)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   4

PCON    DATA    87H

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      Not supported by all 8051 type processors (see manufacturer's
;;      data sheet !)
;;      To be used whenever entering idle state.
;;
            ORL     PCON, #01H          ; Set idle mode (leave by interrupt)
                                        ; (peripherals stay active)
         ENDM

ELSEIF (?RTX_CPU_TYPE = 2)
   ;**********
   ;* Type 2 *
   ;**********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 8052 -> 1 interrupt enable register
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 1
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0A8H  ; not used
      ?RTX_IEN2            DATA  0A8H  ; not used

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      5
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector  (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
         INT_ENTRY      5
      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0  (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1  (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2  (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3  (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4  (Ser. channel)
                        DB 20H, 00H, 00H    ; INT_5  (Timer 2)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   5

PCON    DATA    87H

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      Not supported by all 8052 type processors (see manufacturer's
;;      data sheet !)
;;      To be used whenever entering idle state.
;;
            ORL     PCON, #01H          ; Set idle mode (leave by interrupt)
                                        ; (peripherals stay active)
         ENDM

ELSEIF (?RTX_CPU_TYPE = 3)
   ;**********
   ;* Type 3 *
   ;**********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 80515/535 -> 2 interrupt enable registers
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 2
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0B8H
      ?RTX_IEN2            DATA  0A8H  ; not used

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      8
         INT_ENTRY      9

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
最新国产精品久久精品| 久久久99精品免费观看| 有码一区二区三区| 欧美日韩久久久一区| 久久精品国产久精国产| 欧美第一区第二区| 成人午夜伦理影院| 亚洲午夜精品17c| 国产精品成人在线观看| 综合欧美一区二区三区| 日韩国产欧美在线视频| 日韩欧美中文字幕制服| 国产乱人伦精品一区二区在线观看| 亚洲国产精品黑人久久久 | 欧美日韩大陆一区二区| 国产综合久久久久久鬼色| 九九**精品视频免费播放| 久久久国际精品| 欧美日韩国产影片| 国产成人av电影在线| 首页欧美精品中文字幕| 国产精品久久久久久久久久久免费看 | 中文字幕一区二区三区四区| 欧美日韩你懂的| a在线播放不卡| 国产精品一二二区| 五月天中文字幕一区二区| 中文幕一区二区三区久久蜜桃| 欧美日韩免费电影| 日本韩国欧美在线| 国产成人8x视频一区二区| 丝袜美腿亚洲色图| 亚洲一区在线观看免费| 国产精品另类一区| 久久久亚洲高清| 日韩精品一区二区三区在线 | 国产乱对白刺激视频不卡 | 国产三级欧美三级日产三级99| 欧美精品在线一区二区三区| 93久久精品日日躁夜夜躁欧美| 国内不卡的二区三区中文字幕| 午夜欧美视频在线观看 | 狠狠色丁香婷婷综合久久片| 天天综合日日夜夜精品| 亚洲一区二区三区三| 亚洲欧美另类久久久精品| 国产精品久久久久久久久免费桃花 | 国产成人亚洲综合a∨婷婷| 狠狠色狠狠色综合| 国产成人在线电影| 不卡的电影网站| 91激情五月电影| 欧美亚一区二区| 日韩午夜小视频| 久久亚洲精品小早川怜子| 久久久久9999亚洲精品| 国产日韩欧美一区二区三区乱码| 久久综合狠狠综合久久激情| 国产亚洲精品bt天堂精选| 国产精品入口麻豆原神| 亚洲欧美另类久久久精品| 亚洲不卡一区二区三区| 精品一区二区影视| 精品日韩99亚洲| 国产精品三级av| 午夜久久久影院| 国产精品18久久久久久久久| 成人av影院在线| 欧美剧在线免费观看网站| 日韩免费成人网| 国产精品天干天干在线综合| 亚洲午夜私人影院| 国产精品一区二区久激情瑜伽 | 亚洲综合激情小说| 久久精品99国产精品| 成人黄色免费短视频| 欧美色图激情小说| 国产欧美精品一区二区色综合| 中文字幕日韩av资源站| 老司机精品视频在线| 99热在这里有精品免费| 欧美成人精品1314www| 中文字幕永久在线不卡| 久久se精品一区精品二区| 91在线视频观看| 国产亚洲成av人在线观看导航| 亚洲综合免费观看高清在线观看| 精东粉嫩av免费一区二区三区 | 日韩成人免费在线| 97se狠狠狠综合亚洲狠狠| 26uuu精品一区二区在线观看| 一区二区三区四区激情| 日韩三级视频中文字幕| **欧美大码日韩| 国产毛片精品国产一区二区三区| 色综合视频在线观看| 久久久精品中文字幕麻豆发布| 香蕉乱码成人久久天堂爱免费| 波多野结衣中文一区| 精品国产99国产精品| 天堂在线一区二区| 欧美日韩精品免费| 夜夜操天天操亚洲| 91在线视频观看| 亚洲美女视频在线观看| 成人性视频免费网站| 中文字幕一区二区三区精华液| 国产乱一区二区| 国产精品乱人伦| 91免费视频网址| 亚洲一区二区三区四区中文字幕 | 青娱乐精品视频在线| 91精品国产福利| 激情综合色综合久久综合| 久久色中文字幕| 国产精品一线二线三线| 中文字幕成人av| 91免费看`日韩一区二区| 一区二区在线看| 91麻豆精品国产91久久久 | 中文字幕综合网| 欧美亚洲日本国产| 日本三级韩国三级欧美三级| 精品伦理精品一区| 东方aⅴ免费观看久久av| 国内一区二区视频| 国产精品黄色在线观看| 久久久天堂av| 久久99国产精品免费| 久久久久久久电影| 色综合咪咪久久| 日本人妖一区二区| 中文字幕日韩精品一区| 欧美日韩免费视频| 风间由美一区二区av101| 五月天网站亚洲| 国产日韩精品一区二区浪潮av| 色美美综合视频| 九色|91porny| 亚洲福利一二三区| 国产精品久久影院| 欧美一二三区在线观看| 大胆亚洲人体视频| 麻豆精品一区二区综合av| 亚洲视频中文字幕| 久久网站热最新地址| 欧美酷刑日本凌虐凌虐| 99精品视频在线播放观看| 久久99久久99| 亚洲成人自拍一区| 亚洲日本乱码在线观看| 2017欧美狠狠色| 在线综合视频播放| 欧美午夜片在线观看| 成人黄色av电影| 国产999精品久久久久久绿帽| 男人操女人的视频在线观看欧美 | 欧美自拍偷拍一区| 豆国产96在线|亚洲| 国产乱码精品一区二区三区av| 免费欧美高清视频| 成人手机在线视频| 国产激情视频一区二区三区欧美| 人人狠狠综合久久亚洲| 日韩国产欧美在线播放| 午夜伊人狠狠久久| 日韩一区欧美二区| 免费在线看成人av| 伦理电影国产精品| 久久99精品久久久久久| 精品一区二区三区久久久| 久久99国产精品免费网站| 麻豆国产欧美日韩综合精品二区| 青青草国产精品亚洲专区无| 美女国产一区二区| 国产在线精品免费av| 国产精品小仙女| 成人国产在线观看| 在线观看日韩精品| 欧美放荡的少妇| 久久久久久久综合日本| 国产日韩欧美精品在线| 亚洲欧洲一区二区三区| 夜夜揉揉日日人人青青一国产精品 | 成人av电影在线| 欧美三级中文字| 日韩一区二区电影网| 国产日产欧美一区二区三区| 国产精品久久久久久户外露出| 亚洲香肠在线观看| 国产在线麻豆精品观看| 91丨九色丨蝌蚪富婆spa| 欧美亚洲综合网| 久久新电视剧免费观看| 最新日韩av在线| 看电视剧不卡顿的网站| 97se亚洲国产综合自在线观| 欧美一区二区成人| 国产精品国模大尺度视频| 国产成人欧美日韩在线电影|