亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? rtxconf.a51

?? 一個可以跑RTOS(KEIL) FULL的補丁。
?? A51
?? 第 1 頁 / 共 5 頁
字號:
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0   (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1   (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2   (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3   (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4   (Ser. channel)
                        DB 20H, 00H, 00H    ; INT_5   (Timer 2)
                        DB 00H, 00H, 00H    ; INT_6   not used
                        DB 00H, 00H, 00H    ; INT_7   not used
                        DB 00H, 01H, 00H    ; INT_8   (A/D-Converter)
                        DB 00H, 02H, 00H    ; INT_9   (P1.4/INT2)
                        DB 00H, 04H, 00H    ; INT_10  (P1.0/INT3/CC0)
                        DB 00H, 08H, 00H    ; INT_11  (P1.1/INT4/CC1)
                        DB 00H, 10H, 00H    ; INT_12  (P1.2/INT5/CC2)
                        DB 00H, 20H, 00H    ; INT_13  (P1.3/INT6/CC3)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   13

PCON    DATA    87H

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      To be used whenever entering idle state.
;;
            ORL     PCON, #01H          ; Set idle mode (leave by interrupt)
            ORL     PCON, #20H          ; (peripherals stay active)
         ENDM

ELSEIF (?RTX_CPU_TYPE = 4)
   ;**********
   ;* Type 4 *
   ;**********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 80517/537 -> 3 interrupt enable registers
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 3
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0B8H
      ?RTX_IEN2            DATA  09AH

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
         INT_ENTRY     16
         INT_ENTRY     19
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
         INT_ENTRY     16
         INT_ENTRY     19
      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
         INT_ENTRY     16
         INT_ENTRY     19
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0   (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1   (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2   (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3   (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4   (Ser. channel 0)
                        DB 20H, 00H, 00H    ; INT_5   (Timer 2/ ext. reload)
                        DB 00H, 00H, 00H    ; INT_6   not used
                        DB 00H, 00H, 00H    ; INT_7   not used
                        DB 00H, 01H, 00H    ; INT_8   (A/D-Converter)
                        DB 00H, 02H, 00H    ; INT_9   (P1.4/INT2/CC4)
                        DB 00H, 04H, 00H    ; INT_10  (P1.0/INT3/CC0)
                        DB 00H, 08H, 00H    ; INT_11  (P1.1/INT4/CC1)
                        DB 00H, 10H, 00H    ; INT_12  (P1.2/INT5/CC2)
                        DB 00H, 20H, 00H    ; INT_13  (P1.3/INT6/CC3)
                        DB 00H, 00H, 00H    ; INT_14  not used
                        DB 00H, 00H, 00H    ; INT_15  not used
                        DB 00H, 00H, 01H    ; INT_16  (Serial Channel 1)
                        DB 00H, 00H, 00H    ; INT_17  not used
                        DB 00H, 00H, 00H    ; INT_18  not used
                        DB 00H, 00H, 08H    ; INT_19  (Compare timer ov.)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   19

PCON    DATA    87H

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      To be used whenever entering idle state.
;;
            ORL     PCON, #01H          ; Set idle mode (leave by interrupt)
            ORL     PCON, #20H          ; (peripherals stay active)
         ENDM


ELSEIF (?RTX_CPU_TYPE = 21)
   ;**********
   ;* Type 21 *
   ;**********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; C515C -> 3 interrupt enable registers
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 3
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0B8H
      ?RTX_IEN2            DATA  09AH

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0		; INT_0	 (P3.2/INT0)
										; INT_1	 (Timer 0)
         INT_ENTRY      2		; INT_2	 (P3.3/INT1)
         INT_ENTRY      3		; INT_3	 (Timer 1)
         INT_ENTRY      4		; INT_4	 (Ser. channel 0)
         INT_ENTRY      5		; INT_5	 (Timer 2/ ext. reload)
										; INT_6	 not used(WDT)
										; INT_7	 not used(EAL)
         INT_ENTRY      8		; INT_8	 (A/D-Converter)
         INT_ENTRY      9		; INT_9	 (P1.4/INT2/CC4)
         INT_ENTRY     10		; INT_10	 (P1.0/INT3/CC0)
         INT_ENTRY     11		; INT_11	 (P1.1/INT4/CC1)
         INT_ENTRY     12		; INT_12	 (P1.2/INT5/CC2)
         INT_ENTRY     13		; INT_13	 (P1.3/INT6/CC3)
										; INT_14	 not used(SWDT)
										; INT_15	 not used(EXEN2)
         							; INT_16	 not used
			INT_ENTRY     17		; INT_17	 CAN Controller
			INT_ENTRY     18		; INT_18	 SSC
         INT_ENTRY     19		; INT_19	 not used
         INT_ENTRY     20		; INT_20	 INT7
         INT_ENTRY     21		; INT_21	 INT8
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector (INT-3)
         INT_ENTRY      0		; INT_0	 (P3.2/INT0)
			INT_ENTRY		1		; INT_1	 (Timer 0)
         INT_ENTRY      2		; INT_2	 (P3.3/INT1)
         							; INT_3	 (Timer 1)
         INT_ENTRY      4		; INT_4	 (Ser. channel 0)
         INT_ENTRY      5		; INT_5	 (Timer 2/ ext. reload)
										; INT_6	 not used(WDT)
										; INT_7	 not used(EAL)
         INT_ENTRY      8		; INT_8	 (A/D-Converter)
         INT_ENTRY      9		; INT_9	 (P1.4/INT2/CC4)
         INT_ENTRY     10		; INT_10	 (P1.0/INT3/CC0)
         INT_ENTRY     11		; INT_11	 (P1.1/INT4/CC1)
         INT_ENTRY     12		; INT_12	 (P1.2/INT5/CC2)
         INT_ENTRY     13		; INT_13	 (P1.3/INT6/CC3)
										; INT_14	 not used(SWDT)
										; INT_15	 not used(EXEN2)
         							; INT_16	 not used
			INT_ENTRY     17		; INT_17	 CAN Controller
			INT_ENTRY     18		; INT_18	 SSC
         INT_ENTRY     19		; INT_19	 not used
         INT_ENTRY     20		; INT_20	 INT7
         INT_ENTRY     21		; INT_21	 INT8


      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0		; INT_0	 (P3.2/INT0)
			INT_ENTRY		1		; INT_1	 (Timer 0)
         INT_ENTRY      2		; INT_2	 (P3.3/INT1)
         INT_ENTRY      3		; INT_3	 (Timer 1)
         INT_ENTRY      4		; INT_4	 (Ser. channel 0)
					         		; INT_5	 (Timer 2/ ext. reload)
										; INT_6	 not used(WDT)
										; INT_7	 not used(EAL)

         INT_ENTRY      8		; INT_8	 (A/D-Converter)
         INT_ENTRY      9		; INT_9	 (P1.4/INT2/CC4)
         INT_ENTRY     10		; INT_10	 (P1.0/INT3/CC0)
         INT_ENTRY     11		; INT_11	 (P1.1/INT4/CC1)
         INT_ENTRY     12		; INT_12	 (P1.2/INT5/CC2)
         INT_ENTRY     13		; INT_13	 (P1.3/INT6/CC3)
										; INT_14	 not used(SWDT)
										; INT_15	 not used(EXEN2)

         							; INT_16	 not used
			INT_ENTRY     17		; INT_17	 CAN Controller
			INT_ENTRY     18		; INT_18	 SSC
         							; INT_19	 not used
         INT_ENTRY     20		; INT_20	 INT7
         INT_ENTRY     21		; INT_21	 INT8
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0   (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1   (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2   (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3   (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4   (Ser. channel 0)
                        DB 20H, 00H, 00H    ; INT_5   (Timer 2/ ext. reload)
                        DB 00H, 00H, 00H    ; INT_6   not used(WDT)
                        DB 00H, 00H, 00H    ; INT_7   not used(EAL)

                        DB 00H, 01H, 00H    ; INT_8   (A/D-Converter)
                        DB 00H, 02H, 00H    ; INT_9   (P1.4/INT2/CC4)
                        DB 00H, 04H, 00H    ; INT_10  (P1.0/INT3/CC0)
                        DB 00H, 08H, 00H    ; INT_11  (P1.1/INT4/CC1)
                        DB 00H, 10H, 00H    ; INT_12  (P1.2/INT5/CC2)
                        DB 00H, 20H, 00H    ; INT_13  (P1.3/INT6/CC3)
                        DB 00H, 00H, 00H    ; INT_14  not used(SWDT)
                        DB 00H, 00H, 00H    ; INT_15  not used(EXEN2)

                        DB 00H, 00H, 00H    ; INT_16  not used
                        DB 00H, 00H, 02H    ; INT_17  CAN Controller
                        DB 00H, 00H, 04H    ; INT_18  SSC
                        DB 00H, 00H, 00H    ; INT_19  not used
                        DB 00H, 00H, 10H    ; INT_20  (P7.0/INT7)
                        DB 00H, 00H, 20H    ; INT_21  (P4.5/INT8)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   21

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
色屁屁一区二区| 中文字幕精品综合| 国产日韩精品一区二区三区| 亚洲欧美日韩国产综合| 男人的天堂久久精品| 99久久99久久精品免费看蜜桃| 欧美一区二区三区四区高清| 国产欧美精品一区二区三区四区 | 奇米777欧美一区二区| 成人18视频在线播放| 欧美成人高清电影在线| 亚洲综合成人网| k8久久久一区二区三区 | 蜜桃视频一区二区三区| 91色视频在线| 国产精品区一区二区三区| 久国产精品韩国三级视频| 欧美三级蜜桃2在线观看| 亚洲欧美精品午睡沙发| 成人听书哪个软件好| 91麻豆精品91久久久久久清纯| 亚洲男同性恋视频| 成人高清av在线| 久久精品人人爽人人爽| 黄一区二区三区| 欧美变态tickling挠脚心| 蜜臀av一区二区三区| 欧美日韩国产小视频| 亚洲一区二区视频在线| 欧美自拍偷拍一区| 一区二区国产视频| 在线日韩av片| 亚洲地区一二三色| 欧美一个色资源| 日本成人在线电影网| 精品久久久久久最新网址| 日产欧产美韩系列久久99| 欧美日韩午夜精品| 丝袜亚洲另类丝袜在线| 欧美精品国产精品| 美腿丝袜在线亚洲一区| 日韩精品专区在线影院重磅| 裸体一区二区三区| 国产视频911| 高清不卡一二三区| 亚洲同性同志一二三专区| 一本色道久久综合狠狠躁的推荐| 亚洲色图制服丝袜| 欧美另类高清zo欧美| 美女一区二区在线观看| 亚洲精品一线二线三线无人区| 国产在线精品免费| 国产精品久久久久精k8| 色婷婷狠狠综合| 丝袜亚洲另类丝袜在线| 精品乱人伦一区二区三区| 丁香桃色午夜亚洲一区二区三区| 亚洲你懂的在线视频| 欧美丰满高潮xxxx喷水动漫| 日本vs亚洲vs韩国一区三区二区| 精品久久久久久久久久久院品网 | 91久久精品一区二区| 日韩精品一级中文字幕精品视频免费观看 | 成人午夜精品在线| 一区二区三区国产精华| 欧美一卡2卡3卡4卡| 高清国产一区二区| 午夜av电影一区| 中文一区一区三区高中清不卡| 一本久久a久久精品亚洲| 日韩经典一区二区| 国产精品超碰97尤物18| 884aa四虎影成人精品一区| 国产精品一区免费在线观看| 亚洲综合色噜噜狠狠| 精品日韩成人av| 欧洲一区在线电影| 国产福利电影一区二区三区| 亚洲国产综合色| 国产精品乱人伦一区二区| 欧美日韩免费不卡视频一区二区三区| 久久成人免费网站| 亚洲午夜一区二区三区| 国产精品久久久99| 91精品国产美女浴室洗澡无遮挡| 懂色av中文一区二区三区| 亚瑟在线精品视频| 一区在线播放视频| 日韩三级在线观看| 欧美三级资源在线| 99国产精品久久久久久久久久 | 精品动漫一区二区三区在线观看| 91蝌蚪国产九色| 国产精品影视在线观看| 日本三级亚洲精品| 一区二区三区四区视频精品免费| 欧美精品一区男女天堂| 欧美人牲a欧美精品| 日本韩国一区二区三区视频| 国产一区 二区| 美日韩一区二区| 蜜臀av在线播放一区二区三区| 亚洲成年人影院| 亚洲国产精品尤物yw在线观看| 国产精品传媒视频| 国产精品的网站| 国产日产精品1区| 久久综合久久久久88| 日韩欧美国产wwwww| 欧美年轻男男videosbes| 欧美体内she精高潮| 色94色欧美sute亚洲线路一ni| av在线不卡电影| 成人黄色一级视频| 本田岬高潮一区二区三区| 成人福利电影精品一区二区在线观看| 国产风韵犹存在线视精品| 国产黄人亚洲片| 成人精品免费看| 99久久99久久精品国产片果冻| 成人爱爱电影网址| 91福利视频久久久久| 欧美日本一道本| 欧美精品乱码久久久久久| 91精品黄色片免费大全| 欧美一区二区三区爱爱| 日韩你懂的在线观看| 国产午夜精品在线观看| 欧美激情一区二区三区不卡| 亚洲三级电影网站| 一区二区三区精品视频| 婷婷六月综合网| 精品一区二区三区影院在线午夜 | 亚洲超丰满肉感bbw| 天天操天天综合网| 国产永久精品大片wwwapp| 成人激情免费视频| 欧美在线观看视频一区二区三区| 欧美在线观看禁18| 337p日本欧洲亚洲大胆色噜噜| 欧美国产日韩一二三区| 亚洲一区二区不卡免费| 美女一区二区三区在线观看| 国产凹凸在线观看一区二区| 日本精品一区二区三区四区的功能| 欧美三级在线看| 久久老女人爱爱| 一区二区欧美在线观看| 国产在线看一区| 91老师片黄在线观看| 精品理论电影在线观看| 亚洲视频1区2区| 蜜桃视频免费观看一区| 成人av在线网| 日韩欧美一级特黄在线播放| 亚洲欧美日韩在线播放| 另类小说综合欧美亚洲| 97成人超碰视| 2020国产精品自拍| 亚洲第一会所有码转帖| 成人听书哪个软件好| 日韩一区二区三区在线| 亚洲女与黑人做爰| 精品中文av资源站在线观看| 日本高清免费不卡视频| 精品捆绑美女sm三区| 亚洲一区影音先锋| 成人美女在线观看| 欧美一区二区高清| 一区二区三区免费| 国产成人h网站| 日韩亚洲电影在线| 亚洲一区二区三区三| www.激情成人| 北条麻妃一区二区三区| 日本亚洲天堂网| 成人综合日日夜夜| 欧美男生操女生| 久久精品一区八戒影视| 欧美福利电影网| 日韩三级视频中文字幕| 亚洲综合视频在线观看| caoporen国产精品视频| 精品国产三级a在线观看| 亚洲国产欧美在线人成| 95精品视频在线| 国产精品免费aⅴ片在线观看| 黄色小说综合网站| 欧美一区二区视频在线观看2022 | 在线免费观看视频一区| 国产精品视频免费看| 国产在线播精品第三| 精品剧情在线观看| 国模无码大尺度一区二区三区| 欧美一区二区三区四区在线观看| 亚洲福中文字幕伊人影院| 欧美日韩精品电影| 亚洲va欧美va人人爽| 欧美福利视频一区| 美女脱光内衣内裤视频久久网站 |