亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? rtxconf.a51

?? 一個可以跑RTOS(KEIL) FULL的補丁。
?? A51
?? 第 1 頁 / 共 5 頁
字號:
      INT_EN_MASK_NUMBER   EQU 2
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0A7H
      ?RTX_IEN2            DATA  0A8H  ; not used

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      6
         INT_ENTRY      7
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
         INT_ENTRY     14
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      6
         INT_ENTRY      7
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
         INT_ENTRY     14
      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      6
         INT_ENTRY      7
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
         INT_ENTRY     14
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0   (INT0)
                        DB 02H, 00H, 00H    ; INT_1   (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2   (INT1)
                        DB 08H, 00H, 00H    ; INT_3   (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4   (Ser. channel)
                        DB 20H, 00H, 00H    ; INT_5   (Timer 2)
                        DB 40H, 00H, 00H    ; INT_6   (PCA)
                        DB 00H, 80H, 00H    ; INT_7   (A/D-Converter)
                        DB 00H, 02H, 00H    ; INT_8   (PCA1)
                        DB 00H, 01H, 00H    ; INT_9   (Serial expansion)
                        DB 00H, 04H, 00H    ; INT_10  (INT2)
                        DB 00H, 08H, 00H    ; INT_11  (INT3)
                        DB 00H, 10H, 00H    ; INT_12  (INT4)
                        DB 00H, 20H, 00H    ; INT_13  (INT5)
                        DB 00H, 40H, 00H    ; INT_14  (INT6)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   14

PCON    DATA    87H

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      Not supported by all 8051 type processors (see manufacturer's
;;      data sheet !)
;;      To be used whenever entering idle state.
;;
            ORL     PCON, #01H          ; Set idle mode (leave by interrupt)
                                        ; (peripherals stay active)
         ENDM

ELSEIF (?RTX_CPU_TYPE = 14)
   ;***********
   ;* Type 14 *
   ;***********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 80F51FC -> 2 interrupt enable registers
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 2
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0A7H
      ?RTX_IEN2            DATA  0A8H  ; not used

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      6
         INT_ENTRY     14
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector  (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      6
         INT_ENTRY     14
      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      6
         INT_ENTRY     14
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0  (INT0)
                        DB 02H, 00H, 00H    ; INT_1  (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2  (INT1)
                        DB 08H, 00H, 00H    ; INT_3  (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4  (Ser. channel)
                        DB 20H, 00H, 00H    ; INT_5  (Timer 2)
                        DB 40H, 00H, 00H    ; INT_6  (PCA)
                        DB 00H, 00H, 00H    ; INT_7  not used
                        DB 00H, 00H, 00H    ; INT_8  not used
                        DB 00H, 00H, 00H    ; INT_9  not used
                        DB 00H, 00H, 00H    ; INT_10 not used
                        DB 00H, 00H, 00H    ; INT_11 not used
                        DB 00H, 00H, 00H    ; INT_12 not used
                        DB 00H, 00H, 00H    ; INT_13 not used
                        DB 00H, 40H, 00H    ; INT_14 (Flash Memory)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   14

PCON    DATA    87H

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      Not supported by all 8051 type processors (see manufacturer's
;;      data sheet !)
;;      To be used whenever entering idle state.
;;
            ORL     PCON, #01H          ; Set idle mode (leave by interrupt)
                                        ; (peripherals stay active)
         ENDM

ELSEIF (?RTX_CPU_TYPE = 15)
   ;***********
   ;* Type 15 *
   ;***********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 80512 -> 1 interrupt enable register
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 1
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0A8H  ; not used
      ?RTX_IEN2            DATA  0A8H  ; not used

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      5
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector  (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
         INT_ENTRY      5
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0  (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1  (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2  (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3  (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4  (Ser. channel)
                        DB 40H, 00H, 00H    ; INT_5  (A/D-Converter)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   5

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      Not supported by all 8051 type processors (see manufacturer's
;;      data sheet !)
;;      To be used whenever entering idle state.
;;
            NOP                 ; Not supported
         ENDM

ELSEIF (?RTX_CPU_TYPE = 16)
   ;***********
   ;* Type 16 *
   ;***********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 80C320/520 -> 2 interrupt enable register
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 2
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0E8H
      ?RTX_IEN2            DATA  0A8H  ; not used

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      7
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector  (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      7
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      7
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) t

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产一区二区三区| 国产精品美女一区二区三区| 国产精品 欧美精品| 中文字幕中文在线不卡住| 欧美日韩国产影片| 成人av动漫在线| 亚洲成人av中文| 国产欧美日本一区视频| 8x8x8国产精品| 91亚洲永久精品| 国产伦理精品不卡| 五月婷婷色综合| 中文字幕制服丝袜成人av | 欧美日韩dvd在线观看| 国产精品18久久久久久久网站| 亚洲伊人色欲综合网| 国产精品女上位| 精品免费日韩av| 777亚洲妇女| 91视频com| 成人永久aaa| 黄色成人免费在线| 日本不卡高清视频| 亚洲一二三区不卡| 亚洲欧洲性图库| 国产亚洲精品7777| 精品日韩在线观看| 91精品欧美综合在线观看最新| 色婷婷精品大视频在线蜜桃视频| 国产一区二区三区免费在线观看| 青青青爽久久午夜综合久久午夜| 亚洲午夜影视影院在线观看| 国产精品久久久久久久久免费桃花| 日韩欧美美女一区二区三区| 欧美精品粉嫩高潮一区二区| 欧美丝袜第三区| 91免费视频大全| 99精品欧美一区二区三区小说| 国产一区二区影院| 精品一区二区三区欧美| 麻豆视频观看网址久久| 日韩影院精彩在线| 丝袜诱惑亚洲看片| 亚洲无人区一区| 亚洲黄色免费电影| 亚洲蜜臀av乱码久久精品蜜桃| 亚洲国产精品ⅴa在线观看| 久久综合国产精品| 久久新电视剧免费观看| 91精品国产一区二区人妖| 欧美日韩一区二区三区免费看 | 日韩欧美一区二区在线视频| 欧美日韩国产另类不卡| 欧美日韩精品电影| 在线播放视频一区| 日韩精品一区二区三区swag| 精品欧美乱码久久久久久| 日韩精品专区在线影院重磅| 精品福利一二区| 国产喂奶挤奶一区二区三区| 国产精品你懂的在线欣赏| 国产精品第四页| 亚洲国产日韩在线一区模特| 五月激情丁香一区二区三区| 另类成人小视频在线| 国产精品1区2区3区在线观看| 不卡电影一区二区三区| 欧洲精品一区二区三区在线观看| 欧美日韩精品综合在线| 精品欧美久久久| 国产精品卡一卡二卡三| 一区二区三区国产精华| 美腿丝袜亚洲三区| 成人激情av网| 在线看国产一区二区| 这里是久久伊人| 久久久亚洲高清| 亚洲人成精品久久久久| 爽好久久久欧美精品| 国产精品一区二区无线| av亚洲精华国产精华| 欧美系列在线观看| 久久久综合精品| 亚洲一区二区三区在线| 激情小说欧美图片| 在线中文字幕不卡| 欧美不卡一区二区三区| 亚洲嫩草精品久久| 久久精品国产久精国产| 99久久99久久精品免费看蜜桃| 欧美久久久久中文字幕| 中文字幕第一区| 日本一区中文字幕| 成人黄色av网站在线| 欧美一卡二卡三卡| 中文字幕亚洲欧美在线不卡| 视频一区中文字幕| 91丨porny丨在线| www日韩大片| 亚洲成人三级小说| www.综合网.com| 欧美成人一区二区三区| 亚洲综合免费观看高清在线观看| 久久成人精品无人区| 欧洲视频一区二区| 欧美韩国日本不卡| 久久se精品一区精品二区| 一本大道久久a久久综合| 亚洲精品一区二区三区99| 一个色在线综合| caoporm超碰国产精品| 欧美成人三级电影在线| 亚洲国产综合91精品麻豆| 成人免费视频网站在线观看| 欧美大片在线观看| 婷婷国产v国产偷v亚洲高清| 91在线无精精品入口| 国产性色一区二区| 精一区二区三区| 91麻豆精品国产91久久久资源速度| 成人免费小视频| 岛国av在线一区| 久久综合九色欧美综合狠狠| 石原莉奈在线亚洲二区| 在线视频你懂得一区二区三区| 中文字幕 久热精品 视频在线| 另类的小说在线视频另类成人小视频在线| 日本高清无吗v一区| 欧美极品aⅴ影院| 国产精品一区三区| 精品国一区二区三区| 日韩激情视频在线观看| 欧美性大战久久久| 亚洲综合免费观看高清完整版| 91丨九色丨蝌蚪富婆spa| 国产精品国产馆在线真实露脸 | 51精品国自产在线| 亚洲成a人片在线观看中文| 欧美在线观看视频一区二区| 亚洲视频香蕉人妖| 99久久久精品| 亚洲免费观看高清在线观看| 91浏览器打开| 亚洲自拍另类综合| 欧美性受极品xxxx喷水| 一区二区高清免费观看影视大全 | 日本vs亚洲vs韩国一区三区| 欧美久久久久久蜜桃| 人人狠狠综合久久亚洲| 日韩亚洲电影在线| 久久99国产精品免费网站| 欧美第一区第二区| 久久国产成人午夜av影院| 久久久噜噜噜久久中文字幕色伊伊| 国产一区二区三区免费在线观看| 亚洲精品一区在线观看| 国产一区二区电影| 日本一区二区综合亚洲| 99在线精品观看| 亚洲男人电影天堂| 欧美色爱综合网| 秋霞午夜av一区二区三区| xnxx国产精品| 91网站最新网址| 亚洲国产裸拍裸体视频在线观看乱了| 欧美日韩国产天堂| 九九在线精品视频| 久久久久久久久久看片| 成人午夜短视频| 尤物视频一区二区| 91精品国产手机| 国产麻豆精品一区二区| 中文字幕一区二区三区色视频| 欧美色精品在线视频| 精品一区二区免费看| 国产精品久久久久久福利一牛影视| 色香色香欲天天天影视综合网| 日韩vs国产vs欧美| 国产性天天综合网| 欧美日韩中文精品| 韩国三级在线一区| 亚洲品质自拍视频网站| 日韩三级高清在线| av不卡在线观看| 水野朝阳av一区二区三区| 欧美激情综合五月色丁香小说| 欧美日韩国产天堂| 国产成人福利片| 午夜欧美大尺度福利影院在线看| 久久久久久综合| 欧美主播一区二区三区| 国产盗摄一区二区三区| 亚洲一区二区四区蜜桃| 久久精品亚洲麻豆av一区二区| 91成人在线观看喷潮| 国产高清精品久久久久| 日韩国产欧美视频| 国产精品久久久久aaaa樱花| 欧美大片在线观看一区二区| 欧美亚洲日本一区|