?? tft.tan.rpt
字號(hào):
; N/A ; 52.77 MHz ( period = 18.949 ns ) ; lcd:inst|temp2[3] ; lcd:inst|ADDER_CON[0] ; clkin ; clkin ; None ; None ; 7.230 ns ;
; N/A ; 52.78 MHz ( period = 18.948 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[8] ; clkin ; clkin ; None ; None ; 7.229 ns ;
; N/A ; 52.78 MHz ( period = 18.948 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[7] ; clkin ; clkin ; None ; None ; 7.229 ns ;
; N/A ; 52.78 MHz ( period = 18.948 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[6] ; clkin ; clkin ; None ; None ; 7.229 ns ;
; N/A ; 52.78 MHz ( period = 18.948 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[5] ; clkin ; clkin ; None ; None ; 7.229 ns ;
; N/A ; 52.78 MHz ( period = 18.948 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[4] ; clkin ; clkin ; None ; None ; 7.229 ns ;
; N/A ; 52.78 MHz ( period = 18.948 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[3] ; clkin ; clkin ; None ; None ; 7.229 ns ;
; N/A ; 52.78 MHz ( period = 18.948 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[2] ; clkin ; clkin ; None ; None ; 7.229 ns ;
; N/A ; 52.78 MHz ( period = 18.948 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[1] ; clkin ; clkin ; None ; None ; 7.229 ns ;
; N/A ; 52.78 MHz ( period = 18.948 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[0] ; clkin ; clkin ; None ; None ; 7.229 ns ;
; N/A ; 52.78 MHz ( period = 18.946 ns ) ; lcd:inst|temp2[3] ; lcd:inst|ADDER_CON[17] ; clkin ; clkin ; None ; None ; 7.227 ns ;
; N/A ; 52.78 MHz ( period = 18.946 ns ) ; lcd:inst|temp2[3] ; lcd:inst|ADDER_CON[16] ; clkin ; clkin ; None ; None ; 7.227 ns ;
; N/A ; 52.78 MHz ( period = 18.946 ns ) ; lcd:inst|temp2[3] ; lcd:inst|ADDER_CON[15] ; clkin ; clkin ; None ; None ; 7.227 ns ;
; N/A ; 52.78 MHz ( period = 18.946 ns ) ; lcd:inst|temp2[3] ; lcd:inst|ADDER_CON[14] ; clkin ; clkin ; None ; None ; 7.227 ns ;
; N/A ; 52.78 MHz ( period = 18.946 ns ) ; lcd:inst|temp2[3] ; lcd:inst|ADDER_CON[13] ; clkin ; clkin ; None ; None ; 7.227 ns ;
; N/A ; 52.78 MHz ( period = 18.946 ns ) ; lcd:inst|temp2[3] ; lcd:inst|ADDER_CON[12] ; clkin ; clkin ; None ; None ; 7.227 ns ;
; N/A ; 52.78 MHz ( period = 18.946 ns ) ; lcd:inst|temp2[3] ; lcd:inst|ADDER_CON[11] ; clkin ; clkin ; None ; None ; 7.227 ns ;
; N/A ; 52.78 MHz ( period = 18.946 ns ) ; lcd:inst|temp2[3] ; lcd:inst|ADDER_CON[10] ; clkin ; clkin ; None ; None ; 7.227 ns ;
; N/A ; 52.78 MHz ( period = 18.946 ns ) ; lcd:inst|temp2[3] ; lcd:inst|ADDER_CON[9] ; clkin ; clkin ; None ; None ; 7.227 ns ;
; N/A ; 52.78 MHz ( period = 18.945 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[17] ; clkin ; clkin ; None ; None ; 7.226 ns ;
; N/A ; 52.78 MHz ( period = 18.945 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[16] ; clkin ; clkin ; None ; None ; 7.226 ns ;
; N/A ; 52.78 MHz ( period = 18.945 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[15] ; clkin ; clkin ; None ; None ; 7.226 ns ;
; N/A ; 52.78 MHz ( period = 18.945 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[14] ; clkin ; clkin ; None ; None ; 7.226 ns ;
; N/A ; 52.78 MHz ( period = 18.945 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[13] ; clkin ; clkin ; None ; None ; 7.226 ns ;
; N/A ; 52.78 MHz ( period = 18.945 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[12] ; clkin ; clkin ; None ; None ; 7.226 ns ;
; N/A ; 52.78 MHz ( period = 18.945 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[11] ; clkin ; clkin ; None ; None ; 7.226 ns ;
; N/A ; 52.78 MHz ( period = 18.945 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[10] ; clkin ; clkin ; None ; None ; 7.226 ns ;
; N/A ; 52.78 MHz ( period = 18.945 ns ) ; lcd:inst|temp2[8] ; lcd:inst|ADDER_CON[9] ; clkin ; clkin ; None ; None ; 7.226 ns ;
; N/A ; 52.84 MHz ( period = 18.926 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[17] ; clkin ; clkin ; None ; None ; 7.207 ns ;
; N/A ; 52.84 MHz ( period = 18.926 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[16] ; clkin ; clkin ; None ; None ; 7.207 ns ;
; N/A ; 52.84 MHz ( period = 18.926 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[15] ; clkin ; clkin ; None ; None ; 7.207 ns ;
; N/A ; 52.84 MHz ( period = 18.926 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[14] ; clkin ; clkin ; None ; None ; 7.207 ns ;
; N/A ; 52.84 MHz ( period = 18.926 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[13] ; clkin ; clkin ; None ; None ; 7.207 ns ;
; N/A ; 52.84 MHz ( period = 18.926 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[12] ; clkin ; clkin ; None ; None ; 7.207 ns ;
; N/A ; 52.84 MHz ( period = 18.926 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[11] ; clkin ; clkin ; None ; None ; 7.207 ns ;
; N/A ; 52.84 MHz ( period = 18.926 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[10] ; clkin ; clkin ; None ; None ; 7.207 ns ;
; N/A ; 52.84 MHz ( period = 18.926 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[9] ; clkin ; clkin ; None ; None ; 7.207 ns ;
; N/A ; 52.90 MHz ( period = 18.905 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[8] ; clkin ; clkin ; None ; None ; 7.186 ns ;
; N/A ; 52.90 MHz ( period = 18.905 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[7] ; clkin ; clkin ; None ; None ; 7.186 ns ;
; N/A ; 52.90 MHz ( period = 18.905 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[6] ; clkin ; clkin ; None ; None ; 7.186 ns ;
; N/A ; 52.90 MHz ( period = 18.905 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[5] ; clkin ; clkin ; None ; None ; 7.186 ns ;
; N/A ; 52.90 MHz ( period = 18.905 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[4] ; clkin ; clkin ; None ; None ; 7.186 ns ;
; N/A ; 52.90 MHz ( period = 18.905 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[3] ; clkin ; clkin ; None ; None ; 7.186 ns ;
; N/A ; 52.90 MHz ( period = 18.905 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[2] ; clkin ; clkin ; None ; None ; 7.186 ns ;
; N/A ; 52.90 MHz ( period = 18.905 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[1] ; clkin ; clkin ; None ; None ; 7.186 ns ;
; N/A ; 52.90 MHz ( period = 18.905 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_TFT[0] ; clkin ; clkin ; None ; None ; 7.186 ns ;
; N/A ; 53.15 MHz ( period = 18.815 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_CON[2] ; clkin ; clkin ; None ; None ; 7.096 ns ;
; N/A ; 53.15 MHz ( period = 18.815 ns ) ; lcd:inst|temp2[5] ; lcd:inst|ADDER_CON[1] ; clkin ; clkin ; None ; None ; 7.096 ns ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ;
+-----------------------------------------+-----------------------------------------------------+-------------------+------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clock Hold: 'clkin' ;
+------------------------------------------+----------------+--------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Minimum Slack ; From ; To ; From Clock ; To Clock ; Required Hold Relationship ; Required Shortest P2P Time ; Actual Shortest P2P Time ;
+------------------------------------------+----------------+--------------------+------------+----------+----------------------------+----------------------------+--------------------------+
; Not operational: Clock Skew > Data Delay ; lcd:inst|delay ; lcd:inst|temp2[6] ; clkin ; clkin ; None ; None ; 4.613 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst|delay ; lcd:inst|temp2[2] ; clkin ; clkin ; None ; None ; 4.613 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst|delay ; lcd:inst|temp2[1] ; clkin ; clkin ; None ; None ; 4.613 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst|delay ; lcd:inst|temp2[8] ; clkin ; clkin ; None ; None ; 4.613 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst|delay ; lcd:inst|temp2[4] ; clkin ; clkin ; None ; None ; 4.613 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst|delay ; lcd:inst|temp2[3] ; clkin ; clkin ; None ; None ; 4.613 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst|delay ; lcd:inst|temp2[7] ; clkin ; clkin ; None ; None ; 4.613 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst|delay ; lcd:inst|temp2[9] ; clkin ; clkin ; None ; None ; 4.613 ns ;
; Not operational: Clock Skew > Data Delay ; lcd:inst|delay ; lcd:inst|YSYNC ; clkin ; clkin ; None ; Non
?? 快捷鍵說明
復(fù)制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號(hào)
Ctrl + =
減小字號(hào)
Ctrl + -