亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? Interfacing the ADS8364 to the TMS320F2812 DSP
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一本一道综合狠狠老| 国产婷婷色一区二区三区在线| 91精品国产91久久久久久一区二区| 精品福利在线导航| 亚洲午夜精品17c| 丁香五精品蜜臀久久久久99网站| 69久久夜色精品国产69蝌蚪网| 国产精品免费人成网站| 久久成人久久鬼色| 4hu四虎永久在线影院成人| 亚洲精品视频自拍| 99精品视频中文字幕| 久久综合久久综合九色| 日本不卡在线视频| 在线不卡免费欧美| 一区二区三区中文在线观看| www.日韩大片| 国产精品国产精品国产专区不蜜| 国产一区二区不卡| 精品久久久久久久人人人人传媒 | 亚洲综合成人网| 从欧美一区二区三区| 欧美精品一区二区三区视频| 日韩av电影天堂| 欧美日韩国产首页在线观看| 亚洲一区在线视频| 欧美三级电影一区| 亚洲18女电影在线观看| 欧美日韩综合在线免费观看| 亚洲国产综合视频在线观看| 欧美午夜片在线看| 亚洲在线视频一区| 911精品国产一区二区在线| 亚洲一区二区三区四区在线观看 | 日韩电影一区二区三区| 欧美精品xxxxbbbb| 日本91福利区| 精品91自产拍在线观看一区| 国产尤物一区二区在线| 国产午夜久久久久| 97久久精品人人澡人人爽| 亚洲色图视频网| 欧美主播一区二区三区| 视频一区免费在线观看| 欧美大尺度电影在线| 国产又粗又猛又爽又黄91精品| 日本一区二区成人在线| 一本一道久久a久久精品综合蜜臀| 一区二区高清免费观看影视大全| 欧美日韩在线播| 精品一区二区在线视频| 中文字幕高清一区| 91国产福利在线| 奇米影视7777精品一区二区| 久久婷婷国产综合国色天香| 9l国产精品久久久久麻豆| 一区二区日韩电影| 亚洲精品一区二区三区影院| 大美女一区二区三区| 亚洲香肠在线观看| 精品国产污网站| 91社区在线播放| 日韩成人一区二区三区在线观看| 国产欧美一区二区精品久导航| 在线观看成人小视频| 九九国产精品视频| 曰韩精品一区二区| 欧美成人伊人久久综合网| a美女胸又www黄视频久久| 全国精品久久少妇| 亚洲欧洲综合另类| 欧美成人精品高清在线播放| 99精品视频在线免费观看| 久久国产人妖系列| 一区2区3区在线看| 欧美不卡激情三级在线观看| 色老头久久综合| 国产二区国产一区在线观看| 亚洲国产成人av网| 亚洲国产高清在线观看视频| 91精品欧美一区二区三区综合在 | 亚洲精品日韩专区silk| 日韩欧美一二三四区| 91蝌蚪porny成人天涯| 美女www一区二区| 一区二区三区免费看视频| 2019国产精品| 欧美精品在欧美一区二区少妇| 91蜜桃在线观看| 国产激情一区二区三区桃花岛亚洲| 五月天亚洲精品| 亚洲一区二区三区四区在线| 国产精品久久久久久久裸模| 欧美精品一区二区久久婷婷| 911精品国产一区二区在线| 日本精品一级二级| 91丝袜美腿高跟国产极品老师 | 国产日韩欧美高清在线| 欧美一区二区三区四区视频| 欧美在线不卡一区| 91日韩在线专区| av电影一区二区| 成人白浆超碰人人人人| 国产高清成人在线| 狠狠色丁香婷婷综合久久片| 日本不卡1234视频| 免费av成人在线| 亚洲成人先锋电影| 亚洲国产成人av网| 亚洲电影你懂得| 亚洲不卡av一区二区三区| 一区二区三区四区在线| 一区二区三区高清在线| 亚洲午夜精品久久久久久久久| 亚洲一区电影777| 亚洲一区影音先锋| 午夜不卡av免费| 日日夜夜一区二区| 另类小说色综合网站| 精品在线观看视频| 国产精华液一区二区三区| 成人网页在线观看| 99精品国产热久久91蜜凸| 91九色02白丝porn| 欧美日韩国产片| 精品国产污污免费网站入口 | 成人av免费在线播放| 91在线看国产| 欧美色网站导航| 91精品国产麻豆国产自产在线 | 中文字幕亚洲在| 亚洲精品欧美专区| 日韩精品一级中文字幕精品视频免费观看| 亚洲va国产天堂va久久en| 日韩不卡手机在线v区| 久久福利资源站| 成人听书哪个软件好| 欧美自拍偷拍午夜视频| 日韩一区二区免费在线电影| 久久久影院官网| 亚洲女爱视频在线| 日本欧美在线观看| 高清国产一区二区三区| 色综合欧美在线视频区| 欧美电影在线免费观看| 久久精品一区二区| 亚洲在线视频一区| 国产老妇另类xxxxx| 91黄色免费版| 久久精品亚洲精品国产欧美| 亚洲三级理论片| 蜜桃av一区二区在线观看| 丁香天五香天堂综合| 在线成人av影院| 中文字幕精品在线不卡| 青青草97国产精品免费观看 | 国产在线视频精品一区| 色婷婷综合久久久久中文| 日韩欧美中文字幕一区| 国产精品第13页| 日本女优在线视频一区二区| 91在线一区二区| 久久综合九色综合欧美就去吻| 亚洲永久精品大片| 国产成人av在线影院| 欧美老人xxxx18| 亚洲欧洲一区二区在线播放| 美女网站在线免费欧美精品| 日本道色综合久久| 国产精品午夜电影| 久久精品国产精品亚洲红杏| 欧美性大战久久| 亚洲欧美在线另类| 国产乱码精品1区2区3区| 555夜色666亚洲国产免| 亚洲美女少妇撒尿| 99久久婷婷国产综合精品电影| 日韩精品一区在线| 日韩高清一区在线| 欧美在线免费视屏| 亚洲女同一区二区| 成人国产精品免费观看动漫| 国产亚洲va综合人人澡精品| 老汉av免费一区二区三区| 欧美在线观看视频一区二区| 亚洲桃色在线一区| 懂色一区二区三区免费观看| 久久夜色精品国产欧美乱极品| 日本三级韩国三级欧美三级| 欧美精品v国产精品v日韩精品| 欧美精品日韩综合在线| 亚洲一区免费观看| 日韩精品一区二区三区视频播放| 国产一区二区三区四| 亚洲精品第1页| 日本女人一区二区三区| 91高清视频在线| 亚洲午夜精品网| 欧美日本一区二区三区| 午夜精品在线看|