亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? core_cm0.h

?? LPC1114_例程和教程
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):
/*********************************************************************************************************
** @file:    core_cm0.h
** @purpose: CMSIS Cortex-M0 Core Peripheral Access Layer Header File
** @version: V1.20
** @date:    22. May 2009
**--------------------------------------------------------------------------------------------------------
**
** Copyright (C) 2009 ARM Limited. All rights reserved.
**
** ARM Limited (ARM) is supplying this software for use with Cortex-Mx 
** processor based microcontrollers.  This file can be freely distributed 
** within development tools that are supporting such ARM based processors. 
**
** THIS SOFTWARE IS PROVIDED "AS IS".  NO WARRANTIES, WHETHER EXPRESS, IMPLIED
** OR STATUTORY, INCLUDING, BUT NOT LIMITED TO, IMPLIED WARRANTIES OF
** MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE APPLY TO THIS SOFTWARE.
** ARM SHALL NOT, IN ANY CIRCUMSTANCES, BE LIABLE FOR SPECIAL, INCIDENTAL, OR
** CONSEQUENTIAL DAMAGES, FOR ANY REASON WHATSOEVER.
**
*********************************************************************************************************/

#ifndef __CM0_CORE_H__
#define __CM0_CORE_H__

#ifdef __cplusplus
 extern "C" {
#endif 

#define __CM0_CMSIS_VERSION_MAIN  (0x01)      /*!< [31:16] CMSIS HAL main version                       */
#define __CM0_CMSIS_VERSION_SUB   (0x20)      /*!< [15:0]  CMSIS HAL sub version                        */
#define __CM0_CMSIS_VERSION       ((__CM0_CMSIS_VERSION_MAIN << 16) | __CM0_CMSIS_VERSION_SUB)
                                              /*!< CMSIS HAL version number                             */

#define __CORTEX_M                (0x00)      /*!< Cortex core                                          */



#include <stdint.h>                           /* Include standard types                                 */

#if defined (__ICCARM__)
    #include <intrinsics.h>                   /* IAR Intrinsics                                         */
#endif


#ifndef __NVIC_PRIO_BITS
    #define __NVIC_PRIO_BITS    2             /*!< standard definition for NVIC Priority Bits           */
#endif


/*
 *  IO definitions
 *
 *  define access restrictions to peripheral registers
 */

#ifdef __cplusplus
#define     __I     volatile                  /*!< defines 'read only' permissions                      */
#else
#define     __I     volatile const            /*!< defines 'read only' permissions                      */
#endif
#define     __O     volatile                  /*!< defines 'write only' permissions                     */
#define     __IO    volatile                  /*!< defines 'read / write' permissions                   */



/*********************************************************************************************************
  Register Abstraction
*********************************************************************************************************/


/*
 *  System Reset
 */
#define NVIC_VECTRESET              0         /*!< Vector Reset Bit                                     */
#define NVIC_SYSRESETREQ            2         /*!< System Reset Request                                 */
#define NVIC_AIRCR_VECTKEY    (0x5FA << 16)   /*!< AIRCR Key for write access                           */
#define NVIC_AIRCR_ENDIANESS        15        /*!< Endianess                                            */


/*
 *  memory mapping struct for Nested Vectored Interrupt Controller (NVIC)
 */
typedef struct
{
    __IO uint32_t ISER[1];                    /*!< Interrupt Set Enable Register                        */
         uint32_t RESERVED0[31];
    __IO uint32_t ICER[1];                    /*!< Interrupt Clear Enable Register                      */
         uint32_t RSERVED1[31];
    __IO uint32_t ISPR[1];                    /*!< Interrupt Set Pending Register                       */
         uint32_t RESERVED2[31];
    __IO uint32_t ICPR[1];                    /*!< Interrupt Clear Pending Register                     */
         uint32_t RESERVED3[31];
         uint32_t RESERVED4[64];
    __IO uint32_t IPR[8];                     /*!< Interrupt Priority Register                          */
}  NVIC_Type;


/*
 *  memory mapping struct for System Control Block
 */
typedef struct
{
    __I  uint32_t CPUID;                      /*!< CPU ID Base Register                                 */
    __IO uint32_t ICSR;                       /*!< Interrupt Control State Register                     */
         uint32_t RESERVED0;
    __IO uint32_t AIRCR;                      /*!< Application Interrupt / Reset Control Register       */
    __IO uint32_t SCR;                        /*!< System Control Register                              */
    __IO uint32_t CCR;                        /*!< Configuration Control Register                       */
         uint32_t RESERVED1;
    __IO uint32_t SHP[2];                     /*!< System Handlers Priority Registers. [0] is RESERVED  */
    __IO uint32_t SHCSR;                      /*!< System Handler Control and State Register            */
         uint32_t RESERVED2[2];
    __IO uint32_t DFSR;                       /*!< Debug Fault Status Register                          */
} SCB_Type;


/*
 *  memory mapping struct for SysTick
 */
typedef struct
{
    __IO uint32_t CTRL;                       /*!< SysTick Control and Status Register                  */
    __IO uint32_t LOAD;                       /*!< SysTick Reload Value Register                        */
    __IO uint32_t VAL;                        /*!< SysTick Current Value Register                       */
    __I  uint32_t CALIB;                      /*!< SysTick Calibration Register                         */
} SysTick_Type;



/*
 *  Core Debug Register
 */
typedef struct
{
    __IO uint32_t DHCSR;                      /*!< Debug Halting Control and Status Register            */
    __O  uint32_t DCRSR;                      /*!< Debug Core Register Selector Register                */
    __IO uint32_t DCRDR;                      /*!< Debug Core Register Data Register                    */
    __IO uint32_t DEMCR;                      /*!< Debug Exception and Monitor Control Register         */
} CoreDebug_Type;


/*
 *  Memory mapping of Cortex-M0 Hardware
 */
#define SCS_BASE            (0xE000E000)                         /*!< System Control Space Base Address */
#define CoreDebug_BASE      (0xE000EDF0)                         /*!< Core Debug Base Address           */
#define SysTick_BASE        (SCS_BASE +  0x0010)                 /*!< SysTick Base Address              */
#define NVIC_BASE           (SCS_BASE +  0x0100)                 /*!< NVIC Base Address                 */
#define SCB_BASE            (SCS_BASE +  0x0D00)                 /*!< System Control Block Base Address */

#define SCB                 ((SCB_Type *)        SCB_BASE)       /*!< SCB configuration struct          */
#define SysTick             ((SysTick_Type *)    SysTick_BASE)   /*!< SysTick configuration struct      */
#define NVIC                ((NVIC_Type *)       NVIC_BASE)      /*!< NVIC configuration struct         */
#define CoreDebug           ((CoreDebug_Type *)  CoreDebug_BASE) /*!< Core Debug configuration struct   */


/*********************************************************************************************************
  Hardware Abstraction Layer
*********************************************************************************************************/


#if defined ( __CC_ARM   )
    #define __ASM            __asm            /*!< asm keyword for ARM Compiler                         */
    #define __INLINE         __inline         /*!< inline keyword for ARM Compiler                      */

#elif defined ( __ICCARM__ )
    #define __ASM           __asm             /*!< asm keyword for IAR Compiler                         */
    #define __INLINE        inline            /*!< inline keyword for IAR Compiler. Only avaiable in    */
                                              /* High optimization mode!                                */

#elif defined   (  __GNUC__  )
    #define __ASM            __asm            /*!< asm keyword for GNU Compiler                         */
    #define __INLINE         inline           /*!< inline keyword for GNU Compiler                      */

#elif defined   (  __TASKING__  )
    #define __ASM            __asm            /*!< asm keyword for TASKING Compiler                     */
    #define __INLINE         inline           /*!< inline keyword for TASKING Compiler                  */

#endif


/*********************************************************************************************************
  Compiler specific Intrinsics
*********************************************************************************************************/

/*
 *  RealView Compiler
 */
#if defined ( __CC_ARM   )

/*
 *  ARM armcc specific functions
 */
#define __enable_fault_irq                __enable_fiq
#define __disable_fault_irq               __disable_fiq

#define __NOP                             __nop
#define __WFI                             __wfi
#define __WFE                             __wfe
#define __SEV                             __sev
#define __ISB()                           __isb(0)
#define __DSB()                           __dsb(0)
#define __DMB()                           __dmb(0)
#define __REV                             __rev

/* intrinsic void __enable_irq();                                 */
/* intrinsic void __disable_irq();                                */

/*********************************************************************************************************
** @brief  Return the Process Stack Pointer
**
** @param  none
** @return uint32_t ProcessStackPointer
**
** Return the actual process stack pointer
*********************************************************************************************************/
extern uint32_t __get_PSP(void);

/*********************************************************************************************************
** @brief  Set the Process Stack Pointer
**
** @param  uint32_t Process Stack Pointer
** @return none
**
** Assign the value ProcessStackPointer to the MSP 
** (process stack pointer) Cortex processor register
*********************************************************************************************************/
extern void __set_PSP(uint32_t topOfProcStack);

/*********************************************************************************************************
** @brief  Return the Main Stack Pointer
**
** @param  none
** @return uint32_t Main Stack Pointer
**
** Return the current value of the MSP (main stack pointer)
** Cortex processor register
*********************************************************************************************************/
extern uint32_t __get_MSP(void);

/*********************************************************************************************************
** @brief  Set the Main Stack Pointer
**
** @param  uint32_t Main Stack Pointer
** @return none
**
** Assign the value mainStackPointer to the MSP 
** (main stack pointer) Cortex processor register
*********************************************************************************************************/
extern void __set_MSP(uint32_t topOfMainStack);

/*********************************************************************************************************
** @brief  Reverse byte order in unsigned short value
**
** @param  uint16_t value to reverse
** @return uint32_t reversed value
**
** Reverse byte order in unsigned short value
*********************************************************************************************************/
extern uint32_t __REV16(uint16_t value);

/*********************************************************************************************************
** @brief  Reverse byte order in signed short value with sign extension to integer
**
** @param  int16_t value to reverse
** @return int32_t reversed value
**
** Reverse byte order in signed short value with sign extension to integer
*********************************************************************************************************/
extern int32_t __REVSH(int16_t value);


#if (__ARMCC_VERSION < 400000)

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩免费一区二区三区| 亚洲成av人片在线观看无码| 亚洲成av人综合在线观看| 91免费视频网址| 一区二区理论电影在线观看| 国产精品88888| 日本一区二区免费在线观看视频 | 久久99精品一区二区三区| 欧美电视剧免费观看| 精品综合久久久久久8888| 欧美r级在线观看| 成人免费三级在线| 亚洲国产综合在线| 欧美成人精品3d动漫h| 大尺度一区二区| 亚洲综合色噜噜狠狠| 777a∨成人精品桃花网| 国产成人综合在线| 亚洲一区二区免费视频| 日韩欧美区一区二| 在线免费观看视频一区| 久久国内精品自在自线400部| 久久嫩草精品久久久久| 91小视频免费观看| 国产精品一区二区在线看| 天天综合色天天| 亚洲激情男女视频| 中文字幕欧美国产| 欧美狂野另类xxxxoooo| 99re66热这里只有精品3直播| 亚洲乱码日产精品bd| 精品少妇一区二区三区在线播放| 波多野结衣的一区二区三区| 久久99国产精品久久99| 午夜精品久久久久久久99水蜜桃| 1区2区3区欧美| 国产亲近乱来精品视频| 精品成人一区二区三区| 欧美日韩一区二区三区视频| 成人免费av网站| 国产91精品欧美| 成人永久看片免费视频天堂| 国产老女人精品毛片久久| 麻豆精品一区二区三区| 亚欧色一区w666天堂| 日日摸夜夜添夜夜添国产精品| 一区二区三区四区五区视频在线观看| 中文字幕欧美国产| 国产精品盗摄一区二区三区| 国产精品午夜春色av| 中文文精品字幕一区二区| 国产精品毛片无遮挡高清| 国产校园另类小说区| 欧美激情资源网| 中文字幕一区二区三区精华液 | 亚洲三级在线看| 亚洲裸体xxx| 亚洲综合图片区| 亚洲美女视频一区| 五月天激情小说综合| 久久激五月天综合精品| 国产91丝袜在线播放| 99久久777色| 欧美日韩中文另类| 精品捆绑美女sm三区| 中文字幕一区免费在线观看| 亚洲精品久久7777| 久久99精品国产麻豆婷婷| 成人免费av网站| 欧美绝品在线观看成人午夜影视| 久久综合久久99| 亚洲一二三四区| 国产精品综合视频| 在线不卡免费欧美| 中文字幕不卡在线观看| 午夜视频一区二区三区| 高清不卡在线观看| 日韩欧美高清一区| 蜜臀久久99精品久久久久久9| 国产精品免费久久久久| 欧美一二三四区在线| 亚洲一二三四久久| 欧美日韩三级在线| 美女视频黄频大全不卡视频在线播放| 成人手机电影网| 久久综合av免费| 亚洲成在线观看| 国产成人夜色高潮福利影视| 7777精品伊人久久久大香线蕉完整版 | 一区二区成人在线视频| 黑人精品欧美一区二区蜜桃| 99久久久精品| 亚洲视频在线观看一区| eeuss鲁片一区二区三区| 最新国产成人在线观看| 国产精品2024| 亚洲精品欧美二区三区中文字幕| 日韩电影在线观看电影| 精品乱码亚洲一区二区不卡| 日精品一区二区| 777午夜精品视频在线播放| 日韩黄色一级片| 2023国产精华国产精品| 成人妖精视频yjsp地址| 一区二区在线观看av| 欧美日韩精品一区视频| 激情五月婷婷综合网| 中文字幕在线不卡| 欧美精选一区二区| 视频一区中文字幕国产| 91女厕偷拍女厕偷拍高清| 亚洲精品国产品国语在线app| 91精品国产色综合久久ai换脸| 色久优优欧美色久优优| 不卡视频在线看| 日本va欧美va精品| 亚洲综合色噜噜狠狠| 国产夜色精品一区二区av| 欧美日本韩国一区| 成人sese在线| 国产精品一区二区免费不卡| 亚洲精品欧美在线| 久久亚洲春色中文字幕久久久| av电影天堂一区二区在线| 婷婷久久综合九色综合绿巨人 | 悠悠色在线精品| 一区二区三区四区视频精品免费 | 精品制服美女丁香| 亚洲国产日日夜夜| 国产精品女主播在线观看| 欧美本精品男人aⅴ天堂| 在线一区二区三区做爰视频网站| 麻豆精品久久精品色综合| 中文字幕欧美激情一区| 久久久久国色av免费看影院| 日韩一区二区在线观看视频| 欧美艳星brazzers| 欧美影院午夜播放| 欧美另类一区二区三区| 欧美色精品在线视频| 7777精品久久久大香线蕉 | 97国产一区二区| 色婷婷国产精品| 91精品国产麻豆| 日本一区二区三区四区在线视频 | 欧美日韩三级在线| 日韩精品一区二区三区视频| 久久九九国产精品| 国产精品免费av| 亚洲成国产人片在线观看| 久久99久久精品| 高清国产一区二区三区| 一本到三区不卡视频| 91精品久久久久久蜜臀| 久久久精品免费免费| 一区二区三区在线视频观看58| 奇米影视7777精品一区二区| 成人黄色一级视频| 91麻豆精品国产91久久久资源速度| 精品精品欲导航| 亚洲高清免费观看| 成人av电影在线网| 欧美理论在线播放| 中文字幕乱码久久午夜不卡| 亚洲国产日产av| 成人福利在线看| 精品国产在天天线2019| 天天av天天翘天天综合网| 成人一区在线观看| 精品国产91洋老外米糕| 亚洲成人精品在线观看| 99v久久综合狠狠综合久久| 精品国产一区二区三区久久久蜜月| 国产精品天干天干在线综合| 精品一区二区三区在线观看国产| 91久久香蕉国产日韩欧美9色| 久久精品夜夜夜夜久久| 国内精品视频一区二区三区八戒| 欧美视频一区二区三区四区| 国产精品高潮久久久久无| 风间由美一区二区av101| 中文字幕乱码日本亚洲一区二区| 国产一区视频导航| 久久嫩草精品久久久久| 国产成人精品www牛牛影视| 精品国产免费视频| 国产精品一区二区视频| 国产日韩欧美高清在线| 成人污污视频在线观看| 国产精品精品国产色婷婷| 成人免费高清视频| 亚洲免费av高清| 欧美高清视频不卡网| 亚洲123区在线观看| 精品人在线二区三区| 国产91在线|亚洲| 中文一区在线播放| 色婷婷精品大在线视频| 免费成人结看片| 国产精品欧美一级免费|