亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc11xx.h

?? LPC1114_例程和教程
?? H
?? 第 1 頁 / 共 3 頁
字號:
/*********************************************************************************************************
**   $Id:: LPC11xx.h 3635 2010-06-02 00:31:46Z usb00423 $
**   Project: NXP LPC11xx software example  
**
**   Description:
**     CMSIS Cortex-M0 Core Peripheral Access Layer Header File for 
**     NXP LPC11xx Device Series 
**
**--------------------------------------------------------------------------------------------------------
** Software that is described herein is for illustrative purposes only
** which provides customers with programming information regarding the
** products. This software is supplied "AS IS" without any warranties.
** NXP Semiconductors assumes no responsibility or liability for the
** use of the software, conveys no license or title under any patent,
** copyright, or mask work right to the product. NXP Semiconductors
** reserves the right to make changes in the software without
** notification. NXP Semiconductors also make no representation or
** warranty that such application will be suitable for the specified
** use without further testing or modification.
*********************************************************************************************************/
#ifndef __LPC11xx_H__
#define __LPC11xx_H__

#ifdef __cplusplus
 extern "C" {
#endif 

/*
 *  @addtogroup LPC11xx_Definitions LPC11xx Definitions
 *  This file defines all structures and symbols for LPC11xx:
 *    - Registers and bitfields
 *    - peripheral base address
 *    - peripheral ID
 *    - PIO definitions
 *  @{
 */


/*********************************************************************************************************
  ----------------------------------Processor and Core Peripherals---------------------------------------
*********************************************************************************************************/
/*
 *  @addtogroup LPC11xx_CMSIS LPC11xx CMSIS Definitions
 *  Configuration of the Cortex-M0 Processor and Core Peripherals
 *  @{
 */

/*********************************************************************************************************
  Interrupt Number Definition
*********************************************************************************************************/
typedef enum IRQn
{
    /*
     *  Cortex-M0 Processor Exceptions Numbers
     */
    NonMaskableInt_IRQn           = -14,      /*!< 2 Non Maskable Interrupt                             */
    HardFault_IRQn                = -13,      /*!< 3 Cortex-M0 Hard Fault Interrupt                     */
    SVCall_IRQn                   = -5,       /*!< 11 Cortex-M0 SV Call Interrupt                       */
    PendSV_IRQn                   = -2,       /*!< 14 Cortex-M0 Pend SV Interrupt                       */
    SysTick_IRQn                  = -1,       /*!< 15 Cortex-M0 System Tick Interrupt                   */

    /*
     *  LPC11xx Specific Interrupt Numbers
     */
    WAKEUP0_IRQn                  = 0,        /*!< All I/O pins can be used as wakeup source.           */
    WAKEUP1_IRQn                  = 1,        /*!< There are 13 pins in total for LPC11xx               */
    WAKEUP2_IRQn                  = 2,
    WAKEUP3_IRQn                  = 3,
    WAKEUP4_IRQn                  = 4,   
    WAKEUP5_IRQn                  = 5,        
    WAKEUP6_IRQn                  = 6,        
    WAKEUP7_IRQn                  = 7,        
    WAKEUP8_IRQn                  = 8,        
    WAKEUP9_IRQn                  = 9,        
    WAKEUP10_IRQn                 = 10,       
    WAKEUP11_IRQn                 = 11,       
    WAKEUP12_IRQn                 = 12,       
    CAN_IRQn                      = 13,       /*!< CAN Interrupt                                        */
    SSP1_IRQn                     = 14,       /*!< SSP1 Interrupt                                       */
    I2C_IRQn                      = 15,       /*!< I2C Interrupt                                        */
    TIMER_16_0_IRQn               = 16,       /*!< 16-bit Timer0 Interrupt                              */
    TIMER_16_1_IRQn               = 17,       /*!< 16-bit Timer1 Interrupt                              */
    TIMER_32_0_IRQn               = 18,       /*!< 32-bit Timer0 Interrupt                              */
    TIMER_32_1_IRQn               = 19,       /*!< 32-bit Timer1 Interrupt                              */
    SSP0_IRQn                     = 20,       /*!< SSP0 Interrupt                                       */
    UART_IRQn                     = 21,       /*!< UART Interrupt                                       */
    ADC_IRQn                      = 24,       /*!< A/D Converter Interrupt                              */
    WDT_IRQn                      = 25,       /*!< Watchdog timer Interrupt                             */
    BOD_IRQn                      = 26,       /*!< Brown Out Detect(BOD) Interrupt                      */
    EINT3_IRQn                    = 28,       /*!< External Interrupt 3 Interrupt                       */
    EINT2_IRQn                    = 29,       /*!< External Interrupt 2 Interrupt                       */
    EINT1_IRQn                    = 30,       /*!< External Interrupt 1 Interrupt                       */
    EINT0_IRQn                    = 31,       /*!< External Interrupt 0 Interrupt                       */
} IRQn_Type;


/*********************************************************************************************************
  Processor and Core Peripheral Section
*********************************************************************************************************/
/*
 *  Configuration of the Cortex-M3 Processor and Core Peripherals
 */
#define __MPU_PRESENT             0           /*!< MPU present or not                                   */
#define __NVIC_PRIO_BITS          3           /*!< Number of Bits used for Priority Levels              */
#define __Vendor_SysTickConfig    0           /*!< Set to 1 if different SysTick Config is used         */

/*
 *  end of group LPC11xx_CMSIS
 *  @}
 */


#include "core_cm0.h"                         /* Cortex-M0 processor and core peripherals               */
#include "system_LPC11xx.h"                   /* System Header                                          */


/*********************************************************************************************************
  ---------------------------Device Specific Peripheral Registers structures-----------------------------
*********************************************************************************************************/
#if defined ( __CC_ARM   )
#pragma anon_unions
#endif

/*********************************************************************************************************
  System Control (SYSCON)
*********************************************************************************************************/
/*
 *  @addtogroup LPC11xx_SYSCON LPC11xx System Control Block 
 *  @{
 */
typedef struct
{
    __IO uint32_t SYSMEMREMAP;            /*!< Offset: 0x000 System memory remap (R/W)                  */
    __IO uint32_t PRESETCTRL;             /*!< Offset: 0x004 Peripheral reset control (R/W)             */
    __IO uint32_t SYSPLLCTRL;             /*!< Offset: 0x008 System PLL control (R/W)                   */
    __IO uint32_t SYSPLLSTAT;             /*!< Offset: 0x00C System PLL status (R/ )                    */
         uint32_t RESERVED0[4];

    __IO uint32_t SYSOSCCTRL;             /*!< Offset: 0x020 System oscillator control (R/W)            */
    __IO uint32_t WDTOSCCTRL;             /*!< Offset: 0x024 Watchdog oscillator control (R/W)          */
    __IO uint32_t IRCCTRL;                /*!< Offset: 0x028 IRC control (R/W)                          */
         uint32_t RESERVED1[1];
    __IO uint32_t SYSRESSTAT;             /*!< Offset: 0x030 System reset status Register (R/ )         */
         uint32_t RESERVED2[3];
    __IO uint32_t SYSPLLCLKSEL;           /*!< Offset: 0x040 System PLL clock source select (R/W)       */
    __IO uint32_t SYSPLLCLKUEN;           /*!< Offset: 0x044 System PLL clock source update enable (R/W)*/
         uint32_t RESERVED3[10];

    __IO uint32_t MAINCLKSEL;             /*!< Offset: 0x070 Main clock source select (R/W)             */
    __IO uint32_t MAINCLKUEN;             /*!< Offset: 0x074 Main clock source update enable (R/W)      */
    __IO uint32_t SYSAHBCLKDIV;           /*!< Offset: 0x078 System AHB clock divider (R/W)             */
         uint32_t RESERVED4[1];

    __IO uint32_t SYSAHBCLKCTRL;          /*!< Offset: 0x080 System AHB clock control (R/W)             */
         uint32_t RESERVED5[4];
    __IO uint32_t SSP0CLKDIV;             /*!< Offset: 0x094 SSP0 clock divider (R/W)                   */
    __IO uint32_t UARTCLKDIV;             /*!< Offset: 0x098 UART clock divider (R/W)                   */
    __IO uint32_t SSP1CLKDIV;             /*!< Offset: 0x09C SSP1 clock divider (R/W)                   */
         uint32_t RESERVED6[4];

    __IO uint32_t SYSTICKCLKDIV;          /*!< Offset: 0x0B0 SYSTICK clock divider (R/W)                */
         uint32_t RESERVED7[7];

    __IO uint32_t WDTCLKSEL;              /*!< Offset: 0x0D0 WDT clock source select (R/W)              */
    __IO uint32_t WDTCLKUEN;              /*!< Offset: 0x0D4 WDT clock source update enable (R/W)       */
    __IO uint32_t WDTCLKDIV;              /*!< Offset: 0x0D8 WDT clock divider (R/W)                    */
         uint32_t RESERVED8[1];              
    __IO uint32_t CLKOUTCLKSEL;           /*!< Offset: 0x0E0 CLKOUT clock source select (R/W)           */
    __IO uint32_t CLKOUTUEN;              /*!< Offset: 0x0E4 CLKOUT clock source update enable (R/W)    */
    __IO uint32_t CLKOUTDIV;              /*!< Offset: 0x0E8 CLKOUT clock divider (R/W)                 */
         uint32_t RESERVED9[5];

    __IO uint32_t PIOPORCAP0;             /*!< Offset: 0x100 POR captured PIO status 0 (R/ )            */
    __IO uint32_t PIOPORCAP1;             /*!< Offset: 0x104 POR captured PIO status 1 (R/ )            */
         uint32_t RESERVED10[18];

    __IO uint32_t BODCTRL;                /*!< Offset: 0x150 BOD control (R/W)                          */
         uint32_t RESERVED11[1];
    __IO uint32_t SYSTCKCAL;              /*!< Offset: 0x158 System tick counter calibration (R/W)      */
         uint32_t RESERVED12;
    __IO uint32_t MAINREGVOUT0CFG;        /*!< Offset: 0x160 Main Regulator Voltage 0 Configuration     */
    __IO uint32_t MAINREGVOUT1CFG;        /*!< Offset: 0x164 Main Regulator Voltage 1 Configuration     */
         uint32_t RESERVED13[38];

    __IO uint32_t STARTAPRP0;             /*!< Offset: 0x200 Start logic edge control Register 0 (R/W)  */
    __IO uint32_t STARTERP0;              /*!< Offset: 0x204 Start logic signal enable Register 0 (R/W) */
    __IO uint32_t STARTRSRP0CLR;          /*!< Offset: 0x208 Start logic reset Register 0  ( /W)        */
    __IO uint32_t STARTSRP0;              /*!< Offset: 0x20C Start logic status Register 0 (R/W)        */
         uint32_t RESERVED14[8];

    __IO uint32_t PDSLEEPCFG;             /*!< Offset: 0x230 Power-down states in Deep-sleep mode (R/W) */
    __IO uint32_t PDAWAKECFG;             /*!< Offset: 0x234 Power-down states after wake-up (R/W)      */
    __IO uint32_t PDRUNCFG;               /*!< Offset: 0x238 Power-down configuration Register (R/W)    */
         uint32_t RESERVED15[101];
    __O  uint32_t VOUTCFGPROT;            /*!< Offset: 0x3D0 Voltage Output Configuration Protection    */
                                          /* Register (W)                                               */
         uint32_t RESERVED16[8];
    __I  uint32_t DEVICE_ID;              /*!< Offset: 0x3F4 Device ID (R/ )                            */
} LPC_SYSCON_TypeDef;
/*
 *  end of group LPC11xx_SYSCON
 *  @}
 */

/*********************************************************************************************************
  Pin Connect Block (IOCON)
*********************************************************************************************************/
/*
 *  @addtogroup LPC11xx_IOCON LPC11xx I/O Configuration Block 
 *  @{
 */
typedef struct
{
    __IO uint32_t PIO2_6;       /*!< Offset: 0x000 I/O configuration for pin PIO2_6 (R/W)               */
         uint32_t RESERVED0[1];
    __IO uint32_t PIO2_0;       /*!< Offset: 0x008 I/O configuration for pin PIO2_0/DTR/SSEL1 (R/W)     */

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲男人天堂一区| 久久久美女毛片| 国产一区 二区| 亚洲老妇xxxxxx| 久久这里都是精品| 欧美体内she精视频| 国产成人精品一区二区三区四区 | 欧美变态tickling挠脚心| 成人国产精品免费观看视频| 精品制服美女丁香| 色综合色综合色综合色综合色综合 | 久久久久久久av麻豆果冻| 一色桃子久久精品亚洲| www.亚洲免费av| 亚洲欧洲日产国码二区| 国产精品系列在线观看| 精品久久久久久久人人人人传媒| 国产欧美日韩亚州综合| 欧美一级国产精品| 在线观看欧美精品| 不卡在线观看av| 精彩视频一区二区| 美女网站视频久久| 日韩国产成人精品| 亚洲成人手机在线| 亚洲综合一二区| 亚洲色图在线播放| 中文字幕日韩欧美一区二区三区| 久久久久久久久久久久电影| 精品日韩av一区二区| 日韩欧美一卡二卡| 91精品国产高清一区二区三区| 精品视频1区2区| 欧美影视一区二区三区| 在线国产亚洲欧美| 色乱码一区二区三区88| 99re这里只有精品6| caoporm超碰国产精品| 成人av影视在线观看| 成人激情av网| 9i看片成人免费高清| 成人理论电影网| 成人av免费在线观看| 成人午夜在线免费| 91亚洲大成网污www| 在线视频欧美精品| 欧美三级中文字幕| 欧美日韩激情一区二区三区| 欧美色综合网站| 69堂成人精品免费视频| 91精品欧美综合在线观看最新| 日韩一级成人av| 国产日韩欧美一区二区三区乱码| 国产色综合久久| 综合激情成人伊人| 亚洲精品乱码久久久久久久久 | 欧美zozozo| 久久精品欧美一区二区三区麻豆| 精品成人一区二区三区四区| 久久久久久久国产精品影院| 国产精品国产a| 一区二区三区欧美久久| 青青草国产成人99久久| 国产乱色国产精品免费视频| 久久久久9999亚洲精品| 精品国产乱码久久久久久久| 亚洲欧洲av在线| 亚洲第一成人在线| 日韩不卡手机在线v区| 五月天视频一区| 视频在线观看一区二区三区| 亚洲午夜一区二区| 天使萌一区二区三区免费观看| 亚洲国产一区二区视频| 久久国产尿小便嘘嘘尿| 一区二区三区中文字幕精品精品 | 宅男噜噜噜66一区二区66| 日韩欧美黄色影院| 国产精品国产自产拍高清av| 亚洲高清免费视频| 国产成人aaaa| 欧美理论片在线| 国产日韩欧美精品电影三级在线| 亚洲三级在线播放| 美女视频网站久久| 99国产精品国产精品毛片| 91精品国产91热久久久做人人| 国产亚洲人成网站| 亚洲午夜久久久| 国产91色综合久久免费分享| 欧美日韩电影在线| 国产精品日产欧美久久久久| 婷婷久久综合九色综合绿巨人 | 国产**成人网毛片九色| 欧美午夜理伦三级在线观看| 久久日韩粉嫩一区二区三区| 亚洲与欧洲av电影| 成人免费视频视频在线观看免费| 欧美日韩国产在线观看| 国产精品久久久久久久久搜平片 | 久久福利资源站| 欧美在线一二三四区| 337p粉嫩大胆噜噜噜噜噜91av| 亚洲午夜精品网| 成人av小说网| 久久久久久久综合色一本| 爽爽淫人综合网网站| 在线观看日韩av先锋影音电影院| 国产欧美日韩不卡| 久久电影网电视剧免费观看| 欧美色区777第一页| 国产精品福利影院| 国产精品一二三四五| 日韩精品一区二区在线观看| 亚洲与欧洲av电影| 91丨porny丨在线| 中文字幕成人av| 国产又黄又大久久| 精品国产髙清在线看国产毛片| 性久久久久久久久久久久| 在线视频一区二区三区| 成人免费视频在线观看| 99久久亚洲一区二区三区青草 | 亚洲国产美女搞黄色| 91丨porny丨户外露出| 国产精品每日更新在线播放网址 | 欧美性淫爽ww久久久久无| 国产一区二三区| 亚洲成人免费观看| 久久久久久久综合色一本| 成人高清免费观看| 夜色激情一区二区| 91精品国产丝袜白色高跟鞋| 日韩va欧美va亚洲va久久| 日韩欧美国产一区二区在线播放| 另类调教123区 | 激情综合色播激情啊| 欧美日韩视频第一区| 亚洲婷婷综合久久一本伊一区| 国产精品一区二区无线| 久久精品人人做人人爽人人| 国内精品久久久久影院薰衣草| 精品久久久久久无| 国产精品一区二区在线看| 久久天堂av综合合色蜜桃网| 国产精品中文字幕日韩精品| 欧美高清一级片在线观看| 99久久综合狠狠综合久久| 欧美国产精品专区| 91麻豆精品秘密| 一个色综合网站| 欧美精品1区2区3区| 麻豆视频观看网址久久| 久久久久久影视| 不卡的电视剧免费网站有什么| 亚洲精品午夜久久久| 色偷偷一区二区三区| 亚洲无人区一区| 精品国产a毛片| 99久久久久久99| 五月天亚洲婷婷| 国产亚洲va综合人人澡精品| 99久久综合色| 日本午夜精品视频在线观看| 2020国产精品| 91福利社在线观看| 青青草国产精品亚洲专区无| 久久久精品综合| 在线视频你懂得一区二区三区| 美日韩黄色大片| 中文字幕一区在线观看| 欧美日韩国产美| 国产精品一区二区久久不卡| 亚洲色图制服诱惑| 日韩欧美一区在线观看| 成人动漫视频在线| 图片区日韩欧美亚洲| 国产欧美日韩一区二区三区在线观看| 色天天综合色天天久久| 久久国产尿小便嘘嘘| 亚洲欧美在线aaa| 日韩视频免费观看高清完整版在线观看| 国产精品18久久久久久久久| 亚洲色图视频网| 欧美va亚洲va香蕉在线| 99精品一区二区| 毛片av一区二区三区| 一区二区三区欧美日韩| 国产日韩欧美不卡在线| 欧美狂野另类xxxxoooo| 成人福利视频在线看| 美女网站色91| 亚洲3atv精品一区二区三区| 国产精品三级av| 欧美一区二区视频网站| 色综合久久天天综合网| 国产精品996| 日本视频在线一区| 亚洲精品欧美在线| 中文一区二区在线观看|