亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? NXP產(chǎn)品LPC23XX的開發(fā)板的源文件
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产视频一区不卡| 亚洲欧洲日韩av| 丁香六月久久综合狠狠色| 亚洲国产精品人人做人人爽| 久久亚洲欧美国产精品乐播| 欧洲av在线精品| 国产91在线观看丝袜| 日本亚洲欧美天堂免费| 国产精品久久久久天堂| 欧美成人一区二区三区在线观看| 色婷婷综合五月| 国产成人精品午夜视频免费| 日本不卡一区二区三区| 亚洲香肠在线观看| 国产精品国产三级国产有无不卡| 精品国产乱码久久久久久久| 欧美日韩一区小说| 色婷婷综合久久久中文字幕| 粉嫩13p一区二区三区| 国产一级精品在线| 久草中文综合在线| 奇米一区二区三区| 午夜精品久久久久影视| 亚洲精品乱码久久久久久黑人| 国产精品毛片高清在线完整版| 久久综合九色综合欧美亚洲| 欧美一区二区网站| 7777精品伊人久久久大香线蕉| 欧洲亚洲国产日韩| 在线观看免费成人| 在线免费观看日本一区| 91视频免费播放| 一本久久综合亚洲鲁鲁五月天| 国产福利精品一区| 成人午夜私人影院| 99re6这里只有精品视频在线观看| 粉嫩一区二区三区性色av| 国产成人亚洲精品青草天美| 国产高清久久久久| 成人app网站| 97久久久精品综合88久久| 一本高清dvd不卡在线观看| 91理论电影在线观看| 色播五月激情综合网| 欧美怡红院视频| 欧美卡1卡2卡| 欧美videofree性高清杂交| 欧美不卡视频一区| 久久九九国产精品| 国产精品久久久久9999吃药| 最新国产成人在线观看| 亚洲精品国久久99热| 亚洲v中文字幕| 日精品一区二区| 国产在线播放一区三区四| 丁香桃色午夜亚洲一区二区三区| 成人免费视频播放| 91久久精品网| 欧美一级免费观看| 国产调教视频一区| 亚洲综合色网站| 男人操女人的视频在线观看欧美| 精品一区二区三区久久| 成人v精品蜜桃久久一区| 在线观看免费一区| 日韩女同互慰一区二区| 国产精品污网站| 午夜伊人狠狠久久| 国产精品1区2区3区在线观看| 99国产精品国产精品久久| 欧美色欧美亚洲另类二区| 精品捆绑美女sm三区| 国产精品久久久久久久久晋中| 一区二区三区蜜桃| 精品系列免费在线观看| 成人在线视频一区二区| 欧美色图免费看| 国产午夜久久久久| 日韩黄色小视频| 99久久精品免费看国产| 欧美一级艳片视频免费观看| 国产精品传媒入口麻豆| 日本三级韩国三级欧美三级| 国产福利视频一区二区三区| 欧美视频一区二区| 国产日产欧美一区| 性感美女久久精品| 成人精品小蝌蚪| 日韩一级在线观看| 亚洲激情综合网| 国产一区二区不卡老阿姨| 欧美日韩国产综合草草| 国产精品乱人伦中文| 日韩高清电影一区| 色婷婷综合久久| 国产三级精品三级| 日韩av中文字幕一区二区三区| 9l国产精品久久久久麻豆| 日韩精品自拍偷拍| 亚洲午夜三级在线| 成人永久免费视频| 欧美成人免费网站| 日韩精品一区第一页| 色综合久久88色综合天天| 国产婷婷色一区二区三区四区| 琪琪一区二区三区| 欧美三级午夜理伦三级中视频| 国产欧美精品国产国产专区| 麻豆精品新av中文字幕| 欧美日韩国产另类不卡| 亚洲欧洲成人精品av97| 国产精品一品视频| 欧美成人vr18sexvr| 日韩av中文字幕一区二区三区| 欧美午夜免费电影| 一区二区三区在线观看视频| 国产aⅴ综合色| 久久婷婷国产综合精品青草| 蜜臀av性久久久久av蜜臀妖精| 欧美三区在线观看| 夜夜精品视频一区二区| 91亚洲永久精品| 日韩一区在线免费观看| 成人福利电影精品一区二区在线观看| 久久在线观看免费| 精品亚洲成a人| 欧美xxxxxxxxx| 激情五月婷婷综合| 精品国产欧美一区二区| 狂野欧美性猛交blacked| 91精品国产福利在线观看| 肉丝袜脚交视频一区二区| 9191精品国产综合久久久久久| 亚洲成人激情自拍| 91精品在线免费| 另类小说视频一区二区| 精品免费国产一区二区三区四区| 免费观看一级欧美片| 精品国产网站在线观看| 国产综合成人久久大片91| 久久精品一区二区三区四区| 国产精品亚洲一区二区三区妖精| 久久久亚洲高清| 国产91丝袜在线播放九色| 亚洲国产精品v| 色综合久久天天综合网| 亚洲v中文字幕| 欧美电视剧在线看免费| 国内精品在线播放| 中文成人综合网| 色综合久久中文综合久久97| 亚洲国产一区二区视频| 91麻豆精品国产91久久久久久 | 69堂精品视频| 美腿丝袜亚洲综合| 久久久综合精品| 91蜜桃传媒精品久久久一区二区| 亚洲美女在线一区| 欧美精品久久久久久久久老牛影院| 日韩av网站在线观看| 久久精品欧美一区二区三区麻豆| 成人av网站免费观看| 亚洲线精品一区二区三区八戒| 欧美精品高清视频| 国产成人午夜精品影院观看视频| 亚洲图片另类小说| 91麻豆精品国产91久久久使用方法| 国产一区二区三区日韩| 亚洲免费av在线| 日韩欧美专区在线| 成人h动漫精品一区二区| 性久久久久久久久久久久| 久久久久久久久久久99999| 色综合天天视频在线观看 | 丝袜脚交一区二区| 久久综合色鬼综合色| 日本电影欧美片| 国产呦精品一区二区三区网站| 亚洲欧美日韩中文字幕一区二区三区| 91精品国产综合久久久蜜臀粉嫩| 国产成人av影院| 亚洲18影院在线观看| 欧美韩国日本综合| 7777女厕盗摄久久久| 不卡视频免费播放| 免费成人在线观看| 亚洲激情成人在线| 久久综合色8888| 欧美情侣在线播放| 91香蕉国产在线观看软件| 青青草国产成人99久久| 日韩一区日韩二区| 久久久久99精品国产片| 欧美日韩dvd在线观看| 粉嫩欧美一区二区三区高清影视| 日韩成人一级大片| 亚洲综合免费观看高清完整版 | 黄网站免费久久| 亚洲一卡二卡三卡四卡| 中文字幕乱码久久午夜不卡|