亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? NXP產(chǎn)品LPC23XX的開發(fā)板的源文件
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧洲国内综合视频| 欧美aaaaa成人免费观看视频| 国产一区二区三区蝌蚪| 91精品国产综合久久香蕉麻豆| 午夜影院在线观看欧美| 欧美日韩高清不卡| 免费成人在线视频观看| 日韩精品自拍偷拍| 成人免费高清在线| 亚洲免费观看高清| 日韩一二三四区| 国产精品自产自拍| 日韩福利视频导航| 精品国产免费久久| 国产91露脸合集magnet| 亚洲免费毛片网站| 欧美老肥妇做.爰bbww| 国产自产高清不卡| 国产精品伦理在线| 欧美精品在线视频| 国产一区欧美二区| 亚洲乱码国产乱码精品精98午夜| 欧美三区免费完整视频在线观看| 久久国产精品99久久久久久老狼| 国产人成一区二区三区影院| 在线观看视频欧美| 国产精品原创巨作av| 成人欧美一区二区三区白人| 欧美精品777| 高清不卡在线观看| 免费成人av资源网| 中文字幕av在线一区二区三区| 欧洲国产伦久久久久久久| 精品一区二区三区不卡 | 国产精品久久久久婷婷二区次| 色嗨嗨av一区二区三区| 久久精品国产亚洲高清剧情介绍 | 91精品中文字幕一区二区三区| 国内精品久久久久影院色 | 一区二区三区四区亚洲| 欧美岛国在线观看| 欧美色网站导航| 国产精品一区二区无线| 亚洲一区二区三区四区不卡| 久久久久久日产精品| 欧美日韩国产综合草草| 粉嫩av亚洲一区二区图片| 午夜精品福利一区二区三区av | 亚洲色图制服丝袜| 精品电影一区二区三区| 91福利社在线观看| 成人高清在线视频| 精品亚洲porn| 青青草精品视频| 亚洲一区二区三区免费视频| 国产日韩精品一区二区三区在线| 亚洲欧洲国产日韩| 亚洲精品在线电影| 9191久久久久久久久久久| 91论坛在线播放| 国产成人一区在线| 国产中文字幕精品| 日本成人在线网站| 奇米精品一区二区三区四区| 亚洲精品成人天堂一二三| 国产精品久久久一本精品| 久久久久久日产精品| 91精品国产高清一区二区三区蜜臀 | 一级日本不卡的影视| 国产精品嫩草99a| 久久色中文字幕| 精品捆绑美女sm三区| 欧美一级黄色录像| 欧美另类z0zxhd电影| 欧美三级视频在线| 欧美午夜影院一区| 在线视频欧美区| 色视频成人在线观看免| 91丨九色丨国产丨porny| 国产成人日日夜夜| 成人免费av资源| 成人免费视频国产在线观看| 懂色av一区二区在线播放| 国内精品第一页| 国产成人aaa| 成人一级视频在线观看| hitomi一区二区三区精品| 99re这里只有精品首页| 99精品国产视频| 色婷婷久久综合| 欧美日韩中文精品| 欧美乱熟臀69xxxxxx| 欧美一级片免费看| 精品日产卡一卡二卡麻豆| 久久毛片高清国产| 亚洲欧洲日韩一区二区三区| 亚洲女人的天堂| 亚洲妇女屁股眼交7| 欧美aaaaa成人免费观看视频| 国内精品伊人久久久久av一坑| 国产成人精品免费| 91激情五月电影| 日韩午夜激情视频| 国产欧美一区二区三区沐欲| 国产精品美女久久久久aⅴ| 日韩毛片在线免费观看| 午夜精品福利在线| 国产精品原创巨作av| av午夜一区麻豆| 欧美日本一区二区| 国产欧美日韩久久| 亚洲国产视频a| 国产乱码精品一品二品| 91丨porny丨国产| 3d动漫精品啪啪| 国产精品免费免费| 亚洲bt欧美bt精品| 国产成人在线影院| 欧美日韩综合在线免费观看| 日韩一级欧美一级| 一色桃子久久精品亚洲| 日本sm残虐另类| voyeur盗摄精品| 欧美电视剧免费观看| 亚洲人妖av一区二区| 日本午夜精品一区二区三区电影| 国产91丝袜在线18| 91精品国产欧美一区二区| 国产精品理论片| 日韩国产欧美在线观看| 成人免费毛片片v| 欧美大片免费久久精品三p| 亚洲欧美成人一区二区三区| 激情丁香综合五月| 欧美日韩国产综合视频在线观看| 日本一区二区三区高清不卡| 婷婷中文字幕一区三区| 成人性生交大片免费看视频在线| 91精品久久久久久久91蜜桃| 亚洲欧洲www| 国产精品正在播放| 日韩欧美一二三| 午夜欧美在线一二页| 91在线免费播放| 国产欧美日韩精品一区| 国内精品伊人久久久久av影院 | 久久综合中文字幕| 日韩在线卡一卡二| 91啪九色porn原创视频在线观看| 久久一留热品黄| 毛片一区二区三区| 欧美另类高清zo欧美| 亚洲国产精品影院| 91国偷自产一区二区三区观看 | 婷婷中文字幕综合| 欧美日韩在线播放一区| 亚洲欧美日韩国产中文在线| 春色校园综合激情亚洲| 国产日本欧美一区二区| 国产精品一区二区三区四区| 日韩网站在线看片你懂的| 午夜精品福利久久久| 在线成人av影院| 午夜精品视频一区| 777午夜精品免费视频| 国产精一品亚洲二区在线视频| 国产九色sp调教91| 日韩精品一二三| 亚洲人精品午夜| 亚洲天堂中文字幕| 轻轻草成人在线| 日韩免费一区二区| 蜜臀精品一区二区三区在线观看| 欧美色中文字幕| 全国精品久久少妇| 久久综合丝袜日本网| 韩国三级中文字幕hd久久精品| 亚洲精品一区二区三区香蕉| 另类小说一区二区三区| 久久丝袜美腿综合| 99re这里都是精品| 亚洲最色的网站| 欧美酷刑日本凌虐凌虐| 日本中文一区二区三区| 日韩欧美成人激情| 国产福利一区在线| 亚洲免费观看视频| 精品视频在线免费| 久久99精品久久久| 久久久精品日韩欧美| av在线一区二区| 亚洲第一狼人社区| 欧美白人最猛性xxxxx69交| 国产高清精品在线| 最新中文字幕一区二区三区| 欧美视频一区在线观看| 久久99蜜桃精品| 国产日产欧美一区| 欧美在线综合视频| 国内精品嫩模私拍在线|