亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? NXP產(chǎn)品LPC23XX的開發(fā)板的源文件
?? S
?? 第 1 頁(yè) / 共 2 頁(yè)
字號(hào):
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美xxxxx裸体时装秀| 91在线码无精品| 亚洲欧洲制服丝袜| 日韩欧美的一区| 欧美主播一区二区三区| 国模冰冰炮一区二区| 一区二区三区免费网站| 久久久天堂av| 制服丝袜亚洲播放| 色妞www精品视频| 大陆成人av片| 黄网站免费久久| 婷婷亚洲久悠悠色悠在线播放| 国产欧美视频一区二区三区| 91麻豆精品国产91久久久更新时间| 成人免费观看视频| 久久精品99久久久| 日韩中文字幕av电影| 一区二区三区在线免费| 国产亚洲精品bt天堂精选| 日韩无一区二区| 欧美巨大另类极品videosbest| 91丨porny丨蝌蚪视频| 国产999精品久久久久久| 久久电影网电视剧免费观看| 日本亚洲一区二区| 午夜伦理一区二区| 亚洲精品日韩综合观看成人91| 中文字幕欧美国产| 久久女同互慰一区二区三区| 日韩欧美一级二级三级| 91精品欧美久久久久久动漫| 在线观看日韩精品| 一本到一区二区三区| 成人福利在线看| 成人一区二区三区| 成人免费视频app| www.一区二区| 成人av免费观看| 亚洲国产精品人人做人人爽| 欧美三级电影在线看| 日本韩国欧美三级| 色悠悠亚洲一区二区| 96av麻豆蜜桃一区二区| av网站免费线看精品| 99久久久无码国产精品| 99re这里只有精品6| 色哟哟一区二区| 欧美日韩国产高清一区二区 | 伊人婷婷欧美激情| 日韩美女久久久| 亚洲免费成人av| 一区二区免费视频| 亚洲18色成人| 免费成人美女在线观看.| 国产又黄又大久久| 成人污视频在线观看| 成人av影院在线| 欧美综合一区二区三区| 欧美日韩高清不卡| 精品99999| 成人欧美一区二区三区白人| 一区二区三区免费在线观看| 午夜精品aaa| 国内精品嫩模私拍在线| 99精品国产一区二区三区不卡| 欧美视频一二三区| 日韩一本二本av| 国产欧美日本一区视频| 亚洲女人****多毛耸耸8| 日一区二区三区| 国产精品一区二区在线看| 99精品欧美一区二区三区综合在线| 日本黄色一区二区| 日韩欧美亚洲国产精品字幕久久久| 精品剧情v国产在线观看在线| 国产精品欧美久久久久无广告| 一区二区三区精品视频在线| 蜜臀久久久久久久| 成人av在线一区二区| 在线观看日韩电影| 国产亚洲欧美一区在线观看| 亚洲精品免费视频| 精品一区二区三区免费观看 | 国产福利一区在线观看| 99re这里只有精品首页| 日韩视频免费观看高清完整版在线观看 | 成人午夜视频在线观看| 欧美日韩一区二区在线观看视频| 久久久久久夜精品精品免费| 亚洲精品免费一二三区| 国产麻豆9l精品三级站| 欧美日韩性生活| 国产欧美精品一区二区色综合| 亚洲成在人线在线播放| 国产成人在线看| 日韩一级二级三级| 一区二区久久久久久| 九九精品一区二区| 欧美日韩亚洲高清一区二区| 国产精品亲子伦对白| 免费观看在线综合色| 色哟哟国产精品| 国产欧美久久久精品影院| 免费成人在线观看视频| 欧美性感一区二区三区| 国产人成亚洲第一网站在线播放| 午夜精品福利一区二区蜜股av | 成人手机电影网| 日韩精品中午字幕| 亚洲二区在线观看| 99国内精品久久| 久久精品免费在线观看| 麻豆精品在线视频| 欧美日韩一级二级三级| 亚洲精品国产精华液| 99精品欧美一区二区三区小说| 久久久三级国产网站| 久久 天天综合| 欧美美女一区二区在线观看| 一区二区在线看| 99这里都是精品| 国产精品丝袜一区| 国产.欧美.日韩| 久久人人爽爽爽人久久久| 精品在线免费视频| 精品美女被调教视频大全网站| 午夜精品成人在线视频| 欧美人与z0zoxxxx视频| 亚洲一区二区在线免费观看视频| 91小视频在线观看| 成人免费在线播放视频| av中文字幕在线不卡| 国产精品乱码一区二三区小蝌蚪| 国产一区不卡视频| 国产欧美精品一区二区色综合| 国产高清不卡二三区| 欧美国产日韩精品免费观看| 成人性视频网站| 国产精品美日韩| av网站一区二区三区| 亚洲色图.com| 欧美性生活影院| 亚洲电影在线播放| 欧美日韩一级二级| 同产精品九九九| 日韩一二在线观看| 国产精品一区二区果冻传媒| 337p粉嫩大胆色噜噜噜噜亚洲| 老司机精品视频在线| 精品国产污污免费网站入口 | 久久99精品视频| 精品免费国产一区二区三区四区| 国产一区二区中文字幕| 久久精品视频在线看| 99视频一区二区三区| 一区二区三区日韩欧美| 欧美日韩在线播| 极品销魂美女一区二区三区| 国产亚洲一区二区在线观看| 91视频你懂的| 午夜精品福利一区二区三区av| 欧美第一区第二区| 成人av高清在线| 婷婷综合在线观看| 久久夜色精品国产欧美乱极品| 成人免费看片app下载| 亚洲综合另类小说| 精品国产乱码久久久久久蜜臀| 成人午夜视频在线观看| 亚洲国产裸拍裸体视频在线观看乱了 | 麻豆免费看一区二区三区| 中文字幕高清不卡| 欧美在线小视频| 久久99精品一区二区三区三区| 国产精品久久久久久久蜜臀| 欧日韩精品视频| 精品一区二区三区香蕉蜜桃| 国产精品成人网| 91精品欧美一区二区三区综合在 | 国产福利一区二区三区在线视频| 中文字幕一区二区三区在线不卡 | 中文字幕在线不卡一区二区三区| 在线亚洲人成电影网站色www| 美女视频免费一区| 亚洲视频免费看| 日韩欧美的一区| 91国产视频在线观看| 精品午夜久久福利影院| 亚洲一区二区三区美女| 久久婷婷一区二区三区| 精品视频一区三区九区| 成人午夜视频网站| 日韩中文字幕区一区有砖一区| 国产精品久久综合| 精品国产一区二区精华| 欧美日韩激情一区二区三区| 不卡的电视剧免费网站有什么| 美女在线观看视频一区二区| 尤物视频一区二区|