亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? NXP產品LPC23XX的開發板的源文件
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
99久久99久久精品国产片果冻| 8v天堂国产在线一区二区| 欧美亚洲图片小说| www日韩大片| 爽好多水快深点欧美视频| www.日韩大片| 久久久久久久久久美女| 琪琪一区二区三区| 欧美日韩亚洲综合| 亚洲免费av网站| www.亚洲免费av| 久久嫩草精品久久久久| 免费看日韩a级影片| 欧美人伦禁忌dvd放荡欲情| 一区二区三区欧美亚洲| 99久久精品国产麻豆演员表| 久久久蜜臀国产一区二区| 精品在线观看视频| 日韩免费视频一区| 久88久久88久久久| 91精品国产综合久久久久久久| 亚洲另类在线一区| 色88888久久久久久影院野外| 国产精品视频你懂的| 国产精品一区二区男女羞羞无遮挡 | 亚洲成人av在线电影| 色哟哟一区二区三区| 亚洲精品中文字幕乱码三区| 成人av在线影院| 国产精品进线69影院| 成人黄色777网| 亚洲人午夜精品天堂一二香蕉| 99久久精品国产麻豆演员表| 成人欧美一区二区三区白人 | 欧美久久久一区| 亚洲成人高清在线| 欧美精品久久一区二区三区| 天天综合色天天综合色h| 欧美疯狂做受xxxx富婆| 久久国内精品视频| 国产欧美一区二区在线| 99久久精品国产网站| 亚洲毛片av在线| 欧美精品1区2区| 狠狠v欧美v日韩v亚洲ⅴ| 中文天堂在线一区| 在线视频综合导航| 美女网站一区二区| 久久久久国产精品麻豆| av在线播放不卡| 亚洲精品免费在线播放| 欧美日韩成人综合天天影院| 久久国产精品露脸对白| 国产精品久久看| 欧美亚洲禁片免费| 免费人成精品欧美精品| 欧美激情一区不卡| 欧美日韩在线综合| 国产一区二区三区久久久| 一区二区中文视频| 欧美精品色综合| 国产精品18久久久久| 一区二区三区在线观看动漫| 日韩午夜精品视频| 99久久精品国产毛片| 五月婷婷综合激情| 国产视频不卡一区| 欧美日韩精品一区二区| 国产成人免费在线观看| 亚洲成人免费视频| 国产欧美日韩在线| 91麻豆精品91久久久久同性| 国产精品白丝jk黑袜喷水| 一区二区在线观看免费视频播放| 精品捆绑美女sm三区| 一道本成人在线| 久久99久久精品| 亚洲一区二区不卡免费| 国产精品免费aⅴ片在线观看| 欧美午夜一区二区三区| 成人毛片在线观看| 九一九一国产精品| 日韩和欧美一区二区| 亚洲视频1区2区| 久久香蕉国产线看观看99| 欧美剧情片在线观看| 色综合色综合色综合| 国产乱码精品一区二区三区av| 日韩主播视频在线| 一区二区三区国产豹纹内裤在线 | 日韩三级高清在线| 欧美亚洲综合久久| 91小视频在线| 成人午夜在线视频| 国产另类ts人妖一区二区| 视频一区免费在线观看| 亚洲女与黑人做爰| 亚洲啪啪综合av一区二区三区| 久久久电影一区二区三区| 日韩一区二区精品葵司在线| 欧美日韩亚洲综合一区二区三区| 色综合色综合色综合色综合色综合 | 亚洲欧美综合另类在线卡通| 久久综合视频网| 26uuu精品一区二区三区四区在线 26uuu精品一区二区在线观看 | 一区二区三区资源| 自拍偷拍国产亚洲| 亚洲人成网站影音先锋播放| 中文字幕久久午夜不卡| 国产色婷婷亚洲99精品小说| 久久免费视频色| 久久久久国产精品免费免费搜索 | 欧美午夜免费电影| 色又黄又爽网站www久久| 99精品黄色片免费大全| 99re免费视频精品全部| 91尤物视频在线观看| 91久久精品午夜一区二区| 91成人免费在线视频| 91在线观看地址| 欧美片在线播放| 欧美一级在线免费| 337p日本欧洲亚洲大胆色噜噜| 国产午夜亚洲精品不卡| 国产精品美女www爽爽爽| 亚洲男人的天堂在线aⅴ视频| 亚洲综合一区二区三区| 日韩激情视频在线观看| 国产综合久久久久久鬼色| 成人免费毛片a| 91黄色激情网站| 7777精品伊人久久久大香线蕉最新版 | 色综合久久九月婷婷色综合| 欧美中文字幕不卡| 日韩午夜在线播放| 国产精品精品国产色婷婷| 亚洲国产一区二区三区| 麻豆精品视频在线观看| 成人午夜av电影| 欧美视频一区在线观看| 日韩午夜在线观看视频| 国产精品嫩草影院com| 亚洲国产精品嫩草影院| 久久se精品一区二区| 99久久精品免费看| 日韩一级二级三级| 亚洲人成网站在线| 久久不见久久见免费视频7| 93久久精品日日躁夜夜躁欧美| 欧美日韩在线播放三区| 国产欧美一区二区三区在线老狼 | 国产精品色呦呦| 亚洲大尺度视频在线观看| 国产精品自拍av| 在线日韩一区二区| 国产日韩精品一区二区三区| 亚洲国产精品久久久久秋霞影院 | 欧美日韩国产综合一区二区 | 91网站在线播放| 精品国产sm最大网站免费看| 亚洲免费在线看| 国产很黄免费观看久久| 欧美丰满高潮xxxx喷水动漫| 亚洲人妖av一区二区| 国产乱子伦视频一区二区三区| 欧美日韩视频在线一区二区| 日本一区二区久久| 麻豆精品一二三| 欧美日韩亚洲综合| 亚洲品质自拍视频| 成人黄色在线网站| 精品国产乱码久久久久久夜甘婷婷| 成人免费在线视频| 床上的激情91.| 精品理论电影在线| 日本午夜一本久久久综合| 色综合激情久久| 成人欧美一区二区三区| 成人综合婷婷国产精品久久免费| 欧美一区二区网站| 天天做天天摸天天爽国产一区| 92国产精品观看| 国产精品成人免费精品自在线观看| 久久国产精品区| 精品久久五月天| 蜜臀av性久久久久蜜臀av麻豆| 欧美日韩dvd在线观看| 亚洲一区二区四区蜜桃| 色八戒一区二区三区| 中文字幕一区二区三区四区| 成人精品一区二区三区四区| 欧美经典一区二区| 国产69精品久久99不卡| 国产婷婷色一区二区三区四区 | 色综合视频一区二区三区高清| 国产精品国产精品国产专区不蜜 | 亚洲精品国产第一综合99久久| 国产精品自拍毛片| 亚洲国产精华液网站w| 成人午夜短视频|