亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? cs8900a.c

?? 一個免費的實時操作系統。可用于資源較少的場合。
?? C
?? 第 1 頁 / 共 2 頁
字號:
// cs8900a.c: device driver for the CS8900a chip in 8-bit mode.

#include <targets/LPC210x.h>

#include "cs8900a.h"
#include "uip.h"
#include "uip_arp.h"

#define IOR                  (1<<12)          // CS8900's ISA-bus interface pins
#define IOW                  (1<<13)

// definitions for Crystal CS8900 ethernet-controller
// based on linux-header by Russel Nelson

#define PP_ChipID            0x0000          // offset 0h -> Corp-ID
                     
											 // offset 2h -> Model/Product Number
#define LED_RED (1<<8)
#define LED_GREEN (1<<10)
#define LED_YELLOW (1<<11)

#define PP_ISAIOB            0x0020          // IO base address
#define PP_CS8900_ISAINT     0x0022          // ISA interrupt select
#define PP_CS8900_ISADMA     0x0024          // ISA Rec DMA channel
#define PP_ISASOF            0x0026          // ISA DMA offset
#define PP_DmaFrameCnt       0x0028          // ISA DMA Frame count
#define PP_DmaByteCnt        0x002A          // ISA DMA Byte count
#define PP_CS8900_ISAMemB    0x002C          // Memory base
#define PP_ISABootBase       0x0030          // Boot Prom base
#define PP_ISABootMask       0x0034          // Boot Prom Mask

// EEPROM data and command registers
#define PP_EECMD             0x0040          // NVR Interface Command register
#define PP_EEData            0x0042          // NVR Interface Data Register

// Configuration and control registers
#define PP_RxCFG             0x0102          // Rx Bus config
#define PP_RxCTL             0x0104          // Receive Control Register
#define PP_TxCFG             0x0106          // Transmit Config Register
#define PP_TxCMD             0x0108          // Transmit Command Register
#define PP_BufCFG            0x010A          // Bus configuration Register
#define PP_LineCTL           0x0112          // Line Config Register
#define PP_SelfCTL           0x0114          // Self Command Register
#define PP_BusCTL            0x0116          // ISA bus control Register
#define PP_TestCTL           0x0118          // Test Register

// Status and Event Registers
#define PP_ISQ               0x0120          // Interrupt Status
#define PP_RxEvent           0x0124          // Rx Event Register
#define PP_TxEvent           0x0128          // Tx Event Register
#define PP_BufEvent          0x012C          // Bus Event Register
#define PP_RxMiss            0x0130          // Receive Miss Count
#define PP_TxCol             0x0132          // Transmit Collision Count
#define PP_LineST            0x0134          // Line State Register
#define PP_SelfST            0x0136          // Self State register
#define PP_BusST             0x0138          // Bus Status
#define PP_TDR               0x013C          // Time Domain Reflectometry

// Initiate Transmit Registers
#define PP_TxCommand         0x0144          // Tx Command
#define PP_TxLength          0x0146          // Tx Length

// Adress Filter Registers
#define PP_LAF               0x0150          // Hash Table
#define PP_IA                0x0158          // Physical Address Register

// Frame Location
#define PP_RxStatus          0x0400          // Receive start of frame
#define PP_RxLength          0x0402          // Receive Length of frame
#define PP_RxFrame           0x0404          // Receive frame pointer
#define PP_TxFrame           0x0A00          // Transmit frame pointer

// Primary I/O Base Address. If no I/O base is supplied by the user, then this
// can be used as the default I/O base to access the PacketPage Area.
#define DEFAULTIOBASE        0x0300

// PP_RxCFG - Receive  Configuration and Interrupt Mask bit definition - Read/write
#define SKIP_1               0x0040
#define RX_STREAM_ENBL       0x0080
#define RX_OK_ENBL           0x0100
#define RX_DMA_ONLY          0x0200
#define AUTO_RX_DMA          0x0400
#define BUFFER_CRC           0x0800
#define RX_CRC_ERROR_ENBL    0x1000
#define RX_RUNT_ENBL         0x2000
#define RX_EXTRA_DATA_ENBL   0x4000

// PP_RxCTL - Receive Control bit definition - Read/write
#define RX_IA_HASH_ACCEPT    0x0040
#define RX_PROM_ACCEPT       0x0080
#define RX_OK_ACCEPT         0x0100
#define RX_MULTCAST_ACCEPT   0x0200
#define RX_IA_ACCEPT         0x0400
#define RX_BROADCAST_ACCEPT  0x0800
#define RX_BAD_CRC_ACCEPT    0x1000
#define RX_RUNT_ACCEPT       0x2000
#define RX_EXTRA_DATA_ACCEPT 0x4000

// PP_TxCFG - Transmit Configuration Interrupt Mask bit definition - Read/write
#define TX_LOST_CRS_ENBL     0x0040
#define TX_SQE_ERROR_ENBL    0x0080
#define TX_OK_ENBL           0x0100
#define TX_LATE_COL_ENBL     0x0200
#define TX_JBR_ENBL          0x0400
#define TX_ANY_COL_ENBL      0x0800
#define TX_16_COL_ENBL       0x8000

// PP_TxCMD - Transmit Command bit definition - Read-only and
// PP_TxCommand - Write-only
#define TX_START_5_BYTES     0x0000
#define TX_START_381_BYTES   0x0040
#define TX_START_1021_BYTES  0x0080
#define TX_START_ALL_BYTES   0x00C0
#define TX_FORCE             0x0100
#define TX_ONE_COL           0x0200
#define TX_NO_CRC            0x1000
#define TX_RUNT              0x2000

// PP_BufCFG - Buffer Configuration Interrupt Mask bit definition - Read/write
#define GENERATE_SW_INTERRUPT      0x0040
#define RX_DMA_ENBL                0x0080
#define READY_FOR_TX_ENBL          0x0100
#define TX_UNDERRUN_ENBL           0x0200
#define RX_MISS_ENBL               0x0400
#define RX_128_BYTE_ENBL           0x0800
#define TX_COL_COUNT_OVRFLOW_ENBL  0x1000
#define RX_MISS_COUNT_OVRFLOW_ENBL 0x2000
#define RX_DEST_MATCH_ENBL         0x8000

// PP_LineCTL - Line Control bit definition - Read/write
#define SERIAL_RX_ON         0x0040
#define SERIAL_TX_ON         0x0080
#define AUI_ONLY             0x0100
#define AUTO_AUI_10BASET     0x0200
#define MODIFIED_BACKOFF     0x0800
#define NO_AUTO_POLARITY     0x1000
#define TWO_PART_DEFDIS      0x2000
#define LOW_RX_SQUELCH       0x4000

// PP_SelfCTL - Software Self Control bit definition - Read/write
#define POWER_ON_RESET       0x0040
#define SW_STOP              0x0100
#define SLEEP_ON             0x0200
#define AUTO_WAKEUP          0x0400
#define HCB0_ENBL            0x1000
#define HCB1_ENBL            0x2000
#define HCB0                 0x4000
#define HCB1                 0x8000

// PP_BusCTL - ISA Bus Control bit definition - Read/write
#define RESET_RX_DMA         0x0040
#define MEMORY_ON            0x0400
#define DMA_BURST_MODE       0x0800
#define IO_CHANNEL_READY_ON  0x1000
#define RX_DMA_SIZE_64K      0x2000
#define ENABLE_IRQ           0x8000

// PP_TestCTL - Test Control bit definition - Read/write
#define LINK_OFF             0x0080
#define ENDEC_LOOPBACK       0x0200
#define AUI_LOOPBACK         0x0400
#define BACKOFF_OFF          0x0800
#define FDX_8900             0x4000

// PP_RxEvent - Receive Event Bit definition - Read-only
#define RX_IA_HASHED         0x0040
#define RX_DRIBBLE           0x0080
#define RX_OK                0x0100
#define RX_HASHED            0x0200
#define RX_IA                0x0400
#define RX_BROADCAST         0x0800
#define RX_CRC_ERROR         0x1000
#define RX_RUNT              0x2000
#define RX_EXTRA_DATA        0x4000
#define HASH_INDEX_MASK      0xFC00          // Hash-Table Index Mask (6 Bit)

// PP_TxEvent - Transmit Event Bit definition - Read-only
#define TX_LOST_CRS          0x0040
#define TX_SQE_ERROR         0x0080
#define TX_OK                0x0100
#define TX_LATE_COL          0x0200
#define TX_JBR               0x0400
#define TX_16_COL            0x8000
#define TX_COL_COUNT_MASK    0x7800

// PP_BufEvent - Buffer Event Bit definition - Read-only
#define SW_INTERRUPT         0x0040
#define RX_DMA               0x0080
#define READY_FOR_TX         0x0100
#define TX_UNDERRUN          0x0200
#define RX_MISS              0x0400
#define RX_128_BYTE          0x0800
#define TX_COL_OVRFLW        0x1000
#define RX_MISS_OVRFLW       0x2000
#define RX_DEST_MATCH        0x8000

// PP_LineST - Ethernet Line Status bit definition - Read-only
#define LINK_OK              0x0080
#define AUI_ON               0x0100
#define TENBASET_ON          0x0200
#define POLARITY_OK          0x1000
#define CRS_OK               0x4000

// PP_SelfST - Chip Software Status bit definition
#define ACTIVE_33V           0x0040
#define INIT_DONE            0x0080
#define SI_BUSY              0x0100
#define EEPROM_PRESENT       0x0200
#define EEPROM_OK            0x0400
#define EL_PRESENT           0x0800
#define EE_SIZE_64           0x1000

// PP_BusST - ISA Bus Status bit definition
#define TX_BID_ERROR         0x0080
#define READY_FOR_TX_NOW     0x0100

// The following block defines the ISQ event types
#define ISQ_RX_EVENT         0x0004
#define ISQ_TX_EVENT         0x0008
#define ISQ_BUFFER_EVENT     0x000C
#define ISQ_RX_MISS_EVENT    0x0010
#define ISQ_TX_COL_EVENT     0x0012

#define ISQ_EVENT_MASK       0x003F          // ISQ mask to find out type of event

// Ports for I/O-Mode
#define RX_FRAME_PORT        0x0000
#define TX_FRAME_PORT        0x0000
#define TX_CMD_PORT          0x0004
#define TX_LEN_PORT          0x0006
#define ISQ_PORT             0x0008
#define ADD_PORT             0x000A
#define DATA_PORT            0x000C

#define AUTOINCREMENT        0x8000          // Bit mask to set Bit-15 for autoincrement

// EEProm Commands
#define EEPROM_WRITE_EN      0x00F0
#define EEPROM_WRITE_DIS     0x0000
#define EEPROM_WRITE_CMD     0x0100
#define EEPROM_READ_CMD      0x0200

// Receive Header of each packet in receive area of memory for DMA-Mode
#define RBUF_EVENT_LOW       0x0000          // Low byte of RxEvent
#define RBUF_EVENT_HIGH      0x0001          // High byte of RxEvent
#define RBUF_LEN_LOW         0x0002          // Length of received data - low byte
#define RBUF_LEN_HI          0x0003          // Length of received data - high byte
#define RBUF_HEAD_LEN        0x0004          // Length of this header

// typedefs
typedef struct {                             // struct to store CS8900's
  unsigned int Addr;                         // init-sequence
  unsigned int Data;
} TInitSeq;

unsigned short ticks;

static void skip_frame(void);

const TInitSeq InitSeq[] =
{
  PP_IA,       UIP_ETHADDR0 + (UIP_ETHADDR1 << 8),     // set our MAC as Individual Address

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
波多野结衣欧美| 欧美日韩综合在线免费观看| 91在线观看免费视频| 欧美日韩成人一区| 久久精品视频免费观看| 亚洲成人免费看| 色综合网色综合| 国产欧美日韩综合精品一区二区 | 99视频国产精品| 日韩一区二区三区四区五区六区| 久久99精品网久久| 成人小视频免费在线观看| 91精品福利视频| 久久久亚洲精品一区二区三区| 亚洲成人自拍网| 91麻豆蜜桃一区二区三区| 精品国产免费一区二区三区四区 | 欧美色精品在线视频| 国产午夜精品一区二区三区视频| 日韩av不卡在线观看| 欧美色综合久久| 中文字幕一区二区三区乱码在线| 国内成人自拍视频| 91精品在线一区二区| 亚洲成人tv网| 在线精品视频小说1| 亚洲天堂av老司机| 91女人视频在线观看| 欧美国产日本韩| 国产高清无密码一区二区三区| 日韩欧美在线网站| 日本不卡视频一二三区| 7777精品伊人久久久大香线蕉的| 五月综合激情网| 在线播放一区二区三区| 亚洲mv在线观看| 欧美伦理电影网| 日韩精品电影一区亚洲| 正在播放亚洲一区| 免费观看在线综合| 欧美精品一区二区三区蜜臀| 老司机精品视频一区二区三区| 日韩欧美一级二级三级 | 亚洲国产一区视频| 欧美日韩久久不卡| 免费av成人在线| 337p日本欧洲亚洲大胆精品| 国产中文字幕精品| 国产精品美女久久福利网站| 91美女在线看| 五月综合激情婷婷六月色窝| 欧美成人激情免费网| 国产精品一区二区免费不卡 | 亚洲精品成a人| 精品视频1区2区| 日本亚洲电影天堂| 久久精品免视看| 色综合一个色综合| 免费成人美女在线观看| 久久精品免费在线观看| 91在线观看免费视频| 日韩高清中文字幕一区| 国产午夜精品在线观看| 色欲综合视频天天天| 蜜臀av性久久久久蜜臀aⅴ| 久久精品一区二区三区不卡| 99免费精品在线观看| 日韩国产精品久久| 欧美日韩国产免费| 精品一区二区三区在线播放 | 欧美亚洲国产一区二区三区va| 日产欧产美韩系列久久99| 国产肉丝袜一区二区| 欧美三区在线观看| 国产精品亚洲成人| 五月婷婷另类国产| 国产精品精品国产色婷婷| 欧美一区二区三区免费| 99国产精品久| 黄页网站大全一区二区| 亚洲欧洲综合另类| 久久精品夜色噜噜亚洲a∨| 在线视频国内自拍亚洲视频| 国产自产高清不卡| 五月激情六月综合| 国产精品卡一卡二卡三| 日韩精品中午字幕| 欧美日韩中文字幕精品| 成人美女在线视频| 激情六月婷婷综合| 日本中文一区二区三区| 日韩片之四级片| 色哟哟一区二区在线观看| 理论电影国产精品| 天天综合网 天天综合色| 国产精品日韩成人| 久久理论电影网| 欧美日韩一区不卡| 色婷婷久久一区二区三区麻豆| 国产精品亚洲一区二区三区妖精| 青青草成人在线观看| 亚洲一区在线视频| 亚洲激情在线播放| 成人免费一区二区三区视频| 久久精品水蜜桃av综合天堂| 欧美一区二区三区免费| 在线不卡一区二区| 欧美老女人第四色| 欧美日韩在线播放三区四区| 色狠狠色噜噜噜综合网| 色一情一伦一子一伦一区| 久久99精品久久久久久| 韩国av一区二区三区四区| 日韩高清在线一区| 日韩不卡手机在线v区| 日韩精品一二三四| 五月天久久比比资源色| 丝袜a∨在线一区二区三区不卡 | 日韩av成人高清| 三级欧美韩日大片在线看| 一区二区三区精品| 亚洲国产一区视频| 日韩国产成人精品| 久久狠狠亚洲综合| 精品亚洲porn| 国产精品 欧美精品| 国产不卡视频一区| 不卡视频一二三四| 在线免费视频一区二区| 欧美三级午夜理伦三级中视频| 欧美精品v日韩精品v韩国精品v| 在线播放欧美女士性生活| 日韩一区二区三免费高清| 日韩欧美高清dvd碟片| 日韩免费性生活视频播放| 日韩欧美在线影院| 日韩美女天天操| 久久精品一区二区三区不卡牛牛 | 色屁屁一区二区| 欧美三级电影精品| 精品美女一区二区三区| 国产欧美一区二区精品性色超碰 | 亚洲成人黄色小说| 美女网站色91| 不卡的av在线播放| 欧美日韩在线播放三区四区| 欧美mv和日韩mv国产网站| 中文字幕一区二区三区在线观看| 亚洲在线中文字幕| 国产综合一区二区| 一本大道久久精品懂色aⅴ| 欧美一区二区三区喷汁尤物| 中文字幕精品—区二区四季| 亚洲一区二三区| 国产乱对白刺激视频不卡| 色呦呦一区二区三区| 91麻豆精品国产91久久久资源速度 | 一区二区三区四区蜜桃| 日本亚洲最大的色成网站www| 国模冰冰炮一区二区| 91碰在线视频| 欧美大片在线观看| 亚洲在线视频免费观看| 国产高清精品在线| 欧美精选在线播放| 亚洲免费电影在线| 国产乱人伦精品一区二区在线观看 | 色综合天天综合网天天看片| 日韩一区二区三区高清免费看看| 18欧美亚洲精品| 国产一区二区不卡| 在线播放91灌醉迷j高跟美女| 国产精品久久久久久久久免费樱桃 | 欧美高清dvd| 亚洲色图视频免费播放| 国产一区二区在线看| 欧美日韩国产另类不卡| 日韩理论电影院| 国产成人精品一区二| 91精品国产手机| 亚洲一区免费在线观看| 成人app下载| 国产欧美精品在线观看| 美女一区二区在线观看| 欧美日韩免费观看一区二区三区 | 性感美女极品91精品| 99久久精品99国产精品| 国产亚洲成av人在线观看导航| 水蜜桃久久夜色精品一区的特点| 一本一道波多野结衣一区二区| 国产精品色呦呦| 国产成人高清在线| 久久久精品国产免大香伊| 捆绑紧缚一区二区三区视频| 在线不卡欧美精品一区二区三区| 一级中文字幕一区二区| 91福利资源站| 亚洲综合色视频| 欧美主播一区二区三区美女| 亚洲丝袜精品丝袜在线|