亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp281x_sci.h

?? 2812-svpwm
?? H
字號:
//###########################################################################
//
// FILE:	DSP281x_Sci.h
//
// TITLE:	DSP281x Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  1.00| 11 Sep 2003 | L.H. | Changes since previous version (v.58 Alpha)
//      |             |      | Added SCIRST bit field to SCIFFTX register
//      |             |      | Renamed RXERR to RXERROR to match documentation
//      |             |      | Renamed RXOVF_CLR to RXFFOVRCLR to match user documentation
//###########################################################################

#ifndef DSP281x_SCI_H
#define DSP281x_SCI_H


#ifdef __cplusplus
extern "C" {
#endif

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//

struct  SCICCR_BITS {        // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 


union SCICCR_REG {
   Uint16              all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {       // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16               all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {       // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16               all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {       // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERROR:1;         // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16               all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {      // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {        // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16              all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {       // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 SCIRST:1;          // 15     SCI reset rx/tx channels 

}; 

union SCIFFTX_REG {
   Uint16               all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {       // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXFFOVRCLR:1;      // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16               all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16               all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16               rsvd1;      // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16               rsvd2;      // reserved
   Uint16               rsvd3;      // reserved
   union SCIPRI_REG     SCIPRI;     // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#ifdef __cplusplus
}
#endif /* extern "C" */

#endif  // end of DSP281x_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人动漫精品一区二区| 日本在线播放一区二区三区| 亚洲成人一区二区在线观看| 日韩精品一二三| 高清国产一区二区| 欧美日韩一区二区在线观看 | 中文字幕视频一区二区三区久| 亚洲卡通动漫在线| 蜜桃视频一区二区三区在线观看| 国产成人免费在线| 欧美视频在线一区| 久久精品亚洲乱码伦伦中文| 亚洲一区二区视频| 精品在线播放午夜| 95精品视频在线| 日韩一区二区三区四区 | www.视频一区| 欧美丰满一区二区免费视频 | 色综合天天综合网天天看片| 日韩视频免费观看高清完整版在线观看 | 日韩美女啊v在线免费观看| 日韩av网站免费在线| 国产成人8x视频一区二区| 欧美性极品少妇| 欧美国产精品一区二区| 爽爽淫人综合网网站| 成人精品鲁一区一区二区| 欧美精品久久久久久久久老牛影院| 久久精品亚洲乱码伦伦中文| 日韩精品每日更新| 91美女片黄在线观看91美女| 久久综合色鬼综合色| 亚洲成人av资源| 97精品久久久久中文字幕 | 国产伦精品一区二区三区免费迷| 在线观看视频91| 中文字幕精品一区二区精品绿巨人 | 成人一道本在线| 91精品久久久久久久91蜜桃| 亚洲蜜臀av乱码久久精品蜜桃| 黄页网站大全一区二区| 欧美日韩电影在线| 日韩久久一区二区| 国产成人精品www牛牛影视| 欧美日韩成人在线一区| 亚洲日穴在线视频| 成人精品亚洲人成在线| 欧美精品一区二区三区高清aⅴ| 亚洲成av人综合在线观看| 99re视频精品| 国产精品伦理在线| 国产老女人精品毛片久久| 日韩欧美中文一区二区| 亚洲成人精品一区二区| 在线一区二区三区| √…a在线天堂一区| 粉嫩高潮美女一区二区三区| 欧美mv日韩mv| 蜜桃av一区二区| 91精品国产一区二区三区| 亚洲午夜激情网站| 在线观看视频91| 亚洲一区二区欧美日韩| 91福利在线播放| 一区二区日韩电影| 欧美在线不卡视频| 亚洲一区在线观看免费观看电影高清| 99re视频精品| 亚洲欧美日韩国产综合在线| av在线不卡观看免费观看| 亚洲欧洲www| 99精品欧美一区二区三区小说| 中国色在线观看另类| 粗大黑人巨茎大战欧美成人| 国产精品久久久久9999吃药| av成人免费在线| 亚洲黄色小说网站| 欧美日韩一卡二卡| 日本成人超碰在线观看| 日韩一本二本av| 久久99精品一区二区三区| 26uuu国产日韩综合| 国产一区啦啦啦在线观看| 久久精品亚洲一区二区三区浴池 | 九九视频精品免费| 欧美岛国在线观看| 激情六月婷婷久久| 日本一区二区电影| 99re热这里只有精品免费视频| 亚洲最新视频在线播放| 欧美影院精品一区| 美女一区二区视频| 久久精品日产第一区二区三区高清版 | 91精选在线观看| 九九九精品视频| 中文字幕电影一区| 色婷婷一区二区三区四区| 亚洲高清免费在线| 日韩精品一区二区三区视频播放 | 中文字幕亚洲区| 在线区一区二视频| 蜜臀久久99精品久久久久宅男| www日韩大片| 99re这里只有精品6| 性做久久久久久免费观看欧美| 欧美一区二区三区白人| 国产激情精品久久久第一区二区| 亚洲色图色小说| 制服丝袜亚洲网站| 国产高清视频一区| 亚洲伦理在线精品| 欧美一区二区三区四区视频| 国产成人精品在线看| 亚洲卡通动漫在线| 精品国产一区二区三区四区四| 成人av影视在线观看| 亚洲午夜精品久久久久久久久| 欧美不卡视频一区| 99久久精品国产一区| 日韩在线观看一区二区| 国产婷婷精品av在线| 欧洲一区二区av| 国产精品夜夜嗨| 亚洲成av人综合在线观看| 久久精品欧美一区二区三区麻豆| 在线观看免费成人| 国产乱一区二区| 亚洲二区视频在线| 国产色综合久久| 欧美精品vⅰdeose4hd| 成人免费黄色大片| 日本美女一区二区| 亚洲免费在线播放| 国产三级精品在线| 91精品国产乱| 成人h动漫精品一区二区| 日韩成人一区二区三区在线观看| 中文字幕日韩精品一区| 日韩欧美国产高清| 91久久久免费一区二区| 国产精品77777| 麻豆传媒一区二区三区| 一区二区在线观看视频在线观看| 精品三级av在线| 欧美日韩在线一区二区| 粉嫩13p一区二区三区| 日本午夜精品一区二区三区电影| 亚洲欧美色图小说| 国产日产欧美一区二区视频| 欧美一区二区三区男人的天堂| 97超碰欧美中文字幕| 国产精品综合一区二区三区| 日日骚欧美日韩| 一区二区免费视频| 国产精品免费丝袜| 国产丝袜美腿一区二区三区| 欧美电影精品一区二区| 在线电影一区二区三区| 欧洲av在线精品| 91麻豆产精品久久久久久| 风间由美一区二区三区在线观看 | 国产欧美日韩视频在线观看| 日韩精品一区二区三区视频播放| 欧美日韩免费一区二区三区 | 亚洲国产裸拍裸体视频在线观看乱了| 中文字幕欧美日韩一区| 精品成人一区二区三区四区| 欧美一区二区三区免费视频| 欧美日韩精品欧美日韩精品一| 91女神在线视频| 不卡视频一二三| 不卡欧美aaaaa| 成人av在线电影| 成人免费av资源| 成人综合婷婷国产精品久久蜜臀| 国产一区二区三区黄视频| 久久99九九99精品| 久久精品国产亚洲一区二区三区| 日韩电影一二三区| 日本欧美一区二区三区乱码| 日韩av中文字幕一区二区三区| 五月天久久比比资源色| 调教+趴+乳夹+国产+精品| 亚洲成人av中文| 日韩av一区二| 美国三级日本三级久久99| 久久激情五月激情| 久久精品av麻豆的观看方式| 玖玖九九国产精品| 国产最新精品精品你懂的| 国产一区二区三区av电影| 国产酒店精品激情| 成人国产视频在线观看| 91亚洲精品乱码久久久久久蜜桃| 91在线观看美女| 在线视频国内一区二区| 在线不卡欧美精品一区二区三区| 777奇米四色成人影色区| 欧美大黄免费观看| 欧美精品一区二区久久久|