亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? imx-regs.h

?? UBOOT 源碼
?? H
?? 第 1 頁 / 共 2 頁
字號:
#ifndef _IMX_REGS_H#define _IMX_REGS_H/* ------------------------------------------------------------------------ *  Motorola IMX system registers * ------------------------------------------------------------------------ * */# ifndef __ASSEMBLY__#  define __REG(x)	(*((volatile u32 *)(x)))# define __REG2(x,y)	\	( __builtin_constant_p(y) ? (__REG((x) + (y))) \			  : (*(volatile u32 *)((u32)&__REG(x) + (y))) )# else#  define __REG(x) (x)#  define __REG2(x,y) ((x)+(y))#endif#define IMX_IO_BASE		0x00200000/* *  Register BASEs, based on OFFSETs * */#define IMX_AIPI1_BASE             (0x00000 + IMX_IO_BASE)#define IMX_WDT_BASE               (0x01000 + IMX_IO_BASE)#define IMX_TIM1_BASE              (0x02000 + IMX_IO_BASE)#define IMX_TIM2_BASE              (0x03000 + IMX_IO_BASE)#define IMX_RTC_BASE               (0x04000 + IMX_IO_BASE)#define IMX_LCDC_BASE              (0x05000 + IMX_IO_BASE)#define IMX_UART1_BASE             (0x06000 + IMX_IO_BASE)#define IMX_UART2_BASE             (0x07000 + IMX_IO_BASE)#define IMX_PWM_BASE               (0x08000 + IMX_IO_BASE)#define IMX_DMAC_BASE              (0x09000 + IMX_IO_BASE)#define IMX_AIPI2_BASE             (0x10000 + IMX_IO_BASE)#define IMX_SIM_BASE               (0x11000 + IMX_IO_BASE)#define IMX_USBD_BASE              (0x12000 + IMX_IO_BASE)#define IMX_SPI1_BASE              (0x13000 + IMX_IO_BASE)#define IMX_MMC_BASE               (0x14000 + IMX_IO_BASE)#define IMX_ASP_BASE               (0x15000 + IMX_IO_BASE)#define IMX_BTA_BASE               (0x16000 + IMX_IO_BASE)#define IMX_I2C_BASE               (0x17000 + IMX_IO_BASE)#define IMX_SSI_BASE               (0x18000 + IMX_IO_BASE)#define IMX_SPI2_BASE              (0x19000 + IMX_IO_BASE)#define IMX_MSHC_BASE              (0x1A000 + IMX_IO_BASE)#define IMX_PLL_BASE               (0x1B000 + IMX_IO_BASE)#define IMX_SYSCTRL_BASE           (0x1B800 + IMX_IO_BASE)#define IMX_GPIO_BASE              (0x1C000 + IMX_IO_BASE)#define IMX_EIM_BASE               (0x20000 + IMX_IO_BASE)#define IMX_SDRAMC_BASE            (0x21000 + IMX_IO_BASE)#define IMX_MMA_BASE               (0x22000 + IMX_IO_BASE)#define IMX_AITC_BASE              (0x23000 + IMX_IO_BASE)#define IMX_CSI_BASE               (0x24000 + IMX_IO_BASE)/* Watchdog Registers*/#define WCR  __REG(IMX_WDT_BASE + 0x00) /* Watchdog Control Register */#define WSR  __REG(IMX_WDT_BASE + 0x04) /* Watchdog Service Register */#define WSTR __REG(IMX_WDT_BASE + 0x08) /* Watchdog Status Register  *//* SYSCTRL Registers */#define SIDR   __REG(IMX_SYSCTRL_BASE + 0x4) /* Silicon ID Register		    */#define FMCR   __REG(IMX_SYSCTRL_BASE + 0x8) /* Function Multiplex Control Register */#define GPCR   __REG(IMX_SYSCTRL_BASE + 0xC) /* Function Multiplex Control Register *//* Chip Select Registers */#define CS0U __REG(IMX_EIM_BASE)        /* Chip Select 0 Upper Register */#define CS0L __REG(IMX_EIM_BASE + 0x4)  /* Chip Select 0 Lower Register */#define CS1U __REG(IMX_EIM_BASE + 0x8)  /* Chip Select 1 Upper Register */#define CS1L __REG(IMX_EIM_BASE + 0xc)  /* Chip Select 1 Lower Register */#define CS2U __REG(IMX_EIM_BASE + 0x10) /* Chip Select 2 Upper Register */#define CS2L __REG(IMX_EIM_BASE + 0x14) /* Chip Select 2 Lower Register */#define CS3U __REG(IMX_EIM_BASE + 0x18) /* Chip Select 3 Upper Register */#define CS3L __REG(IMX_EIM_BASE + 0x1c) /* Chip Select 3 Lower Register */#define CS4U __REG(IMX_EIM_BASE + 0x20) /* Chip Select 4 Upper Register */#define CS4L __REG(IMX_EIM_BASE + 0x24) /* Chip Select 4 Lower Register */#define CS5U __REG(IMX_EIM_BASE + 0x28) /* Chip Select 5 Upper Register */#define CS5L __REG(IMX_EIM_BASE + 0x2c) /* Chip Select 5 Lower Register */#define EIM  __REG(IMX_EIM_BASE + 0x30) /* EIM Configuration Register *//* SDRAM controller registers */#define SDCTL0 __REG(IMX_SDRAMC_BASE)        /* SDRAM 0 Control Register */#define SDCTL1 __REG(IMX_SDRAMC_BASE + 0x4)  /* SDRAM 1 Control Register */#define SDMISC __REG(IMX_SDRAMC_BASE + 0x14) /* Miscellaneous Register */#define SDRST  __REG(IMX_SDRAMC_BASE + 0x18) /* SDRAM Reset Register *//* PLL registers */#define CSCR   __REG(IMX_PLL_BASE)        /* Clock Source Control Register */#define MPCTL0 __REG(IMX_PLL_BASE + 0x4)  /* MCU PLL Control Register 0 */#define MPCTL1 __REG(IMX_PLL_BASE + 0x8)  /* MCU PLL and System Clock Register 1 */#define SPCTL0 __REG(IMX_PLL_BASE + 0xc)  /* System PLL Control Register 0 */#define SPCTL1 __REG(IMX_PLL_BASE + 0x10) /* System PLL Control Register 1 */#define PCDR   __REG(IMX_PLL_BASE + 0x20) /* Peripheral Clock Divider Register */#define CSCR_MPLL_RESTART (1<<21)/* *  GPIO Module and I/O Multiplexer *  x = 0..3 for reg_A, reg_B, reg_C, reg_D */#define DDIR(x)    __REG2(IMX_GPIO_BASE + 0x00, ((x) & 3) << 8)#define OCR1(x)    __REG2(IMX_GPIO_BASE + 0x04, ((x) & 3) << 8)#define OCR2(x)    __REG2(IMX_GPIO_BASE + 0x08, ((x) & 3) << 8)#define ICONFA1(x) __REG2(IMX_GPIO_BASE + 0x0c, ((x) & 3) << 8)#define ICONFA2(x) __REG2(IMX_GPIO_BASE + 0x10, ((x) & 3) << 8)#define ICONFB1(x) __REG2(IMX_GPIO_BASE + 0x14, ((x) & 3) << 8)#define ICONFB2(x) __REG2(IMX_GPIO_BASE + 0x18, ((x) & 3) << 8)#define DR(x)      __REG2(IMX_GPIO_BASE + 0x1c, ((x) & 3) << 8)#define GIUS(x)    __REG2(IMX_GPIO_BASE + 0x20, ((x) & 3) << 8)#define SSR(x)     __REG2(IMX_GPIO_BASE + 0x24, ((x) & 3) << 8)#define ICR1(x)    __REG2(IMX_GPIO_BASE + 0x28, ((x) & 3) << 8)#define ICR2(x)    __REG2(IMX_GPIO_BASE + 0x2c, ((x) & 3) << 8)#define IMR(x)     __REG2(IMX_GPIO_BASE + 0x30, ((x) & 3) << 8)#define ISR(x)     __REG2(IMX_GPIO_BASE + 0x34, ((x) & 3) << 8)#define GPR(x)     __REG2(IMX_GPIO_BASE + 0x38, ((x) & 3) << 8)#define SWR(x)     __REG2(IMX_GPIO_BASE + 0x3c, ((x) & 3) << 8)#define PUEN(x)    __REG2(IMX_GPIO_BASE + 0x40, ((x) & 3) << 8)#define GPIO_PIN_MASK 0x1f#define GPIO_PORT_MASK (0x3 << 5)#define GPIO_PORTA (0<<5)#define GPIO_PORTB (1<<5)#define GPIO_PORTC (2<<5)#define GPIO_PORTD (3<<5)#define GPIO_OUT   (1<<7)#define GPIO_IN    (0<<7)#define GPIO_PUEN  (1<<8)#define GPIO_PF    (0<<9)#define GPIO_AF    (1<<9)#define GPIO_OCR_MASK (3<<10)#define GPIO_AIN   (0<<10)#define GPIO_BIN   (1<<10)#define GPIO_CIN   (2<<10)#define GPIO_GPIO  (3<<10)#define GPIO_AOUT  (1<<12)#define GPIO_BOUT  (1<<13)/* assignements for GPIO alternate/primary functions *//* FIXME: This list is not completed. The correct directions are * missing on some (many) pins */#define PA0_PF_A24           ( GPIO_PORTA | GPIO_PF | 0 )#define PA0_AIN_SPI2_CLK     ( GPIO_PORTA | GPIO_OUT | GPIO_AIN | 0 )#define PA0_AF_ETMTRACESYNC  ( GPIO_PORTA | GPIO_AF | 0 )#define PA1_AOUT_SPI2_RXD    ( GPIO_PORTA | GPIO_IN | GPIO_AOUT | 1 )#define PA1_PF_TIN           ( GPIO_PORTA | GPIO_PF | 1 )#define PA2_PF_PWM0          ( GPIO_PORTA | GPIO_OUT | GPIO_PF | 2 )#define PA3_PF_CSI_MCLK      ( GPIO_PORTA | GPIO_PF | 3 )#define PA4_PF_CSI_D0        ( GPIO_PORTA | GPIO_PF | 4 )#define PA5_PF_CSI_D1        ( GPIO_PORTA | GPIO_PF | 5 )#define PA6_PF_CSI_D2        ( GPIO_PORTA | GPIO_PF | 6 )#define PA7_PF_CSI_D3        ( GPIO_PORTA | GPIO_PF | 7 )#define PA8_PF_CSI_D4        ( GPIO_PORTA | GPIO_PF | 8 )#define PA9_PF_CSI_D5        ( GPIO_PORTA | GPIO_PF | 9 )#define PA10_PF_CSI_D6       ( GPIO_PORTA | GPIO_PF | 10 )#define PA11_PF_CSI_D7       ( GPIO_PORTA | GPIO_PF | 11 )#define PA12_PF_CSI_VSYNC    ( GPIO_PORTA | GPIO_PF | 12 )#define PA13_PF_CSI_HSYNC    ( GPIO_PORTA | GPIO_PF | 13 )#define PA14_PF_CSI_PIXCLK   ( GPIO_PORTA | GPIO_PF | 14 )#define PA15_PF_I2C_SDA      ( GPIO_PORTA | GPIO_OUT | GPIO_PF | 15 )#define PA16_PF_I2C_SCL      ( GPIO_PORTA | GPIO_OUT | GPIO_PF | 16 )#define PA17_AF_ETMTRACEPKT4 ( GPIO_PORTA | GPIO_AF | 17 )#define PA17_AIN_SPI2_SS     ( GPIO_PORTA | GPIO_AIN | 17 )#define PA18_AF_ETMTRACEPKT5 ( GPIO_PORTA | GPIO_AF | 18 )#define PA19_AF_ETMTRACEPKT6 ( GPIO_PORTA | GPIO_AF | 19 )#define PA20_AF_ETMTRACEPKT7 ( GPIO_PORTA | GPIO_AF | 20 )#define PA21_PF_A0           ( GPIO_PORTA | GPIO_PF | 21 )#define PA22_PF_CS4          ( GPIO_PORTA | GPIO_PF | 22 )#define PA23_PF_CS5          ( GPIO_PORTA | GPIO_PF | 23 )#define PA24_PF_A16          ( GPIO_PORTA | GPIO_PF | 24 )#define PA24_AF_ETMTRACEPKT0 ( GPIO_PORTA | GPIO_AF | 24 )#define PA25_PF_A17          ( GPIO_PORTA | GPIO_PF | 25 )#define PA25_AF_ETMTRACEPKT1 ( GPIO_PORTA | GPIO_AF | 25 )#define PA26_PF_A18          ( GPIO_PORTA | GPIO_PF | 26 )#define PA26_AF_ETMTRACEPKT2 ( GPIO_PORTA | GPIO_AF | 26 )#define PA27_PF_A19          ( GPIO_PORTA | GPIO_PF | 27 )#define PA27_AF_ETMTRACEPKT3 ( GPIO_PORTA | GPIO_AF | 27 )#define PA28_PF_A20          ( GPIO_PORTA | GPIO_PF | 28 )#define PA28_AF_ETMPIPESTAT0 ( GPIO_PORTA | GPIO_AF | 28 )#define PA29_PF_A21          ( GPIO_PORTA | GPIO_PF | 29 )#define PA29_AF_ETMPIPESTAT1 ( GPIO_PORTA | GPIO_AF | 29 )#define PA30_PF_A22          ( GPIO_PORTA | GPIO_PF | 30 )#define PA30_AF_ETMPIPESTAT2 ( GPIO_PORTA | GPIO_AF | 30 )#define PA31_PF_A23          ( GPIO_PORTA | GPIO_PF | 31 )#define PA31_AF_ETMTRACECLK  ( GPIO_PORTA | GPIO_AF | 31 )#define PB8_PF_SD_DAT0       ( GPIO_PORTB | GPIO_PF | GPIO_PUEN | 8 )#define PB8_AF_MS_PIO        ( GPIO_PORTB | GPIO_AF | 8 )#define PB9_PF_SD_DAT1       ( GPIO_PORTB | GPIO_PF | GPIO_PUEN  | 9 )#define PB9_AF_MS_PI1        ( GPIO_PORTB | GPIO_AF | 9 )#define PB10_PF_SD_DAT2      ( GPIO_PORTB | GPIO_PF | GPIO_PUEN  | 10 )#define PB10_AF_MS_SCLKI     ( GPIO_PORTB | GPIO_AF | 10 )#define PB11_PF_SD_DAT3      ( GPIO_PORTB | GPIO_PF | GPIO_PUEN  | 11 )#define PB11_AF_MS_SDIO      ( GPIO_PORTB | GPIO_AF | 11 )#define PB12_PF_SD_CLK       ( GPIO_PORTB | GPIO_PF | GPIO_OUT | 12 )#define PB12_AF_MS_SCLK0     ( GPIO_PORTB | GPIO_AF | 12 )#define PB13_PF_SD_CMD       ( GPIO_PORTB | GPIO_PF | GPIO_OUT | GPIO_PUEN | 13 )#define PB13_AF_MS_BS        ( GPIO_PORTB | GPIO_AF | 13 )#define PB14_AF_SSI_RXFS     ( GPIO_PORTB | GPIO_AF | 14 )#define PB15_AF_SSI_RXCLK    ( GPIO_PORTB | GPIO_AF | 15 )#define PB16_AF_SSI_RXDAT    ( GPIO_PORTB | GPIO_IN | GPIO_AF | 16 )#define PB17_AF_SSI_TXDAT    ( GPIO_PORTB | GPIO_OUT | GPIO_AF | 17 )#define PB18_AF_SSI_TXFS     ( GPIO_PORTB | GPIO_AF | 18 )#define PB19_AF_SSI_TXCLK    ( GPIO_PORTB | GPIO_AF | 19 )#define PB20_PF_USBD_AFE     ( GPIO_PORTB | GPIO_PF | 20 )#define PB21_PF_USBD_OE      ( GPIO_PORTB | GPIO_PF | 21 )#define PB22_PFUSBD_RCV      ( GPIO_PORTB | GPIO_PF | 22 )#define PB23_PF_USBD_SUSPND  ( GPIO_PORTB | GPIO_PF | 23 )#define PB24_PF_USBD_VP      ( GPIO_PORTB | GPIO_PF | 24 )#define PB25_PF_USBD_VM      ( GPIO_PORTB | GPIO_PF | 25 )#define PB26_PF_USBD_VPO     ( GPIO_PORTB | GPIO_PF | 26 )#define PB27_PF_USBD_VMO     ( GPIO_PORTB | GPIO_PF | 27 )#define PB28_PF_UART2_CTS    ( GPIO_PORTB | GPIO_OUT | GPIO_PF | 28 )#define PB29_PF_UART2_RTS    ( GPIO_PORTB | GPIO_IN | GPIO_PF | 29 )#define PB30_PF_UART2_TXD    ( GPIO_PORTB | GPIO_OUT | GPIO_PF | 30 )#define PB31_PF_UART2_RXD    ( GPIO_PORTB | GPIO_IN | GPIO_PF | 31 )#define PC3_PF_SSI_RXFS      ( GPIO_PORTC | GPIO_PF | 3 )#define PC4_PF_SSI_RXCLK     ( GPIO_PORTC | GPIO_PF | 4 )#define PC5_PF_SSI_RXDAT     ( GPIO_PORTC | GPIO_IN | GPIO_PF | 5 )#define PC6_PF_SSI_TXDAT     ( GPIO_PORTC | GPIO_OUT | GPIO_PF | 6 )#define PC7_PF_SSI_TXFS      ( GPIO_PORTC | GPIO_PF | 7 )#define PC8_PF_SSI_TXCLK     ( GPIO_PORTC | GPIO_PF | 8 )#define PC9_PF_UART1_CTS     ( GPIO_PORTC | GPIO_OUT | GPIO_PF | 9 )#define PC10_PF_UART1_RTS    ( GPIO_PORTC | GPIO_IN | GPIO_PF | 10 )#define PC11_PF_UART1_TXD    ( GPIO_PORTC | GPIO_OUT | GPIO_PF | 11 )#define PC12_PF_UART1_RXD    ( GPIO_PORTC | GPIO_IN | GPIO_PF | 12 )#define PC13_PF_SPI1_SPI_RDY ( GPIO_PORTC | GPIO_PF | 13 )#define PC14_PF_SPI1_SCLK    ( GPIO_PORTC | GPIO_PF | 14 )#define PC15_PF_SPI1_SS      ( GPIO_PORTC | GPIO_PF | 15 )#define PC16_PF_SPI1_MISO    ( GPIO_PORTC | GPIO_PF | 16 )#define PC17_PF_SPI1_MOSI    ( GPIO_PORTC | GPIO_PF | 17 )#define PD6_PF_LSCLK         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 6 )#define PD7_PF_REV           ( GPIO_PORTD | GPIO_PF | 7 )#define PD7_AF_UART2_DTR     ( GPIO_PORTD | GPIO_IN | GPIO_AF | 7 )#define PD7_AIN_SPI2_SCLK    ( GPIO_PORTD | GPIO_AIN | 7 )#define PD8_PF_CLS           ( GPIO_PORTD | GPIO_PF | 8 )#define PD8_AF_UART2_DCD     ( GPIO_PORTD | GPIO_OUT | GPIO_AF | 8 )#define PD8_AIN_SPI2_SS      ( GPIO_PORTD | GPIO_AIN | 8 )#define PD9_PF_PS            ( GPIO_PORTD | GPIO_PF | 9 )#define PD9_AF_UART2_RI      ( GPIO_PORTD | GPIO_OUT | GPIO_AF | 9 )#define PD9_AOUT_SPI2_RXD    ( GPIO_PORTD | GPIO_IN | GPIO_AOUT | 9 )#define PD10_PF_SPL_SPR      ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 10 )#define PD10_AF_UART2_DSR    ( GPIO_PORTD | GPIO_OUT | GPIO_AF | 10 )#define PD10_AIN_SPI2_TXD    ( GPIO_PORTD | GPIO_OUT | GPIO_AIN | 10 )#define PD11_PF_CONTRAST     ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 11 )#define PD12_PF_ACD_OE       ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 12 )#define PD13_PF_LP_HSYNC     ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 13 )#define PD14_PF_FLM_VSYNC    ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 14 )#define PD15_PF_LD0          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 15 )#define PD16_PF_LD1          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 16 )#define PD17_PF_LD2          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 17 )#define PD18_PF_LD3          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 18 )#define PD19_PF_LD4          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 19 )#define PD20_PF_LD5          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 20 )#define PD21_PF_LD6          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 21 )#define PD22_PF_LD7          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 22 )#define PD23_PF_LD8          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 23 )#define PD24_PF_LD9          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 24 )#define PD25_PF_LD10         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 25 )#define PD26_PF_LD11         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 26 )#define PD27_PF_LD12         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 27 )#define PD28_PF_LD13         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 28 )#define PD29_PF_LD14         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 29 )#define PD30_PF_LD15         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 30 )#define PD31_PF_TMR2OUT      ( GPIO_PORTD | GPIO_PF | 31 )#define PD31_BIN_SPI2_TXD    ( GPIO_PORTD | GPIO_BIN | 31 )/* *  DMA Controller */#define DCR     __REG(IMX_DMAC_BASE +0x00)	/* DMA Control Register */#define DISR    __REG(IMX_DMAC_BASE +0x04)	/* DMA Interrupt status Register */#define DIMR    __REG(IMX_DMAC_BASE +0x08)	/* DMA Interrupt mask Register */#define DBTOSR  __REG(IMX_DMAC_BASE +0x0c)	/* DMA Burst timeout status Register */#define DRTOSR  __REG(IMX_DMAC_BASE +0x10)	/* DMA Request timeout Register */#define DSESR   __REG(IMX_DMAC_BASE +0x14)	/* DMA Transfer Error Status Register */#define DBOSR   __REG(IMX_DMAC_BASE +0x18)	/* DMA Buffer overflow status Register */#define DBTOCR  __REG(IMX_DMAC_BASE +0x1c)	/* DMA Burst timeout control Register */#define WSRA    __REG(IMX_DMAC_BASE +0x40)	/* W-Size Register A */#define XSRA    __REG(IMX_DMAC_BASE +0x44)	/* X-Size Register A */#define YSRA    __REG(IMX_DMAC_BASE +0x48)	/* Y-Size Register A */#define WSRB    __REG(IMX_DMAC_BASE +0x4c)	/* W-Size Register B */#define XSRB    __REG(IMX_DMAC_BASE +0x50)	/* X-Size Register B */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91在线国产观看| 国产成人精品免费在线| 亚洲图片激情小说| 国产嫩草影院久久久久| 欧美大尺度电影在线| 国产女主播在线一区二区| 91精品国产色综合久久不卡电影| 欧美亚洲国产一区在线观看网站| 在线亚洲人成电影网站色www| 色综合 综合色| 欧美午夜精品免费| 欧美片网站yy| 精品国产免费视频| 日本一区二区三区视频视频| 亚洲欧洲精品成人久久奇米网| 中文字幕一区二区三| 悠悠色在线精品| 蜜桃视频免费观看一区| 精品在线视频一区| 丰满放荡岳乱妇91ww| 91国产免费观看| 日韩欧美国产综合一区| 久久久五月婷婷| 亚洲视频香蕉人妖| 视频一区国产视频| 国产成人综合精品三级| 色综合久久综合中文综合网| 欧美日本一区二区在线观看| 久久日韩粉嫩一区二区三区| 亚洲丝袜自拍清纯另类| 一区二区三区免费| 精品中文字幕一区二区小辣椒 | 欧美做爰猛烈大尺度电影无法无天| 欧美视频中文字幕| 精品国产乱码久久久久久久 | www.欧美.com| 欧美夫妻性生活| 欧美大片一区二区三区| 亚洲欧洲精品天堂一级| 日韩中文字幕av电影| 成人精品视频网站| 日韩精品在线网站| 亚洲精品精品亚洲| 国产一区二区三区久久久 | 色婷婷久久综合| 精品久久久久久久久久久久久久久| 国产精品视频一二三| 日本不卡视频在线| 色狠狠桃花综合| 亚洲国产高清aⅴ视频| 日一区二区三区| 99久久婷婷国产综合精品电影| 欧美成人精品3d动漫h| 亚洲一区影音先锋| 97se亚洲国产综合自在线| 久久久久久久av麻豆果冻| 日韩有码一区二区三区| 色偷偷88欧美精品久久久| 国产欧美一区二区精品性色超碰 | 精品一区二区三区在线播放| 91久久精品国产91性色tv| 国产精品三级视频| 激情五月婷婷综合网| 日韩视频免费直播| 视频在线观看91| 欧美日韩国产一级二级| 亚洲人成人一区二区在线观看| 粉嫩aⅴ一区二区三区四区五区| 欧美一级在线免费| 美女网站色91| 日韩一区二区三区精品视频 | 欧美变态口味重另类| 丝袜亚洲精品中文字幕一区| 欧美美女喷水视频| 三级影片在线观看欧美日韩一区二区| 在线区一区二视频| 亚洲精品成人a在线观看| 91看片淫黄大片一级在线观看| 中文字幕中文字幕一区二区 | 亚洲精品成人在线| 在线一区二区观看| 爽好久久久欧美精品| 91精品久久久久久久91蜜桃 | 91久久精品一区二区二区| 日本一区二区三区高清不卡| 国产91精品一区二区麻豆亚洲| 中文在线免费一区三区高中清不卡| 国产69精品久久99不卡| 亚洲视频每日更新| 欧美日韩在线综合| 日av在线不卡| 国产午夜精品久久久久久久 | 五月天丁香久久| 91精品国产综合久久精品性色| 久久精品国产精品亚洲红杏| 久久这里只有精品6| 白白色 亚洲乱淫| 亚洲丝袜另类动漫二区| 欧美福利一区二区| 国产成人免费视频精品含羞草妖精| 亚洲欧洲日产国码二区| 欧美日韩高清一区| 国产老肥熟一区二区三区| 一区二区高清视频在线观看| 91精品国产综合久久香蕉的特点| 国产麻豆成人传媒免费观看| 亚洲欧美日韩一区二区三区在线观看| 在线电影一区二区三区| 国产成+人+日韩+欧美+亚洲| 亚洲自拍偷拍综合| 久久综合狠狠综合久久综合88| 97久久精品人人做人人爽50路| 日韩二区在线观看| 国产精品看片你懂得| 日韩一区二区在线看片| 色综合咪咪久久| 韩国视频一区二区| 亚洲电影欧美电影有声小说| 国产免费观看久久| 在线播放亚洲一区| 一本大道久久a久久综合| 久久福利资源站| 午夜av一区二区三区| 亚洲欧美日韩成人高清在线一区| 精品国产乱码久久久久久影片| 在线精品视频一区二区三四| 成人开心网精品视频| 蜜桃视频一区二区三区在线观看| 亚洲美女淫视频| 中文字幕的久久| 久久这里只有精品6| 欧美美女bb生活片| 欧美视频在线观看一区| 欧美揉bbbbb揉bbbbb| 成人深夜福利app| 国产麻豆91精品| 久久99精品国产.久久久久久| 亚洲h动漫在线| 亚洲激情男女视频| 自拍偷拍国产精品| 欧美国产一区视频在线观看| 2023国产精品| 欧美tickle裸体挠脚心vk| 欧美一区二区三区在线观看视频| 日本韩国欧美在线| 91久久人澡人人添人人爽欧美| 99精品在线免费| av中文字幕在线不卡| 不卡电影一区二区三区| 福利一区在线观看| 成人免费黄色大片| 99久久久久免费精品国产| 97se亚洲国产综合在线| 色美美综合视频| 91精彩视频在线观看| 欧美丝袜丝交足nylons图片| 欧美唯美清纯偷拍| 在线成人午夜影院| 日韩一级免费一区| 久久久久久一二三区| 欧美国产精品久久| 亚洲欧美怡红院| 亚洲一区二区三区自拍| 亚洲成人福利片| 久久精品二区亚洲w码| 国产剧情av麻豆香蕉精品| 成人动漫一区二区| 欧洲精品在线观看| 欧美一区二区三区在线| 久久免费看少妇高潮| 国产精品欧美极品| 伊人夜夜躁av伊人久久| 午夜精品影院在线观看| 精品一区中文字幕| 成人av资源站| 69堂精品视频| 欧美国产日产图区| 亚洲一区二区三区免费视频| 美女视频一区在线观看| 国产91丝袜在线观看| 欧美性色黄大片| 精品免费视频一区二区| 亚洲日本一区二区| 免费一级片91| 不卡的av在线播放| 日韩一级片在线观看| 亚洲麻豆国产自偷在线| 日韩 欧美一区二区三区| 成人激情视频网站| 91精品综合久久久久久| 国产精品乱人伦| 老汉av免费一区二区三区 | 精品视频一区三区九区| 久久久午夜电影| 三级在线观看一区二区| 成人毛片视频在线观看| 日韩女优视频免费观看| 一区二区三区日韩精品| 国v精品久久久网| 91精品国产手机|