亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? DEC_2812的最簡單測試程序,在原來的程序上經過更改
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久久高清一区二区三区| 日韩欧美国产精品一区| 国产激情一区二区三区| 青青草精品视频| 日本午夜精品视频在线观看 | 国产精品无遮挡| 精品国产伦一区二区三区免费| 欧美狂野另类xxxxoooo| 欧洲另类一二三四区| 欧美天天综合网| 欧美天堂一区二区三区| 7777女厕盗摄久久久| 欧美大胆人体bbbb| 久久久国产精品麻豆 | 成人激情文学综合网| 丁香激情综合五月| 91麻豆成人久久精品二区三区| 色综合久久中文综合久久牛| 欧美色欧美亚洲另类二区| 67194成人在线观看| 欧美成人video| 欧美激情资源网| 亚洲另类一区二区| 欧美a一区二区| 成人av资源下载| 欧美日韩久久不卡| 久久人人超碰精品| 一区二区三区四区乱视频| 亚洲成人午夜影院| 国产毛片精品一区| 色噜噜狠狠色综合欧洲selulu| 欧美久久久久免费| 国产精品污网站| 亚洲二区视频在线| 国产精品影视网| 欧洲一区二区三区免费视频| 日韩视频一区在线观看| 中文字幕欧美国产| 日韩精品一级二级| 91在线视频官网| 欧美成人a∨高清免费观看| 亚洲日本一区二区| 韩国欧美国产1区| 欧美亚洲综合另类| 欧美国产丝袜视频| 奇米精品一区二区三区在线观看一 | 国产精品久久久久久久久免费丝袜 | 韩国av一区二区| 欧美性一级生活| 国产欧美视频一区二区三区| 亚洲成人动漫在线免费观看| 高清日韩电视剧大全免费| 91精品国产免费| 亚洲乱码日产精品bd| 国产伦精品一区二区三区在线观看 | 久久久99久久| 日韩高清在线电影| 欧美日韩精品免费观看视频| 中文字幕亚洲精品在线观看| 国产一区二区导航在线播放| 7777女厕盗摄久久久| 亚洲国产综合色| 色88888久久久久久影院按摩 | 一本色道综合亚洲| 欧美国产视频在线| 国产乱人伦偷精品视频免下载| 91精品国产综合久久久久久久久久 | 欧美日韩精品电影| 亚洲日本在线看| av日韩在线网站| 国产精品每日更新在线播放网址| 久久国产精品99久久久久久老狼| 在线成人av影院| 天堂在线一区二区| 欧美一区二区三区在线观看| 亚洲福利一二三区| 7777精品伊人久久久大香线蕉的 | 久久久精品中文字幕麻豆发布| 日韩av电影免费观看高清完整版在线观看| 色狠狠桃花综合| 夜夜嗨av一区二区三区网页| 日本精品一区二区三区四区的功能| 国产精品久久久久婷婷二区次| 国产999精品久久久久久绿帽| 久久久久亚洲蜜桃| 国产成人亚洲综合a∨婷婷图片| 久久亚洲综合av| 成人丝袜18视频在线观看| 亚洲图片你懂的| 欧美亚洲高清一区| 日韩国产高清在线| 久久久久久久性| 99精品偷自拍| 亚洲bt欧美bt精品| 日韩美女天天操| 成人影视亚洲图片在线| 中文字幕日韩av资源站| 91高清视频在线| 奇米综合一区二区三区精品视频| 久久午夜色播影院免费高清| www..com久久爱| 午夜国产精品一区| 久久久99免费| 色婷婷精品大在线视频| 日韩成人av影视| 中文字幕av在线一区二区三区| 色丁香久综合在线久综合在线观看| 亚洲成人激情av| 国产夜色精品一区二区av| 色伊人久久综合中文字幕| 奇米777欧美一区二区| 国产精品―色哟哟| 在线不卡中文字幕播放| 国产成人精品一区二区三区网站观看| 亚洲人成网站精品片在线观看| 欧美日韩视频在线观看一区二区三区 | 国产不卡免费视频| 亚洲成人动漫在线免费观看| 久久久久97国产精华液好用吗| 欧美性受xxxx| 成人黄色小视频| 久久精品国内一区二区三区| 亚洲日穴在线视频| 久久久国产午夜精品| 91精品国产乱码| 欧美性猛交xxxxxx富婆| 国产传媒日韩欧美成人| 日韩精品欧美精品| 亚洲综合图片区| 国产精品入口麻豆原神| 日韩精品一区二| 欧美另类videos死尸| 一本到一区二区三区| 国产福利不卡视频| 久久国产精品免费| 日韩电影在线免费看| 亚洲精品国产精品乱码不99| 国产欧美精品区一区二区三区| 日韩一区二区精品| 欧美日本在线一区| 日本韩国精品在线| 不卡一区二区三区四区| 国产精品一区二区男女羞羞无遮挡 | 成人免费av网站| 国产米奇在线777精品观看| 日韩电影一区二区三区| 亚洲va欧美va人人爽| 一区二区三区在线视频观看 | 免费在线观看一区| 午夜亚洲国产au精品一区二区| 亚洲欧美日韩一区| 中文字幕中文在线不卡住| 中文字幕精品一区二区精品绿巨人 | 欧美成人video| 欧美成人精品福利| 欧美mv和日韩mv国产网站| 日韩欧美国产电影| 精品国产乱码久久久久久久| 精品久久国产老人久久综合| 日韩一本二本av| 日韩三级视频中文字幕| 欧美精品一区二区三区在线| 26uuu国产一区二区三区| 亚洲精品一区在线观看| 国产日韩亚洲欧美综合| 国产精品久久久久久久久久久免费看 | 石原莉奈在线亚洲三区| 亚洲18色成人| 蜜桃在线一区二区三区| 国精产品一区一区三区mba视频| 国产乱人伦偷精品视频免下载| 国产经典欧美精品| 91美女视频网站| 欧美疯狂性受xxxxx喷水图片| 欧美一卡二卡三卡四卡| 久久蜜桃香蕉精品一区二区三区| 久久精品亚洲麻豆av一区二区| 国产精品免费aⅴ片在线观看| 亚洲天堂久久久久久久| 天使萌一区二区三区免费观看| 麻豆一区二区在线| 成人国产精品免费观看动漫| 欧美日韩一区二区三区在线看| 日韩一区二区三区四区| 日本一区二区三区国色天香 | 丁香另类激情小说| 欧洲av在线精品| 精品成人在线观看| 亚洲日本一区二区三区| 日韩激情一区二区| 成人一级片在线观看| 欧美精品tushy高清| 久久久激情视频| 亚洲午夜久久久久久久久久久| 精品亚洲aⅴ乱码一区二区三区| 99久久久精品| 久久新电视剧免费观看| 午夜影院久久久| www.欧美精品一二区| 欧美第一区第二区|