亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? stm32f10x_rcc.c

?? STM32_TIM1_Example
?? C
?? 第 1 頁 / 共 3 頁
字號:
*                       - 0x00: HSI used as system clock
*                       - 0x04: HSE used as system clock
*                       - 0x08: PLL used as system clock
*******************************************************************************/
u8 RCC_GetSYSCLKSource(void)
{
  return ((u8)(RCC->CFGR & CFGR_SWS_Mask));
}

/*******************************************************************************
* Function Name  : RCC_HCLKConfig
* Description    : Configures the AHB clock (HCLK).
* Input          : - RCC_HCLK: defines the AHB clock. This clock is derived
*                    from the system clock (SYSCLK).
*                    This parameter can be one of the following values:
*                       - RCC_SYSCLK_Div1: AHB clock = SYSCLK
*                       - RCC_SYSCLK_Div2: AHB clock = SYSCLK/2
*                       - RCC_SYSCLK_Div4: AHB clock = SYSCLK/4
*                       - RCC_SYSCLK_Div8: AHB clock = SYSCLK/8
*                       - RCC_SYSCLK_Div16: AHB clock = SYSCLK/16
*                       - RCC_SYSCLK_Div64: AHB clock = SYSCLK/64
*                       - RCC_SYSCLK_Div128: AHB clock = SYSCLK/128
*                       - RCC_SYSCLK_Div256: AHB clock = SYSCLK/256
*                       - RCC_SYSCLK_Div512: AHB clock = SYSCLK/512
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_HCLKConfig(u32 RCC_HCLK)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert_param(IS_RCC_HCLK(RCC_HCLK));

  tmpreg = RCC->CFGR;

  /* Clear HPRE[7:4] bits */
  tmpreg &= CFGR_HPRE_Reset_Mask;

  /* Set HPRE[7:4] bits according to RCC_HCLK value */
  tmpreg |= RCC_HCLK;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_PCLK1Config
* Description    : Configures the Low Speed APB clock (PCLK1).
* Input          : - RCC_PCLK1: defines the APB1 clock. This clock is derived
*                    from the AHB clock (HCLK).
*                    This parameter can be one of the following values:
*                       - RCC_HCLK_Div1: APB1 clock = HCLK
*                       - RCC_HCLK_Div2: APB1 clock = HCLK/2
*                       - RCC_HCLK_Div4: APB1 clock = HCLK/4
*                       - RCC_HCLK_Div8: APB1 clock = HCLK/8
*                       - RCC_HCLK_Div16: APB1 clock = HCLK/16
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_PCLK1Config(u32 RCC_PCLK1)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert_param(IS_RCC_PCLK(RCC_PCLK1));

  tmpreg = RCC->CFGR;

  /* Clear PPRE1[10:8] bits */
  tmpreg &= CFGR_PPRE1_Reset_Mask;

  /* Set PPRE1[10:8] bits according to RCC_PCLK1 value */
  tmpreg |= RCC_PCLK1;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_PCLK2Config
* Description    : Configures the High Speed APB clock (PCLK2).
* Input          : - RCC_PCLK2: defines the APB2 clock. This clock is derived
*                    from the AHB clock (HCLK).
*                    This parameter can be one of the following values:
*                       - RCC_HCLK_Div1: APB2 clock = HCLK
*                       - RCC_HCLK_Div2: APB2 clock = HCLK/2
*                       - RCC_HCLK_Div4: APB2 clock = HCLK/4
*                       - RCC_HCLK_Div8: APB2 clock = HCLK/8
*                       - RCC_HCLK_Div16: APB2 clock = HCLK/16
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_PCLK2Config(u32 RCC_PCLK2)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert_param(IS_RCC_PCLK(RCC_PCLK2));

  tmpreg = RCC->CFGR;

  /* Clear PPRE2[13:11] bits */
  tmpreg &= CFGR_PPRE2_Reset_Mask;

  /* Set PPRE2[13:11] bits according to RCC_PCLK2 value */
  tmpreg |= RCC_PCLK2 << 3;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_ITConfig
* Description    : Enables or disables the specified RCC interrupts.
* Input          : - RCC_IT: specifies the RCC interrupt sources to be enabled
*                    or disabled.
*                    This parameter can be any combination of the following values:
*                       - RCC_IT_LSIRDY: LSI ready interrupt
*                       - RCC_IT_LSERDY: LSE ready interrupt
*                       - RCC_IT_HSIRDY: HSI ready interrupt
*                       - RCC_IT_HSERDY: HSE ready interrupt
*                       - RCC_IT_PLLRDY: PLL ready interrupt
*                  - NewState: new state of the specified RCC interrupts.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_ITConfig(u8 RCC_IT, FunctionalState NewState)
{
  /* Check the parameters */
  assert_param(IS_RCC_IT(RCC_IT));
  assert_param(IS_FUNCTIONAL_STATE(NewState));

  if (NewState != DISABLE)
  {
    /* Perform Byte access to RCC_CIR[12:8] bits to enable the selected interrupts */
    *(vu8 *) 0x40021009 |= RCC_IT;
  }
  else
  {
    /* Perform Byte access to RCC_CIR[12:8] bits to disable the selected interrupts */
    *(vu8 *) 0x40021009 &= ~(u32)RCC_IT;
  }
}

/*******************************************************************************
* Function Name  : RCC_USBCLKConfig
* Description    : Configures the USB clock (USBCLK).
* Input          : - RCC_USBCLKSource: specifies the USB clock source. This clock
*                    is derived from the PLL output.
*                    This parameter can be one of the following values:
*                       - RCC_USBCLKSource_PLLCLK_1Div5: PLL clock divided by 1,5
*                         selected as USB clock source
*                       - RCC_USBCLKSource_PLLCLK_Div1: PLL clock selected as USB
*                         clock source
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_USBCLKConfig(u32 RCC_USBCLKSource)
{
  /* Check the parameters */
  assert_param(IS_RCC_USBCLK_SOURCE(RCC_USBCLKSource));

  *(vu32 *) CFGR_USBPRE_BB = RCC_USBCLKSource;
}

/*******************************************************************************
* Function Name  : RCC_ADCCLKConfig
* Description    : Configures the ADC clock (ADCCLK).
* Input          : - RCC_ADCCLK: defines the ADC clock. This clock is derived
*                    from the APB2 clock (PCLK2).
*                    This parameter can be one of the following values:
*                       - RCC_PCLK2_Div2: ADC clock = PCLK2/2
*                       - RCC_PCLK2_Div4: ADC clock = PCLK2/4
*                       - RCC_PCLK2_Div6: ADC clock = PCLK2/6
*                       - RCC_PCLK2_Div8: ADC clock = PCLK2/8
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_ADCCLKConfig(u32 RCC_ADCCLK)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert_param(IS_RCC_ADCCLK(RCC_ADCCLK));

  tmpreg = RCC->CFGR;

  /* Clear ADCPRE[15:14] bits */
  tmpreg &= CFGR_ADCPRE_Reset_Mask;

  /* Set ADCPRE[15:14] bits according to RCC_ADCCLK value */
  tmpreg |= RCC_ADCCLK;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_LSEConfig
* Description    : Configures the External Low Speed oscillator (LSE).
* Input          : - RCC_LSE: specifies the new state of the LSE.
*                    This parameter can be one of the following values:
*                       - RCC_LSE_OFF: LSE oscillator OFF
*                       - RCC_LSE_ON: LSE oscillator ON
*                       - RCC_LSE_Bypass: LSE oscillator bypassed with external
*                         clock
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_LSEConfig(u32 RCC_LSE)
{
  /* Check the parameters */
  assert_param(IS_RCC_LSE(RCC_LSE));

  /* Reset LSEON and LSEBYP bits before configuring the LSE ------------------*/
  /* Reset LSEON bit */
  *(vu8 *) BDCR_BASE = RCC_LSE_OFF;

  /* Reset LSEBYP bit */
  *(vu8 *) BDCR_BASE = RCC_LSE_OFF;

  /* Configure LSE (RCC_LSE_OFF is already covered by the code section above) */
  switch(RCC_LSE)
  {
    case RCC_LSE_ON:
      /* Set LSEON bit */
      *(vu8 *) BDCR_BASE = RCC_LSE_ON;
      break;
      
    case RCC_LSE_Bypass:
      /* Set LSEBYP and LSEON bits */
      *(vu8 *) BDCR_BASE = RCC_LSE_Bypass | RCC_LSE_ON;
      break;            
      
    default:
      break;      
  }
}

/*******************************************************************************
* Function Name  : RCC_LSICmd
* Description    : Enables or disables the Internal Low Speed oscillator (LSI).
*                  LSI can not be disabled if the IWDG is running.
* Input          : - NewState: new state of the LSI.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_LSICmd(FunctionalState NewState)
{
  /* Check the parameters */
  assert_param(IS_FUNCTIONAL_STATE(NewState));

  *(vu32 *) CSR_LSION_BB = (u32)NewState;
}

/*******************************************************************************
* Function Name  : RCC_RTCCLKConfig
* Description    : Configures the RTC clock (RTCCLK).
*                  Once the RTC clock is selected it can抰 be changed unless the
*                  Backup domain is reset.
* Input          : - RCC_RTCCLKSource: specifies the RTC clock source.
*                    This parameter can be one of the following values:
*                       - RCC_RTCCLKSource_LSE: LSE selected as RTC clock
*                       - RCC_RTCCLKSource_LSI: LSI selected as RTC clock
*                       - RCC_RTCCLKSource_HSE_Div128: HSE clock divided by 128
*                         selected as RTC clock
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_RTCCLKConfig(u32 RCC_RTCCLKSource)
{
  /* Check the parameters */
  assert_param(IS_RCC_RTCCLK_SOURCE(RCC_RTCCLKSource));

  /* Select the RTC clock source */
  RCC->BDCR |= RCC_RTCCLKSource;
}

/*******************************************************************************
* Function Name  : RCC_RTCCLKCmd
* Description    : Enables or disables the RTC clock.
*                  This function must be used only after the RTC clock was
*                  selected using the RCC_RTCCLKConfig function.
* Input          : - NewState: new state of the RTC clock.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_RTCCLKCmd(FunctionalState NewState)
{
  /* Check the parameters */
  assert_param(IS_FUNCTIONAL_STATE(NewState));

  *(vu32 *) BDCR_RTCEN_BB = (u32)NewState;
}

/*******************************************************************************
* Function Name  : RCC_GetClocksFreq
* Description    : Returns the frequencies of different on chip clocks.
* Input          : - RCC_Clocks: pointer to a RCC_ClocksTypeDef structure which
*                    will hold the clocks frequencies.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_GetClocksFreq(RCC_ClocksTypeDef* RCC_Clocks)
{
  u32 tmp = 0, pllmull = 0, pllsource = 0, presc = 0;

  /* Get SYSCLK source -------------------------------------------------------*/
  tmp = RCC->CFGR & CFGR_SWS_Mask;

  switch (tmp)
  {
    case 0x00:  /* HSI used as system clock */
      RCC_Clocks->SYSCLK_Frequency = HSI_Value;
      break;

    case 0x04:  /* HSE used as system clock */
      RCC_Clocks->SYSCLK_Frequency = HSE_Value;
      break;

    case 0x08:  /* PLL used as system clock */
      /* Get PLL clock source and multiplication factor ----------------------*/
      pllmull = RCC->CFGR & CFGR_PLLMull_Mask;
      pllmull = ( pllmull >> 18) + 2;

      pllsource = RCC->CFGR & CFGR_PLLSRC_Mask;

      if (pllsource == 0x00)
      {/* HSI oscillator clock divided by 2 selected as PLL clock entry */
        RCC_Clocks->SYSCLK_Frequency = (HSI_Value >> 1) * pllmull;
      }
      else
      {/* HSE selected as PLL clock entry */

        if ((RCC->CFGR & CFGR_PLLXTPRE_Mask) != (u32)RESET)
        {/* HSE oscillator clock divided by 2 */

          RCC_Clocks->SYSCLK_Frequency = (HSE_Value >> 1) * pllmull;
        }
        else
        {
          RCC_Clocks->SYSCLK_Frequency = HSE_Value * pllmull;
        }
      }
      break;

    default:
      RCC_Clocks->SYSCLK_Frequency = HSI_Value;
      break;
  }

  /* Compute HCLK, PCLK1, PCLK2 and ADCCLK clocks frequencies ----------------*/
  /* Get HCLK prescaler */
  tmp = RCC->CFGR & CFGR_HPRE_Set_Mask;
  tmp = tmp >> 4;
  presc = APBAHBPrescTable[tmp];

  /* HCLK clock frequency */
  RCC_Clocks->HCLK_Frequency = RCC_Clocks->SYSCLK_Frequency >> presc;

  /* Get PCLK1 prescaler */
  tmp = RCC->CFGR & CFGR_PPRE1_Set_Mask;
  tmp = tmp >> 8;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩欧美一级在线播放| 午夜影院在线观看欧美| 亚洲美女偷拍久久| 麻豆免费精品视频| av电影在线观看完整版一区二区| 在线欧美一区二区| 中文字幕av一区二区三区免费看| 亚洲综合一区在线| 国产69精品久久久久毛片| 欧美亚洲综合在线| 国产精品超碰97尤物18| 奇米色一区二区三区四区| 在线免费观看成人短视频| 久久综合九色欧美综合狠狠| 日欧美一区二区| 91麻豆精品一区二区三区| 国产日韩三级在线| 玖玖九九国产精品| 91精品免费观看| 亚洲大型综合色站| 欧美午夜一区二区| 亚洲日本免费电影| 97精品视频在线观看自产线路二| 久久久久久一级片| 久久国产剧场电影| 日韩欧美黄色影院| 毛片基地黄久久久久久天堂| 欧美日韩精品电影| 亚洲高清免费视频| 欧美美女黄视频| 亚洲成人精品一区| 欧美日韩一级黄| 亚洲国产视频一区二区| 欧美日韩在线播放三区四区| 亚洲国产精品一区二区www| 97精品视频在线观看自产线路二| 国产精品福利一区| 99久久精品免费| 亚洲精品老司机| 欧美三级日韩在线| 日韩精品一级中文字幕精品视频免费观看 | 久久久美女毛片| 久久激情五月婷婷| 久久久噜噜噜久久中文字幕色伊伊| 国产又黄又大久久| 国产日韩欧美精品一区| www.欧美亚洲| 一区二区在线观看av| 欧美日韩视频在线第一区| 五月综合激情婷婷六月色窝| 欧美人妖巨大在线| 蓝色福利精品导航| 日本一区二区视频在线| 99久久亚洲一区二区三区青草| 亚洲欧美激情插| 欧美性欧美巨大黑白大战| 青椒成人免费视频| 国产三级一区二区| 欧美亚洲国产bt| 国产在线精品一区二区三区不卡| 亚洲国产成人一区二区三区| 欧美亚洲动漫制服丝袜| 欧美aaaaaa午夜精品| 国产精品欧美综合在线| 欧美怡红院视频| 久久99热这里只有精品| 亚洲人一二三区| 欧美一区二区三区电影| 成人综合婷婷国产精品久久| 亚洲一区在线观看免费观看电影高清| 777午夜精品免费视频| 成人在线视频一区| 天天综合网天天综合色| 中文字幕亚洲精品在线观看| 91麻豆精品国产| 91丨porny丨中文| 蜜臀久久久久久久| 亚洲日本一区二区| 精品国产三级a在线观看| 色综合天天做天天爱| 韩国精品一区二区| 五月婷婷激情综合网| 中文字幕av不卡| 精品剧情在线观看| 欧美日韩一区二区不卡| 不卡一区二区中文字幕| 久久不见久久见中文字幕免费| 亚洲免费观看高清在线观看| 2021久久国产精品不只是精品| 欧美写真视频网站| 99re这里只有精品视频首页| 国产成人在线影院| 美脚の诱脚舐め脚责91| 亚洲超碰97人人做人人爱| **性色生活片久久毛片| 久久久久久97三级| 欧美一区二区三区免费大片 | 日韩无一区二区| 欧洲av一区二区嗯嗯嗯啊| www.性欧美| 国产999精品久久| 国产在线观看免费一区| 麻豆成人av在线| 视频一区视频二区在线观看| 亚洲综合无码一区二区| 亚洲精品午夜久久久| 亚洲婷婷综合色高清在线| 国产亚洲精品7777| 国产日韩欧美制服另类| 国产视频在线观看一区二区三区| 精品国产一区二区三区久久久蜜月| 欧美一区二区三区色| 欧美一区二区三区小说| 69精品人人人人| 制服.丝袜.亚洲.中文.综合| 欧美美女喷水视频| 欧美一级xxx| 久久一留热品黄| www久久精品| 久久久久久久电影| 国产精品无码永久免费888| 欧美极品xxx| 国产精品短视频| 依依成人综合视频| 亚洲电影你懂得| 久久精品国产77777蜜臀| 精品系列免费在线观看| 狠狠色丁香九九婷婷综合五月| 国产一区二区三区电影在线观看| 精品系列免费在线观看| 成人午夜在线播放| 91一区在线观看| 欧美无砖砖区免费| 在线播放91灌醉迷j高跟美女| 91精品蜜臀在线一区尤物| 久久综合色婷婷| 国产精品进线69影院| 一区二区三区美女| 美女视频一区二区三区| 国产精品一区专区| 91浏览器打开| 日韩欧美一区二区不卡| 中文字幕乱码亚洲精品一区| 一个色综合网站| 久久精品免费观看| 91网站视频在线观看| 正在播放一区二区| 中文成人av在线| 肉丝袜脚交视频一区二区| 国产在线一区观看| 欧美综合一区二区| 精品国产乱码久久久久久影片| 国产精品午夜在线| 天堂久久一区二区三区| 成人深夜在线观看| 3d动漫精品啪啪| 国产精品三级av在线播放| 亚洲成在线观看| 成人污视频在线观看| 这里只有精品视频在线观看| 国产清纯白嫩初高生在线观看91| 亚洲国产裸拍裸体视频在线观看乱了| 黑人巨大精品欧美黑白配亚洲| 91影视在线播放| 国产情人综合久久777777| 视频一区在线视频| 91国偷自产一区二区三区观看 | 最新欧美精品一区二区三区| 蜜臀av性久久久久蜜臀av麻豆| 色综合色综合色综合色综合色综合| 日韩天堂在线观看| 亚洲精品高清在线| 99久久精品久久久久久清纯| 精品久久久久久综合日本欧美| 亚洲综合久久久久| 成人黄色片在线观看| 亚洲精品在线观看视频| 天堂一区二区在线免费观看| 色婷婷av一区二区三区gif| 国产日本一区二区| 国产一区二区精品久久| 欧美一区二区三区免费| 亚洲国产日韩综合久久精品| 91美女在线观看| 国产精品国产三级国产aⅴ原创 | 日韩中文欧美在线| 91福利精品第一导航| 亚洲欧美一区二区三区久本道91 | 欧美亚洲另类激情小说| 国产精品传媒视频| 国产福利一区二区三区| 精品成a人在线观看| 久久se这里有精品| 日韩美女视频在线| 久久97超碰色| xf在线a精品一区二区视频网站| 免费在线看成人av| 日韩天堂在线观看| 寂寞少妇一区二区三区| 精品国产1区二区|