亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? 1.利用Matlab進行產生頻率為1000Hz和6000Hz的正弦信號
?? H
?? 第 1 頁 / 共 3 頁
字號:
/******************************************************************/
/* regs54xx.h (Extension for regs.h)                              */
/* Copyright (c) Texas Instruments , Incorporated  1998           */
/* Author: partly Stefan Haas                                     */
/******************************************************************/

/******************************************************************/
/* Check to see if mmregs.h has been previously included by       */
/* another header, if so, skip this and go on                     */
/******************************************************************/
#if !defined(__54XXREGS)  
#include <limits.h>

#include "regs.h"

/*----------------------------------------------------------------------------*/
/* MACRO FUNCTIONS                                                            */
/*----------------------------------------------------------------------------*/
#define CONTENTS_OF(addr) \
        (*((volatile unsigned int*)(addr)))

#define LENGTH_TO_BITS(length) \
        (~(0xffffffff << (length)))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* locations using the address of the specified register.                     */

#define REG_READ(addr) \
        (CONTENTS_OF(addr))

#define REG_WRITE(addr,val) \
        (CONTENTS_OF(addr) = (val))

#define MASK_BIT(bit) \
        (1 << (bit))

#define RESET_BIT(addr,bit) \
        (CONTENTS_OF(addr) &= (~MASK_BIT(bit)))

#define GET_BIT(addr,bit) \
        (CONTENTS_OF(addr) & (MASK_BIT(bit)) ? 1 : 0)

#define SET_BIT(addr,bit) \
        (CONTENTS_OF(addr) = (CONTENTS_OF(addr)) | (MASK_BIT(bit)))

#define ASSIGN_BIT_VAL(addr,bit,val) \
        ( (val) ? SET_BIT(addr,bit) : RESET_BIT(addr,bit) )

#define CREATE_FIELD(bit,length) \
        (LENGTH_TO_BITS(length) << (bit))

#define RESET_FIELD(addr,bit,length) \
        ( CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length)))

#define TRUNCATE(val,bit,length) \
        (((unsigned int)(val) << (bit)) & (CREATE_FIELD(bit, length)))

#define MASK_FIELD(bit,val,length)\
        TRUNCATE(val, bit, length)

#define GET_FIELD(addr,bit,length) \
       ((CONTENTS_OF(addr) & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_FIELD(addr,val,bit,length) \
        (CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length))\
                               | TRUNCATE(val, bit, length))  


/******************************************************************************/
/* Memory-mapped Byte Manipulation Macros                                     */
/******************************************************************************/
#define CSET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) |= (MASK_BIT(bit)))

#define CGET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) & (MASK_BIT(bit)) ? 1 : 0)

#define CCLR_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) &= (~MASK_BIT(bit)))

#define CGET_FIELD(reg,bit,length) \
((*((volatile unsigned char *)(reg)) & (MASK_FIELD(bit,length))) >> bit)

#define CLOAD_FIELD(reg,bit,length,val) \
   ((*((volatile unsigned char *)(reg))) = \
((*((volatile unsigned char *)(reg)) & (~MASK_FIELD(bit,length)))) | (val<<bit))

#define CREG_READ(addr) \
(*((unsigned char *)(addr)))

#define CREG_WRITE(addr,val) \
(*((unsigned char *)(addr)) = (val))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* and Non-Memory Mapped using register names.                                */

#define GET_REG(reg) \
        (reg)

#define SET_REG(reg,val) \
        ((reg)= (val))

#define GET_REG_BIT(reg,bit) \
        ((reg) & MASK_BIT(bit) ? 1 : 0)

#define SET_REG_BIT(reg,bit) \
        ((reg) |= MASK_BIT(bit))

#define RESET_REG_BIT(reg,bit) \
        ((reg) &= (~MASK_BIT(bit)))

#define GET_REG_FIELD(reg,bit,length) \
        (reg & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_REG_FIELD(reg,val,bit,length) \
        (reg &= (~CREATE_FIELD(bit,length)) | (val<<bit))
           
/*****************MCBSP Registers, Bits, Bitfields*****************/
/*-------------------------------------------------------------------*/
/* Define bit fields for Serial Port Control Registers 1 and 2       */
/*-------------------------------------------------------------------*/
#define DLB			15
#define DLB_SZ		 1

#define RJUST		13
#define RJUST_SZ	       2

#define CLKSTP		11
#define CLKSTP_SZ	       2

#define DXENA		 7
#define DXENA_SZ	       1

#define ABIS		 6
#define ABIS_SZ		 1

#define RINTM		 4
#define RINTM_SZ	       2

#define RSYNCERR	       3
#define RSYNCERR_SZ	 1

#define RFULL		 2
#define RFULL_SZ	       1

#define RRDY 		 1
#define RRDY_SZ		 1

#define RRST		 0
#define RRST_SZ		 1

#define FREE		 9
#define FREE_SZ		 1

#define SOFT		 8
#define SOFT_SZ		 1

#define FRST		 7
#define FRST_SZ		 1

#define GRST		 6
#define GRST_SZ		 1

#define XINTM		 4
#define XINTM_SZ	       2

#define XSYNCERR	       3
#define XSYNCERR_SZ	 1

#define XEMPTY		 2
#define XEMPTY_SZ	       1

#define XRDY		 1
#define XRDY_SZ		 1

#define XRST		 0
#define XRST_SZ 	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Control Registers 1 and 2           */
/*-------------------------------------------------------------------*/
#define RFRLEN1		 8
#define RFRLEN1_SZ	 7

#define RWDLEN1		 5
#define RWDLEN1_SZ	 3

#define RPHASE		15
#define RPHASE_SZ	       1

#define RFRLEN2		 8
#define RFRLEN2_SZ	 7

#define RWDLEN2		 5
#define RWDLEN2_SZ	 3

#define RCOMPAND	       3
#define RCOMPAND_SZ	 2

#define RFIG		 2
#define RFIG_SZ		 1

#define RDATDLY		 0
#define RDATDLY_SZ	 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Control Registers 1 and 2          */
/*-------------------------------------------------------------------*/
#define XFRLEN1		 8
#define XFRLEN1_SZ	 7

#define XWDLEN1		 5
#define XWDLEN1_SZ	 2

#define XPHASE		15
#define XPHASE_SZ	       1

#define XFRLEN2		 8
#define XFRLEN2_SZ	 7

#define XWDLEN2		 5
#define XWDLEN2_SZ	 3

#define XCOMPAND	       3
#define XCOMPAND_SZ	 2

#define XFIG		 2
#define XFIG_SZ  	       1

#define XDATDLY		 0
#define XDATDLY_SZ       2

/*-------------------------------------------------------------------*/
/* Define bit fields for Sample Rate Generator Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define FWID		 8
#define FWID_SZ	       8

#define CLKGDV		 0
#define CLKGDV_SZ	       8

#define GSYNC		15
#define GSYNC_SZ	       1

#define CLKSP		14 
#define CLKSP_SZ	       1

#define CLKSM		13 
#define CLKSM_SZ	       1

#define FSGM		12 
#define FSGM_SZ		 1

#define FPER		 0
#define FPER_SZ		12

/*-------------------------------------------------------------------*/
/* Define bit fields for Multi-Channel Control Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define RPBBLK		 7
#define RPBBLK_SZ	       2

#define RPABLK		 5
#define RPABLK_SZ	       2

#define RCBLK		 2
#define RCBLK_SZ	       3

#define RMCM		 0
#define RMCM_SZ		 1

#define XPBBLK		 7
#define XPBBLK_SZ	       2

#define XPABLK		 5
#define XPABLK_SZ	       2

#define XCBLK		 2
#define XCBLK_SZ	       3

#define XMCM		 0
#define XMCM_SZ		 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition A */
/*-------------------------------------------------------------------*/
#define RCEA15		15
#define RCEA15_SZ	       1

#define RCEA14		14
#define RCEA14_SZ	       1

#define RCEA13		13 
#define RCEA13_SZ	       1

#define RCEA12		12 
#define RCEA12_SZ	       1
   
#define RCEA11		11 
#define RCEA11_SZ	       1

#define RCEA10		10
#define RCEA10_SZ	       1

#define RCEA9		 9
#define RCEA9_SZ	       1

#define RCEA8		 8
#define RCEA8_SZ	       1

#define RCEA7		 7
#define RCEA7_SZ	       1

#define RCEA6		 6
#define RCEA6_SZ	       1

#define RCEA5		 5
#define RCEA5_SZ	       1

#define RCEA4		 4
#define RCEA4_SZ	       1

#define RCEA3		 3
#define RCEA3_SZ	       1

#define RCEA2		 2
#define RCEA2_SZ	       1

#define RCEA1		 1
#define RCEA1_SZ	       1

#define RCEA0		 0
#define RCEA0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition B */
/*-------------------------------------------------------------------*/
#define RCEB15		15
#define RCEB15_SZ	       1

#define RCEB14		14
#define RCEB14_SZ	       1

#define RCEB13		13 
#define RCEB13_SZ	       1

#define RCEB12		12 
#define RCEB12_SZ	       1

#define RCEB11		11 
#define RCEB11_SZ	       1

#define RCEB10		10
#define RCEB10_SZ	       1

#define RCEB9		 9
#define RCEB9_SZ	       1

#define RCEB8		 8
#define RCEB8_SZ	       1

#define RCEB7		 7
#define RCEB7_SZ	       1

#define RCEB6		 6
#define RCEB6_SZ	       1

#define RCEB5		 5
#define RCEB5_SZ	       1

#define RCEB4		 4
#define RCEB4_SZ	       1

#define RCEB3		 3
#define RCEB3_SZ	       1

#define RCEB2		 2
#define RCEB2_SZ	       1

#define RCEB1		 1
#define RCEB1_SZ	       1

#define RCEB0		 0
#define RCEB0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Channel Enable Register Partition A*/
/*-------------------------------------------------------------------*/
#define XCEA15		15

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
26uuu精品一区二区在线观看| 一本一道波多野结衣一区二区| 懂色av一区二区三区蜜臀| 91亚洲国产成人精品一区二区三| 91精品国产品国语在线不卡| 中文欧美字幕免费| 日本伊人色综合网| 色婷婷综合中文久久一本| 久久久不卡网国产精品一区| 日本成人在线看| 成人a级免费电影| 日韩精品一区二区三区蜜臀| 亚洲一二三四在线观看| 91视频一区二区| 精品久久久久久久一区二区蜜臀| 亚洲午夜激情网页| 91福利社在线观看| 国产精品理论在线观看| 国产高清不卡一区二区| 精品乱码亚洲一区二区不卡| 日精品一区二区| 欧美剧在线免费观看网站| 一区二区三区免费看视频| 国产xxx精品视频大全| 日韩免费视频线观看| 美美哒免费高清在线观看视频一区二区| 在线欧美日韩精品| 亚洲精品国产a| 91黄色免费看| 粉嫩一区二区三区性色av| 欧美精品一区二区三区一线天视频| 日韩国产欧美在线播放| 欧美丰满一区二区免费视频| 亚洲一区二区在线观看视频| 欧美色图天堂网| 五月婷婷激情综合网| 在线电影欧美成精品| 六月婷婷色综合| 亚洲精品一区二区精华| 成人免费av网站| 自拍偷在线精品自拍偷无码专区| 91在线看国产| 亚洲午夜羞羞片| 欧美一区二区黄色| 国产一区二区免费看| 亚洲国产精品精华液2区45| 99国产精品久| 日日夜夜精品视频天天综合网| 91精品国产福利在线观看| 久久国产夜色精品鲁鲁99| 国产亚洲一区二区三区在线观看| 成人av高清在线| 亚洲午夜在线观看视频在线| 精品日韩欧美在线| 99久久精品费精品国产一区二区| 日韩理论在线观看| 这里只有精品免费| 国产美女娇喘av呻吟久久| 国产欧美日韩另类一区| 色婷婷国产精品久久包臀 | 日韩欧美国产综合在线一区二区三区| 日韩欧美视频在线| 亚洲综合男人的天堂| 在线中文字幕一区二区| 91成人在线观看喷潮| 日韩一区欧美二区| 久久精品一区二区三区不卡| 色94色欧美sute亚洲线路一久 | 欧美日韩一区二区在线观看| 久久草av在线| 中文字幕在线免费不卡| 欧美精品精品一区| 成人免费av在线| 老司机精品视频在线| 亚洲女同ⅹxx女同tv| 精品国产不卡一区二区三区| 91天堂素人约啪| 国内精品久久久久影院色| 亚洲品质自拍视频网站| 精品乱人伦小说| 欧美二区三区91| 一本色道亚洲精品aⅴ| 精品一区二区三区视频在线观看| 亚洲黄色尤物视频| 国产日韩影视精品| 欧美成人在线直播| 欧美性高清videossexo| 成人av网站在线| 国产精品一二三区在线| 蜜桃免费网站一区二区三区| 一个色综合av| 国产精品亲子乱子伦xxxx裸| 精品国产91乱码一区二区三区| 日本精品一级二级| 99久久精品情趣| 国产精品白丝jk黑袜喷水| 美腿丝袜在线亚洲一区| 国产成人亚洲综合a∨婷婷图片| 日韩av午夜在线观看| 一区二区三区精品视频在线| 国产精品视频在线看| 久久久综合网站| 久久综合狠狠综合久久综合88| 欧美久久久久久久久中文字幕| 91国产免费观看| 色综合久久九月婷婷色综合| 成人精品国产福利| 成人综合在线网站| 成人av网站在线| 91影院在线观看| 色老汉av一区二区三区| 91一区二区三区在线观看| 色综合久久久久久久久久久| 91蜜桃在线观看| 日本道精品一区二区三区| 色诱亚洲精品久久久久久| 91麻豆国产福利在线观看| 色狠狠色狠狠综合| 欧美日韩一区二区三区四区五区| 欧洲精品视频在线观看| 在线国产亚洲欧美| 欧美日韩国产高清一区| 91精品国产高清一区二区三区| 日韩一区二区在线观看| 精品欧美一区二区三区精品久久| 欧美成人精精品一区二区频| 精品日韩99亚洲| 久久久久久久av麻豆果冻| 欧美激情一区二区三区| 亚洲欧美乱综合| 亚洲国产综合人成综合网站| 天堂精品中文字幕在线| 久久99九九99精品| 国产成人精品一区二区三区四区| 不卡的看片网站| 欧美日韩国产一区| 91精品国产福利| 久久久99精品免费观看不卡| 亚洲三级在线观看| 日韩精品一区第一页| 久久福利视频一区二区| 粉嫩av一区二区三区| 色婷婷综合激情| 欧美一区二区人人喊爽| 国产精品乱码妇女bbbb| 亚洲成av人影院| 国产乱一区二区| 日本一区二区三区四区| 亚洲天堂精品在线观看| 日韩—二三区免费观看av| 国产suv一区二区三区88区| 欧美视频一区二区在线观看| 久久综合久色欧美综合狠狠| 亚洲欧美电影一区二区| 久久精品国产免费| 色妞www精品视频| 久久日一线二线三线suv| 一区二区三区中文字幕精品精品 | 丁香网亚洲国际| 精品视频免费在线| 国产欧美精品国产国产专区| 亚洲午夜影视影院在线观看| 国产美女精品一区二区三区| 97久久精品人人澡人人爽| 精品久久久久久亚洲综合网| 亚洲午夜久久久久中文字幕久| 国产一二精品视频| 欧美精品三级在线观看| 亚洲视频一区二区免费在线观看| 另类调教123区 | 日本韩国一区二区三区视频| 精品久久五月天| 免费三级欧美电影| 在线视频你懂得一区| 国产精品国产a级| 国产精品一区二区不卡| 日韩欧美区一区二| 亚洲18女电影在线观看| 91黄色免费观看| 亚洲精品网站在线观看| 国产ts人妖一区二区| 久久久久国产精品麻豆ai换脸| 男女男精品视频| 欧美男女性生活在线直播观看| 亚洲欧美色一区| 岛国一区二区在线观看| 久久久久久久久久久久久久久99 | 日韩高清不卡在线| 欧美伊人久久久久久午夜久久久久| 精品欧美一区二区在线观看| 日本网站在线观看一区二区三区| 欧美日韩夫妻久久| 午夜私人影院久久久久| 欧美视频第二页| 亚洲不卡av一区二区三区| 欧美色图激情小说| 亚洲综合色区另类av| 在线观看亚洲精品| 亚洲午夜免费福利视频| 欧美日韩亚洲综合|