亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 聲卡芯片AIC23的測試程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲视频免费在线观看| 91麻豆精品国产自产在线| 手机精品视频在线观看| 国产欧美日韩在线看| 欧美日韩免费高清一区色橹橹 | 国产成人丝袜美腿| 亚洲一二三专区| 国产欧美在线观看一区| 91精品国产色综合久久| 色综合久久久久网| 国产精品一区二区果冻传媒| 亚洲成av人影院| 1024精品合集| 国产亚洲欧洲997久久综合| 欧美精品九九99久久| 97se狠狠狠综合亚洲狠狠| 国产伦精品一区二区三区免费迷 | 亚洲日本中文字幕区| 26uuu亚洲综合色| 欧美欧美欧美欧美首页| 色综合中文字幕国产| 韩国毛片一区二区三区| 三级久久三级久久| 亚洲午夜久久久久久久久电影网 | 欧美日高清视频| av亚洲精华国产精华精| 国产成人啪午夜精品网站男同| 免费的成人av| 午夜伊人狠狠久久| 夜夜嗨av一区二区三区| 亚洲色图清纯唯美| 中文字幕色av一区二区三区| 欧美激情一区在线观看| 久久久777精品电影网影网 | 色综合咪咪久久| 成人涩涩免费视频| 成人永久看片免费视频天堂| 国产综合成人久久大片91| 开心九九激情九九欧美日韩精美视频电影| 亚洲成av人片| 午夜精品福利视频网站| 亚洲成a人在线观看| 亚洲va国产va欧美va观看| 亚洲午夜免费视频| 日日摸夜夜添夜夜添精品视频| 调教+趴+乳夹+国产+精品| 天天综合日日夜夜精品| 日韩中文字幕麻豆| 免费成人在线观看| 精东粉嫩av免费一区二区三区| 国产一区在线观看麻豆| 国产尤物一区二区在线| 高清国产一区二区| 波多野结衣91| 91久久精品国产91性色tv| 欧美这里有精品| 91精品久久久久久久久99蜜臂| 日韩欧美一区电影| 久久亚洲欧美国产精品乐播| 欧美激情综合网| 国产精品久久久久影院色老大 | 久久激五月天综合精品| 九色porny丨国产精品| 国产成a人亚洲| av中文字幕亚洲| 欧美制服丝袜第一页| 91麻豆精品国产91久久久久久久久 | 国产性天天综合网| 亚洲色图在线播放| 婷婷成人激情在线网| 国产精品一区免费视频| 99精品黄色片免费大全| 欧美日韩精品一区二区三区四区 | 亚洲欧美日韩系列| 天堂蜜桃一区二区三区| 国产一区二区不卡在线 | 欧美日本一区二区| 久久这里都是精品| 亚洲欧美电影一区二区| 美脚の诱脚舐め脚责91| jlzzjlzz亚洲日本少妇| 欧美高清精品3d| 久久精品欧美一区二区三区麻豆| 一区二区中文字幕在线| 日本美女一区二区| jlzzjlzz亚洲日本少妇| 欧美一级片免费看| 亚洲天堂成人网| 久久99精品网久久| 91论坛在线播放| 日韩欧美国产1| 亚洲日本免费电影| 蜜臀久久久久久久| 色综合久久久久综合体| 久久女同精品一区二区| 亚洲国产一区二区a毛片| 国产精品99久久久久久有的能看 | 日韩码欧中文字| 麻豆成人免费电影| 日本高清免费不卡视频| 久久免费的精品国产v∧| 亚洲午夜在线电影| 99久久国产综合色|国产精品| 欧美一区二区三区在线看| ...av二区三区久久精品| 精品一区二区三区在线观看国产 | 一本一道久久a久久精品综合蜜臀| 日韩欧美www| 亚洲一区二区欧美激情| 不卡一区中文字幕| 久久影院电视剧免费观看| 午夜欧美电影在线观看| 91免费在线播放| 国产亲近乱来精品视频| 美腿丝袜亚洲综合| 欧美日韩国产综合一区二区三区| 国产精品国产精品国产专区不蜜| 精品无码三级在线观看视频| 91麻豆精品国产自产在线 | 91亚洲精华国产精华精华液| 国产亚洲午夜高清国产拍精品| 老汉av免费一区二区三区| 欧美日韩高清在线| 一区二区激情视频| 91视频观看视频| 欧美激情艳妇裸体舞| 国产一区91精品张津瑜| 精品国产乱码久久久久久老虎| 性欧美疯狂xxxxbbbb| 欧美性猛交xxxxxx富婆| 一区二区三区丝袜| 色综合久久久网| 亚洲精品国产无套在线观| 色综合天天综合网天天看片| 国产精品乱人伦| 不卡的电影网站| 国产精品久久网站| 97精品超碰一区二区三区| 亚洲欧美日韩中文播放| 91国偷自产一区二区三区观看 | 国产精品免费看片| 成人永久免费视频| 中文字幕在线不卡| 一本色道久久加勒比精品| 玉米视频成人免费看| 91丨porny丨中文| 亚洲狠狠丁香婷婷综合久久久| 91黄色免费看| 视频一区中文字幕| 欧美mv和日韩mv的网站| 韩国女主播成人在线观看| 久久精品夜夜夜夜久久| 成人午夜av在线| 亚洲青青青在线视频| 欧美在线一二三四区| 日本成人在线一区| 欧美精品一区男女天堂| 国产精品自拍一区| 国产精品久久久久久亚洲毛片| 91首页免费视频| 午夜久久久久久久久| 日韩午夜激情视频| 粗大黑人巨茎大战欧美成人| 亚洲日本va在线观看| 欧美亚洲国产一卡| 奇米四色…亚洲| 国产日韩一级二级三级| 91在线云播放| 日韩中文字幕1| 欧美国产日韩精品免费观看| 色婷婷国产精品综合在线观看| 午夜视频一区在线观看| 精品久久久久香蕉网| 99久久99久久精品国产片果冻 | 秋霞成人午夜伦在线观看| 久久婷婷成人综合色| 99久久er热在这里只有精品15| 亚洲gay无套男同| 久久久青草青青国产亚洲免观| av网站免费线看精品| 日韩在线一区二区| 亚洲国产精品高清| 欧美日韩美女一区二区| 国产精品自拍三区| 午夜免费欧美电影| 国产精品蜜臀在线观看| 欧美日韩精品三区| 成人在线视频一区| 毛片一区二区三区| 亚洲男人的天堂一区二区| 日韩女同互慰一区二区| 色哟哟国产精品| 国产一区二区日韩精品| 亚洲一区二区三区国产| 国产日韩三级在线| 欧美一区二区三区四区久久 | 国产米奇在线777精品观看| 亚洲国产精品久久艾草纯爱| 国产视频视频一区| 欧美精品视频www在线观看|