亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 聲卡芯片AIC23的測試程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩欧美激情四射| 丝袜美腿亚洲一区二区图片| 亚洲成av人片在线| 日韩一二三四区| 亚洲永久免费av| 色婷婷综合久久久| 国产精品免费aⅴ片在线观看| 九九九精品视频| 欧美tickle裸体挠脚心vk| 亚洲成a人在线观看| 欧美三区在线视频| 亚洲第一av色| 精品国产乱码久久久久久蜜臀 | 在线播放一区二区三区| 一区二区免费看| 欧美亚洲丝袜传媒另类| 日韩精品一区第一页| 精品成人一区二区三区四区| 国产一区二区三区免费在线观看| 久久夜色精品国产噜噜av| 国产精品一级二级三级| 亚洲婷婷在线视频| 欧美日韩一区二区三区四区五区| 视频一区二区三区入口| 欧美精品一区二区高清在线观看| 国产sm精品调教视频网站| 国产精品久久综合| 欧美性做爰猛烈叫床潮| 韩国女主播成人在线| 亚洲一区二区在线免费看| 在线成人免费观看| www.欧美精品一二区| 捆绑调教美女网站视频一区| 亚洲天堂中文字幕| 精品福利一区二区三区| 欧美日韩综合在线| 北岛玲一区二区三区四区| 美洲天堂一区二卡三卡四卡视频| 日本伊人午夜精品| 国产欧美视频一区二区| 欧美精品一卡二卡| 99视频精品全部免费在线| 精品亚洲免费视频| 亚洲永久精品国产| 亚洲一区在线观看网站| 久久精品人人做人人爽97| 91精品国产乱| 欧美色图一区二区三区| 色综合久久久久综合体桃花网| 国产成人鲁色资源国产91色综 | 亚洲精品视频在线观看网站| 欧美精品一区二区三区四区| 日韩一级完整毛片| 日韩一区二区三区免费看| 91麻豆精品国产自产在线观看一区 | 在线观看日韩毛片| 欧日韩精品视频| 欧美区视频在线观看| 国产精品高潮久久久久无| 精品日韩一区二区| 久久久综合九色合综国产精品| 精品免费99久久| 久久久久久久久伊人| 中文av一区二区| 亚洲欧美自拍偷拍色图| 亚洲乱码国产乱码精品精可以看 | 欧美日韩三级一区| 欧美色视频一区| 日韩精品中文字幕一区| 亚洲午夜三级在线| 亚洲一区二区三区四区在线免费观看 | 91精品婷婷国产综合久久性色| 91精品国产91久久久久久最新毛片 | 91网站在线播放| 91麻豆精品国产91久久久久久久久| 欧美一区二区播放| 国产亚洲一区字幕| 亚洲欧美另类综合偷拍| 麻豆91免费观看| 色欧美日韩亚洲| 欧美变态tickle挠乳网站| 91精品一区二区三区在线观看| 亚洲欧美日韩电影| 久久久综合精品| 亚洲伊人色欲综合网| 麻豆一区二区在线| 欧美怡红院视频| 国产精品嫩草影院com| 久久精品国产99国产| 91丨porny丨国产入口| 欧美大度的电影原声| 亚洲欧美经典视频| 成人免费毛片高清视频| 久久久不卡影院| 九九精品视频在线看| 日韩欧美亚洲国产精品字幕久久久 | 884aa四虎影成人精品一区| 国产精品嫩草99a| 国产又粗又猛又爽又黄91精品| 在线不卡一区二区| 天堂蜜桃91精品| 欧美日韩成人一区二区| 婷婷中文字幕综合| 欧美三级视频在线观看 | 久久久久久久久久久久电影| 麻豆91精品视频| 精品国产乱码久久久久久闺蜜| 蜜臂av日日欢夜夜爽一区| 精品日韩欧美一区二区| 狠狠网亚洲精品| 国产精品毛片高清在线完整版| 成人免费视频播放| 亚洲欧美日韩在线不卡| 欧洲一区二区av| 免费成人av资源网| 久久久久亚洲蜜桃| 97se亚洲国产综合自在线| 亚洲国产日韩a在线播放性色| 欧美日韩国产高清一区二区三区| 另类欧美日韩国产在线| 亚洲精品一区在线观看| 风间由美一区二区三区在线观看 | 欧美在线观看一二区| 亚洲不卡在线观看| 欧美大尺度电影在线| 不卡av在线网| 蜜臀精品一区二区三区在线观看 | 久久综合九色综合欧美就去吻| 国产精品亚洲人在线观看| 亚洲精品写真福利| 精品欧美一区二区三区精品久久| 91农村精品一区二区在线| 蜜臀国产一区二区三区在线播放| 国产精品伦一区| 精品国产乱码久久久久久久久| av中文一区二区三区| 国产精品一区专区| 欧美韩日一区二区三区| 日韩视频永久免费| 91精品久久久久久久久99蜜臂| 高清shemale亚洲人妖| 久久爱www久久做| 日韩精品午夜视频| 亚洲国产精品人人做人人爽| 国产精品视频一二三| 精品国产一区二区三区忘忧草| 欧美午夜电影在线播放| 欧美在线一区二区三区| 成人av第一页| 成人动漫在线一区| 成人精品视频一区二区三区尤物| 国产精品12区| 成人深夜福利app| 91社区在线播放| 91国产免费看| 欧美日本在线观看| 欧美群妇大交群的观看方式| 91精品国产综合久久小美女| 日韩欧美一区二区不卡| 精品国产区一区| 中文字幕不卡在线观看| 亚洲男人的天堂av| 亚洲高清久久久| 久久99国产精品麻豆| 成人激情小说网站| 欧美日韩一区在线观看| 欧美电影一区二区| 久久久久久久国产精品影院| 国产精品不卡在线观看| 一区二区三区高清在线| 成人在线视频一区二区| 色噜噜狠狠色综合欧洲selulu| 在线不卡免费av| 国产精品国产精品国产专区不片| 亚洲午夜激情网页| 国产成人夜色高潮福利影视| 91麻豆123| 国产欧美日韩麻豆91| 亚洲伊人伊色伊影伊综合网| 国产精品91一区二区| 精品视频在线看| 亚洲私人黄色宅男| 国产乱理伦片在线观看夜一区| 91小宝寻花一区二区三区| 国产精品综合一区二区| 欧美色综合天天久久综合精品| 日韩一级片网址| 欧美国产激情二区三区| 手机精品视频在线观看| 成人黄色免费短视频| 69p69国产精品| 亚洲精品成人天堂一二三| 久久超级碰视频| 欧美日韩你懂得| 日韩一区二区精品葵司在线| 亚洲国产视频一区二区| 99精品黄色片免费大全| 国产视频不卡一区| 激情综合五月婷婷| 日韩欧美国产系列|