亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? CS8900A的驅(qū)動程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
高清不卡在线观看av| ●精品国产综合乱码久久久久| 一区二区三区中文在线| 欧美午夜电影网| 成人一二三区视频| 国产在线一区二区| 久久国产日韩欧美精品| 亚洲一区二区三区美女| 日韩午夜激情免费电影| 欧美片在线播放| 欧美午夜片在线看| 在线一区二区观看| 在线亚洲高清视频| 91豆麻精品91久久久久久| 91麻豆成人久久精品二区三区| 国产精品66部| 国产成人综合视频| 国产精品一品二品| 经典一区二区三区| 狠狠色狠狠色综合日日91app| 国产精品网友自拍| 国产欧美精品一区二区色综合| 国产午夜亚洲精品午夜鲁丝片 | 欧美日韩国产综合久久| 91视频一区二区| 91在线观看一区二区| 99久久久国产精品免费蜜臀| voyeur盗摄精品| 色综合久久88色综合天天6| 欧美视频一区二区三区四区| 欧美三级电影一区| 欧美裸体bbwbbwbbw| 欧美一区二区在线免费播放| 日韩一区二区三区视频| 337p亚洲精品色噜噜| 欧美一区二区黄| 久久嫩草精品久久久精品一| 国产婷婷色一区二区三区在线| 国产亚洲综合色| 国产精品久久久久一区| 欧美国产国产综合| 亚洲一区二区欧美激情| 亚洲高清免费一级二级三级| 视频精品一区二区| 九九**精品视频免费播放| 国产成人精品亚洲777人妖| 91免费版pro下载短视频| 五月婷婷综合网| 精品一区二区三区影院在线午夜 | 91麻豆精品国产自产在线观看一区| 2024国产精品视频| 亚洲国产欧美在线人成| eeuss国产一区二区三区| 精品日产卡一卡二卡麻豆| 亚洲综合男人的天堂| 国产成人免费视频网站高清观看视频 | 欧美一区二区三区色| 亚洲男人天堂av网| 成人午夜又粗又硬又大| 欧美一级在线视频| 亚洲a一区二区| 欧美视频日韩视频| 一区二区三区在线播| 99精品视频在线免费观看| 久久久五月婷婷| 久久精品国产亚洲一区二区三区| 欧美在线免费观看视频| 亚洲精品一二三四区| av电影在线观看一区| 中文字幕欧美激情一区| 国产成人免费视频网站| 久久日韩粉嫩一区二区三区| 麻豆精品国产传媒mv男同| 欧美日韩国产一级| 天堂精品中文字幕在线| 欧美日本一道本在线视频| 一区二区欧美国产| 欧美日韩一级二级| 偷窥少妇高潮呻吟av久久免费| 欧美最新大片在线看| 亚洲一区在线播放| 51精品久久久久久久蜜臀| 亚洲成人久久影院| 欧美一区二区三区影视| 久久精品99国产精品日本| 久久综合五月天婷婷伊人| 国产一区在线观看麻豆| 久久综合九色欧美综合狠狠| 国产一区二区视频在线| 欧美高清在线一区| 91国偷自产一区二区开放时间| 亚洲欧美日韩国产一区二区三区| 91福利精品视频| 免费成人在线播放| 久久精品网站免费观看| 99视频精品全部免费在线| 亚洲欧美乱综合| 欧美一区2区视频在线观看| 久久国内精品自在自线400部| 国产女同互慰高潮91漫画| av不卡免费电影| 青青草国产成人av片免费| 久久久91精品国产一区二区精品 | 亚洲已满18点击进入久久| 3751色影院一区二区三区| 国产精品99久久久久久久女警| 国产精品国产三级国产三级人妇| 欧美性高清videossexo| 国产一区日韩二区欧美三区| 中文字幕在线不卡国产视频| 欧美福利视频一区| eeuss鲁片一区二区三区| 日韩福利电影在线| 国产精品初高中害羞小美女文| 欧美在线视频全部完| 国产一区二区中文字幕| 一区二区三区高清不卡| 精品三级在线看| 色域天天综合网| 蓝色福利精品导航| 亚洲精品视频在线看| 久久一二三国产| 欧美卡1卡2卡| 色成人在线视频| 国产成人av电影在线| 蜜臀av性久久久久蜜臀av麻豆| 亚洲三级小视频| 亚洲国产精品二十页| 欧美成人性福生活免费看| 在线观看日韩高清av| 大白屁股一区二区视频| 六月婷婷色综合| 日韩在线一二三区| 亚洲综合男人的天堂| 国产精品视频一二| 26uuu国产一区二区三区| 欧美高清视频不卡网| 日本韩国精品一区二区在线观看| 国产超碰在线一区| 国产乱码精品1区2区3区| 青青草97国产精品免费观看| 亚洲亚洲人成综合网络| 中文字幕一区在线观看| 中文字幕日本不卡| 国产精品美女久久久久高潮| 精品国内二区三区| 久久综合九色综合欧美就去吻| 欧美成人一区二区三区片免费| 91精品国产综合久久久蜜臀图片| 欧美日韩情趣电影| 欧美视频在线一区| 欧美三级乱人伦电影| 欧美视频一区二区三区在线观看 | 亚洲一区欧美一区| 亚洲成人手机在线| 无吗不卡中文字幕| 秋霞av亚洲一区二区三| 免费精品99久久国产综合精品| 午夜欧美在线一二页| 日本成人中文字幕在线视频 | 久久久亚洲午夜电影| 久久久欧美精品sm网站| 国产精品日韩精品欧美在线| 中文字幕中文字幕一区二区| 国产精品久久久久久久久久免费看| 欧美经典一区二区| 亚洲天堂久久久久久久| 亚洲午夜成aⅴ人片| 青草av.久久免费一区| 国产精品888| 色婷婷精品久久二区二区蜜臂av| 欧美色图天堂网| 日韩免费观看2025年上映的电影| 欧美mv日韩mv| 亚洲视频免费观看| 午夜不卡av免费| 国产精品99久久久久久久vr| 91麻豆产精品久久久久久| 欧美午夜寂寞影院| 久久九九99视频| 亚洲精品第1页| 国产精品亚洲а∨天堂免在线| 波多野结衣的一区二区三区| 91高清视频在线| 久久久精品蜜桃| 亚洲国产精品久久久久婷婷884| 久草在线在线精品观看| 91女厕偷拍女厕偷拍高清| 欧美精品在线观看一区二区| 久久久久久久久久看片| 亚洲精品国久久99热| 韩日欧美一区二区三区| 92精品国产成人观看免费| 日韩一级黄色片| 亚洲麻豆国产自偷在线| 国产一区二区三区在线观看精品 | 国产成人综合网| 欧美一区二区视频在线观看2020 | 亚洲欧美日韩精品久久久久| 久久福利资源站|