亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? CS8900A的驅動程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一区二区三区精品视频| 国产精品久久久久久久久晋中 | 一个色在线综合| 日韩伦理av电影| 亚洲日本在线a| 亚洲精品va在线观看| 亚洲国产sm捆绑调教视频 | 国产精品1区二区.| 成人av片在线观看| 色综合天天综合网国产成人综合天| 成人久久久精品乱码一区二区三区| 成人午夜又粗又硬又大| 91丝袜美女网| 欧美人妖巨大在线| 精品国产123| 国产精品久久久久7777按摩| 综合色天天鬼久久鬼色| 天天综合网 天天综合色| 美洲天堂一区二卡三卡四卡视频| 裸体健美xxxx欧美裸体表演| 精彩视频一区二区三区| 99久久夜色精品国产网站| 在线看一区二区| 欧美成人a视频| 国产精品久久久久久久久免费樱桃| 一区二区三区久久久| 亚洲mv在线观看| 国产激情91久久精品导航 | 精品一区二区三区不卡| 成人av免费在线观看| 欧美精品国产精品| 久久久久国产免费免费| 亚洲一区二区三区四区在线 | 国产综合久久久久久鬼色| 99国产精品久| 欧美电影免费观看高清完整版在| 国产精品美女www爽爽爽| 一区二区三区日韩| 国产91对白在线观看九色| 欧美午夜片在线看| 欧美极品aⅴ影院| 偷窥少妇高潮呻吟av久久免费| 国产一区在线视频| 在线91免费看| 亚洲色图20p| 国产乱对白刺激视频不卡| 欧美日韩国产高清一区二区三区 | 国产一区二区三区四 | 久久福利视频一区二区| 欧美天堂一区二区三区| 亚洲国产精品国自产拍av| 另类综合日韩欧美亚洲| 欧美亚洲禁片免费| 中文av一区二区| 久久国产日韩欧美精品| 欧美日韩国产精品成人| 亚洲青青青在线视频| 国产精品123区| 337p日本欧洲亚洲大胆色噜噜| 亚洲午夜国产一区99re久久| 91日韩精品一区| 国产欧美精品一区| 九九久久精品视频| 久久色在线视频| 久久99精品久久久久久国产越南| 欧美日韩国产经典色站一区二区三区| 日韩一区有码在线| eeuss鲁片一区二区三区在线观看 eeuss鲁片一区二区三区在线看 | 狠狠色综合色综合网络| 欧美一级日韩不卡播放免费| 日韩在线观看一区二区| 欧美午夜视频网站| 舔着乳尖日韩一区| 777久久久精品| 麻豆国产欧美日韩综合精品二区 | 亚洲三级在线观看| 色综合色狠狠天天综合色| 亚洲丝袜另类动漫二区| 91麻豆自制传媒国产之光| 亚洲日本成人在线观看| 91成人免费在线视频| 夜夜嗨av一区二区三区网页| 欧美亚洲高清一区| 日本中文字幕一区二区视频| 91精品视频网| 激情综合色综合久久| xnxx国产精品| 成人免费高清在线观看| 亚洲日本中文字幕区| 欧美三级蜜桃2在线观看| 日本不卡一二三区黄网| www日韩大片| 91免费观看在线| 亚洲高清在线精品| 精品美女在线观看| 波多野结衣中文一区| 一区二区成人在线观看| 欧美一级一区二区| www.视频一区| 日韩av成人高清| 国产欧美日韩另类视频免费观看| 色综合天天综合狠狠| 蜜臀av一区二区在线免费观看 | 久久伊99综合婷婷久久伊| 欧美在线观看视频一区二区三区 | 激情五月激情综合网| 香蕉久久夜色精品国产使用方法 | 亚洲国产精品二十页| 夜夜嗨av一区二区三区四季av| 一区二区三区在线观看国产| 欧美一级在线免费| 国产精品一区二区你懂的| 亚洲午夜国产一区99re久久| 国产高清久久久久| 欧美日韩www| 亚洲国产毛片aaaaa无费看 | 一区二区三区中文字幕| 国产在线视频一区二区| 成人av电影免费在线播放| 亚洲午夜视频在线观看| 国产一区二区免费在线| 精品99一区二区| 色综合一区二区| 奇米四色…亚洲| 欧美喷水一区二区| www.成人在线| 麻豆中文一区二区| 一区二区高清免费观看影视大全| 91一区一区三区| 日韩电影在线一区二区三区| 精品国产91乱码一区二区三区 | 91丨porny丨最新| 精品国产乱码久久久久久浪潮| 国产真实乱偷精品视频免| 亚洲黄色小视频| 欧美伊人久久大香线蕉综合69| 亚洲第一电影网| 精品欧美久久久| 日产欧产美韩系列久久99| 日韩精品专区在线影院重磅| 免费成人在线播放| 久久婷婷色综合| 欧美性受极品xxxx喷水| 久久电影网站中文字幕| 国产欧美一区二区三区鸳鸯浴| 久久99国产精品成人| 日韩精品一二区| 亚洲成a人v欧美综合天堂下载| 亚洲欧洲综合另类在线| 在线不卡一区二区| 欧美精品乱码久久久久久按摩| 久久se精品一区二区| 日本视频在线一区| 精品久久久久香蕉网| 久久久久久免费网| 精品国产污污免费网站入口| 2023国产精品视频| 99久久精品国产精品久久| 欧美一区二区三区四区久久| 色狠狠桃花综合| 久久91精品久久久久久秒播| 亚洲va欧美va人人爽午夜| 一区二区久久久久久| 亚洲六月丁香色婷婷综合久久| 亚洲你懂的在线视频| 中文字幕亚洲成人| 国产精品天天摸av网| 欧美国产日韩精品免费观看| 亚洲视频一区二区免费在线观看| 久久久精品一品道一区| 国产亚洲精品资源在线26u| 国产精品视频麻豆| 亚洲蜜臀av乱码久久精品蜜桃| 国产精品成人在线观看| 国产欧美一区二区精品仙草咪| 亚洲品质自拍视频网站| 一区二区三区在线免费视频| 亚洲综合在线电影| 天天综合色天天综合| 国产精品一卡二卡| 91丨porny丨在线| 欧美网站一区二区| 久久网这里都是精品| 亚洲国产精品v| 一区二区三区自拍| 五月天亚洲婷婷| 9色porny自拍视频一区二区| 一本在线高清不卡dvd| 在线不卡中文字幕| 国产精品第一页第二页第三页| 亚洲精品久久嫩草网站秘色| 日韩精品国产精品| 日韩精品成人一区二区三区| 成人一级片在线观看| 国产精品中文字幕一区二区三区| 国产成人在线观看| 91精品国产综合久久蜜臀| 久久女同精品一区二区| 亚洲精品免费在线| 狠狠色丁香久久婷婷综合丁香|