亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812的串口驅動程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲欧美中日韩| 日韩一级高清毛片| 青青国产91久久久久久| 亚洲精品国产高清久久伦理二区| 精品美女在线观看| 日韩欧美色综合网站| 欧美一区二区视频在线观看| 欧美精品三级在线观看| 91麻豆精品国产91久久久久久| 欧美三级电影精品| 日韩一级二级三级| 欧美精品一区二区三区蜜桃视频| 精品国产制服丝袜高跟| 国产日韩欧美一区二区三区综合| 日韩极品在线观看| 九九精品一区二区| 国产一区二区久久| 成人一级片在线观看| 91在线观看高清| 欧美色图一区二区三区| 欧美一区二区三区四区高清| 日韩精品中文字幕一区二区三区 | 在线视频亚洲一区| 色香色香欲天天天影视综合网| 91国产精品成人| 日韩美女主播在线视频一区二区三区| 日韩欧美一级特黄在线播放| 国内精品伊人久久久久av一坑| 777欧美精品| 精品国产凹凸成av人导航| 久久精品亚洲精品国产欧美| 中文字幕一区二区三| 亚洲国产精品自拍| 国产一区二区美女| 欧美性生活影院| 精品国产百合女同互慰| 一区二区三区国产精华| 国内成人免费视频| 在线观看91视频| www国产成人| 亚洲最色的网站| 国产一区二区三区蝌蚪| 在线欧美日韩精品| 久久精品一区二区三区四区| 亚洲一区在线电影| 成人av影视在线观看| 欧美二区在线观看| 亚洲国产高清不卡| 亚洲三级在线观看| 秋霞影院一区二区| av中文字幕不卡| 欧美变态tickle挠乳网站| 国产精品你懂的在线| 久久99蜜桃精品| 欧美亚洲国产bt| 日本一区二区在线不卡| 日韩 欧美一区二区三区| 成人蜜臀av电影| 久久久亚洲国产美女国产盗摄| 夜夜精品浪潮av一区二区三区| 国产成人在线观看| 欧美哺乳videos| 国产成人一区二区精品非洲| 日韩一区欧美一区| 91麻豆蜜桃一区二区三区| 欧美一区二区在线观看| 亚洲综合在线观看视频| 成人av在线资源| 中文av字幕一区| 激情久久五月天| 欧美成人在线直播| 蜜桃av一区二区三区电影| 欧美日韩一区二区在线观看| 亚洲欧美成aⅴ人在线观看| 国产91精品久久久久久久网曝门| 欧美电影免费观看高清完整版在线观看 | 国产成人精品亚洲午夜麻豆| 日韩写真欧美这视频| 视频在线观看一区| 欧美日韩大陆在线| 欧美性大战久久| 亚洲自拍偷拍图区| 欧美日韩另类一区| 日韩电影在线观看一区| 91精品国产福利| 久久er99热精品一区二区| 日韩色视频在线观看| 久久爱www久久做| 久久亚洲一区二区三区四区| 高清免费成人av| 综合欧美亚洲日本| 欧美日韩精品高清| 狠狠色丁香婷婷综合| 久久久国产精品麻豆| 99re这里都是精品| 亚洲成av人**亚洲成av**| 欧美精品一级二级三级| 九九九久久久精品| 中文字幕免费观看一区| 色噜噜夜夜夜综合网| 亚洲永久精品国产| 国产精品电影一区二区| 精品国产凹凸成av人导航| 国产黄色91视频| 亚洲欧洲日韩在线| 91精品国产麻豆国产自产在线| 久久国产精品一区二区| 国产精品素人视频| 欧美精品色综合| 国产盗摄一区二区三区| 亚洲国产精品视频| 精品久久久久99| 色婷婷激情综合| 美女网站一区二区| 亚洲精品视频在线| 日韩欧美一二区| 97久久精品人人做人人爽| 免费观看成人av| 一区二区免费看| 久久亚洲二区三区| 欧美三级在线看| 国产成人精品一区二区三区四区| 一区二区三区四区在线免费观看 | 国产成人自拍高清视频在线免费播放| 国产午夜精品一区二区| 欧美三片在线视频观看| 国产麻豆精品95视频| 亚洲国产精品久久一线不卡| 国产亚洲短视频| 91精品国产乱码久久蜜臀| av一区二区久久| 国产一区不卡视频| 免费一级片91| 亚洲第一av色| 一区二区三区久久久| 国产精品视频一二三区| 日韩欧美在线1卡| 欧美顶级少妇做爰| 欧美性猛交一区二区三区精品| 粉嫩13p一区二区三区| 韩日精品视频一区| 日韩和欧美一区二区三区| 亚洲午夜精品久久久久久久久| 国产三级欧美三级日产三级99 | 日韩免费看的电影| 欧美日韩亚洲综合在线 欧美亚洲特黄一级| 国产成人99久久亚洲综合精品| 蜜臀久久久久久久| 免费不卡在线观看| 日本女人一区二区三区| 午夜日韩在线电影| 亚洲va欧美va人人爽| 亚洲成人免费在线观看| 亚洲综合男人的天堂| 一区二区三区在线视频播放| 亚洲欧美色一区| 亚洲激情网站免费观看| 又紧又大又爽精品一区二区| 亚洲色图制服诱惑| 一区二区三区在线观看国产| 亚洲国产中文字幕| 亚洲超碰97人人做人人爱| 日韩av一区二区三区| 蜜臀久久99精品久久久画质超高清| 图片区小说区区亚洲影院| 日韩av一二三| 国产在线国偷精品免费看| 国产成人亚洲综合a∨婷婷| 成人av资源在线观看| 91成人免费在线| 欧美精品一级二级三级| 日韩精品中文字幕一区 | 日韩美女视频一区| 亚洲精品国产视频| 日韩中文字幕亚洲一区二区va在线| 秋霞成人午夜伦在线观看| 久久国产麻豆精品| 成人av资源在线| 欧美日韩精品欧美日韩精品| 欧美成人aa大片| 国产精品久久久久久亚洲毛片 | 日韩中文字幕一区二区三区| 日韩成人av影视| 成人精品免费视频| 欧美丝袜丝交足nylons图片| 精品久久久久久久久久久久久久久久久| 精品国产乱码久久久久久牛牛| 国产精品久久久久久久岛一牛影视| 一区二区久久久久| 国产最新精品免费| 欧美在线看片a免费观看| 精品久久久久久久久久久久包黑料 | 一区二区三区四区五区视频在线观看| 香蕉久久夜色精品国产使用方法| 国产一区二区主播在线| 色噜噜偷拍精品综合在线| 日韩精品在线一区二区| 亚洲人成在线观看一区二区| 美美哒免费高清在线观看视频一区二区| 丁香六月综合激情|