亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 瑞泰DSP2812開發(fā)板的can通訊源代碼
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91一区二区三区在线观看| 亚洲国产人成综合网站| 国内成人精品2018免费看| 日韩精品一区二区三区蜜臀| 欧美a级理论片| 欧美成人精品福利| 国产一区999| 国产精品不卡在线| 欧美伊人精品成人久久综合97| 亚洲宅男天堂在线观看无病毒| 欧美三级日本三级少妇99| 日韩不卡免费视频| 久久尤物电影视频在线观看| 国产成人在线色| 亚洲精品成人在线| 欧美日本乱大交xxxxx| 日本va欧美va欧美va精品| 亚洲精品一区二区三区精华液| 欧美日本国产一区| 青青草国产精品97视觉盛宴| 久久女同精品一区二区| 成人精品在线视频观看| 一区二区三区电影在线播| 欧美一区二区三区小说| 国产不卡视频一区| 亚洲一级二级在线| 精品嫩草影院久久| 91啪亚洲精品| 日韩精品福利网| 国产午夜精品一区二区三区视频| 成人一级片在线观看| 亚洲国产精品一区二区www在线| 日韩精品中文字幕在线一区| aaa亚洲精品| 日本美女一区二区三区视频| 欧美国产激情一区二区三区蜜月| 欧美中文字幕一二三区视频| 国产呦精品一区二区三区网站| 亚洲蜜臀av乱码久久精品蜜桃| 欧美一区二区三区精品| av电影在线观看不卡| 蜜臀av亚洲一区中文字幕| 亚洲欧洲成人自拍| 精品剧情v国产在线观看在线| 99国产精品国产精品久久| 免费欧美高清视频| 亚洲精品菠萝久久久久久久| 精品福利一区二区三区免费视频| www.欧美亚洲| 国产一区二区三区四区在线观看| 亚洲黄色在线视频| 中文字幕乱码日本亚洲一区二区| 欧美日韩国产123区| 99r国产精品| 国产高清在线观看免费不卡| 日本成人在线一区| 一区二区免费视频| 欧美国产综合色视频| 精品久久国产字幕高潮| 欧美日韩国产综合久久 | 久久久一区二区三区| 欧美日韩亚洲国产综合| 99re这里都是精品| 风间由美一区二区三区在线观看 | 国产高清亚洲一区| 免费的国产精品| 亚洲成人免费看| 一区二区成人在线观看| 精品国产免费人成电影在线观看四季 | 国产目拍亚洲精品99久久精品| 538在线一区二区精品国产| 久久综合九色综合97婷婷| 欧美日韩精品专区| 欧美体内she精视频| 一本色道久久综合亚洲91| 国产v综合v亚洲欧| 国产精品一区二区在线观看不卡| 久久99精品久久久久久动态图| 日韩av电影天堂| 午夜精品一区二区三区免费视频| 亚洲午夜久久久久中文字幕久| 亚洲激情男女视频| 亚洲欧美色图小说| 亚洲一区视频在线| 亚洲午夜久久久久久久久电影院| 一区二区在线观看视频在线观看| 亚洲欧美另类小说| 亚洲黄网站在线观看| 一区二区三区免费| 亚洲国产wwwccc36天堂| 性欧美大战久久久久久久久| 亚洲国产精品久久久久秋霞影院 | 欧美激情在线一区二区| 国产欧美1区2区3区| 国产精品视频yy9299一区| 国产精品福利电影一区二区三区四区| 国产精品―色哟哟| 亚洲理论在线观看| 亚洲成av人片在www色猫咪| 视频一区二区国产| 精东粉嫩av免费一区二区三区| 紧缚奴在线一区二区三区| 国产毛片精品一区| 99riav一区二区三区| 欧美色电影在线| 欧美成人福利视频| 国产精品久久久久一区二区三区| 国产精品成人免费在线| 一个色妞综合视频在线观看| 视频在线观看一区| 国产一区欧美日韩| 99免费精品视频| 欧美日韩精品一区二区三区蜜桃| 欧美一区二区三区视频免费| 久久蜜臀精品av| 亚洲精品久久久久久国产精华液| 天涯成人国产亚洲精品一区av| 国产做a爰片久久毛片| 91网上在线视频| 日韩手机在线导航| 国产精品国产自产拍高清av王其| 亚洲va国产天堂va久久en| 国产精品综合二区| 欧美主播一区二区三区| 欧美精品一区二区三区蜜臀| 亚洲精品中文字幕乱码三区| 欧美日韩一本到| 久久精品视频在线免费观看| 亚洲免费av高清| 国产老肥熟一区二区三区| 在线看一区二区| 国产欧美日韩中文久久| 亚洲成a天堂v人片| 成人国产精品免费观看动漫| 5566中文字幕一区二区电影| 国产精品动漫网站| 美女mm1313爽爽久久久蜜臀| 91在线观看美女| ww亚洲ww在线观看国产| 亚洲综合网站在线观看| 成人免费黄色大片| 日韩午夜电影在线观看| 亚洲国产毛片aaaaa无费看| 国产精品一区免费视频| 91麻豆精品91久久久久同性| 亚洲日本免费电影| 国产一区二区伦理| 欧美一区二区三区性视频| 一区二区三区精品在线观看| 成人高清在线视频| 久久久亚洲国产美女国产盗摄| 日韩av一二三| 欧美日韩一区在线| 亚洲伦理在线精品| 成人av网站在线| 久久久久久免费毛片精品| 美腿丝袜在线亚洲一区| 欧美日韩精品一二三区| 一区二区在线免费| 91在线精品一区二区三区| 美女在线视频一区| 欧美日韩一本到| 亚洲高清不卡在线观看| 91麻豆国产在线观看| 1区2区3区国产精品| 成人18视频日本| 中文字幕免费观看一区| 懂色av噜噜一区二区三区av| 国产日韩欧美精品一区| 国产一区高清在线| 久久久综合视频| 国产大片一区二区| 国产人久久人人人人爽| 国产成人精品www牛牛影视| 国产欧美精品一区二区色综合| 国产乱码精品一区二区三区忘忧草| 亚洲精品在线网站| 国产精品一二三四| 国产精品美女视频| 成a人片国产精品| 亚洲天堂久久久久久久| 91老师片黄在线观看| 一区二区在线观看视频| 欧美日韩美少妇| 日本成人中文字幕| 欧美精品一区二区三区在线| 国产精品主播直播| 中文字幕一区日韩精品欧美| 色综合久久天天| 亚洲va欧美va人人爽午夜| 日韩一本二本av| 国产麻豆精品95视频| 国产精品每日更新| 在线中文字幕不卡| 日韩成人免费电影| 久久久久久**毛片大全| 99精品国产视频| 五月激情综合网| 国产午夜一区二区三区| 国产精品一区二区不卡|