亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? core_cm0.h

?? LPC11C14 CAN 代碼
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
/*********************************************************************************************************
** @file:    core_cm0.h
** @purpose: CMSIS Cortex-M0 Core Peripheral Access Layer Header File
** @version: V1.20
** @date:    22. May 2009
**--------------------------------------------------------------------------------------------------------
**
** Copyright (C) 2009 ARM Limited. All rights reserved.
**
** ARM Limited (ARM) is supplying this software for use with Cortex-Mx 
** processor based microcontrollers.  This file can be freely distributed 
** within development tools that are supporting such ARM based processors. 
**
** THIS SOFTWARE IS PROVIDED "AS IS".  NO WARRANTIES, WHETHER EXPRESS, IMPLIED
** OR STATUTORY, INCLUDING, BUT NOT LIMITED TO, IMPLIED WARRANTIES OF
** MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE APPLY TO THIS SOFTWARE.
** ARM SHALL NOT, IN ANY CIRCUMSTANCES, BE LIABLE FOR SPECIAL, INCIDENTAL, OR
** CONSEQUENTIAL DAMAGES, FOR ANY REASON WHATSOEVER.
**
*********************************************************************************************************/

#ifndef __CM0_CORE_H__
#define __CM0_CORE_H__

#ifdef __cplusplus
 extern "C" {
#endif 

#define __CM0_CMSIS_VERSION_MAIN  (0x01)      /*!< [31:16] CMSIS HAL main version                       */
#define __CM0_CMSIS_VERSION_SUB   (0x20)      /*!< [15:0]  CMSIS HAL sub version                        */
#define __CM0_CMSIS_VERSION       ((__CM0_CMSIS_VERSION_MAIN << 16) | __CM0_CMSIS_VERSION_SUB)
                                              /*!< CMSIS HAL version number                             */

#define __CORTEX_M                (0x00)      /*!< Cortex core                                          */



#include <stdint.h>                           /* Include standard types                                 */

#if defined (__ICCARM__)
    #include <intrinsics.h>                   /* IAR Intrinsics                                         */
#endif


#ifndef __NVIC_PRIO_BITS
    #define __NVIC_PRIO_BITS    2             /*!< standard definition for NVIC Priority Bits           */
#endif


/*
 *  IO definitions
 *
 *  define access restrictions to peripheral registers
 */

#ifdef __cplusplus
#define     __I     volatile                  /*!< defines 'read only' permissions                      */
#else
#define     __I     volatile const            /*!< defines 'read only' permissions                      */
#endif
#define     __O     volatile                  /*!< defines 'write only' permissions                     */
#define     __IO    volatile                  /*!< defines 'read / write' permissions                   */



/*********************************************************************************************************
  Register Abstraction
*********************************************************************************************************/


/*
 *  System Reset
 */
#define NVIC_VECTRESET              0         /*!< Vector Reset Bit                                     */
#define NVIC_SYSRESETREQ            2         /*!< System Reset Request                                 */
#define NVIC_AIRCR_VECTKEY    (0x5FA << 16)   /*!< AIRCR Key for write access                           */
#define NVIC_AIRCR_ENDIANESS        15        /*!< Endianess                                            */


/*
 *  memory mapping struct for Nested Vectored Interrupt Controller (NVIC)
 */
typedef struct
{
    __IO uint32_t ISER[1];                    /*!< Interrupt Set Enable Register                        */
         uint32_t RESERVED0[31];
    __IO uint32_t ICER[1];                    /*!< Interrupt Clear Enable Register                      */
         uint32_t RSERVED1[31];
    __IO uint32_t ISPR[1];                    /*!< Interrupt Set Pending Register                       */
         uint32_t RESERVED2[31];
    __IO uint32_t ICPR[1];                    /*!< Interrupt Clear Pending Register                     */
         uint32_t RESERVED3[31];
         uint32_t RESERVED4[64];
    __IO uint32_t IPR[8];                     /*!< Interrupt Priority Register                          */
}  NVIC_Type;


/*
 *  memory mapping struct for System Control Block
 */
typedef struct
{
    __I  uint32_t CPUID;                      /*!< CPU ID Base Register                                 */
    __IO uint32_t ICSR;                       /*!< Interrupt Control State Register                     */
         uint32_t RESERVED0;
    __IO uint32_t AIRCR;                      /*!< Application Interrupt / Reset Control Register       */
    __IO uint32_t SCR;                        /*!< System Control Register                              */
    __IO uint32_t CCR;                        /*!< Configuration Control Register                       */
         uint32_t RESERVED1;
    __IO uint32_t SHP[2];                     /*!< System Handlers Priority Registers. [0] is RESERVED  */
    __IO uint32_t SHCSR;                      /*!< System Handler Control and State Register            */
         uint32_t RESERVED2[2];
    __IO uint32_t DFSR;                       /*!< Debug Fault Status Register                          */
} SCB_Type;


/*
 *  memory mapping struct for SysTick
 */
typedef struct
{
    __IO uint32_t CTRL;                       /*!< SysTick Control and Status Register                  */
    __IO uint32_t LOAD;                       /*!< SysTick Reload Value Register                        */
    __IO uint32_t VAL;                        /*!< SysTick Current Value Register                       */
    __I  uint32_t CALIB;                      /*!< SysTick Calibration Register                         */
} SysTick_Type;



/*
 *  Core Debug Register
 */
typedef struct
{
    __IO uint32_t DHCSR;                      /*!< Debug Halting Control and Status Register            */
    __O  uint32_t DCRSR;                      /*!< Debug Core Register Selector Register                */
    __IO uint32_t DCRDR;                      /*!< Debug Core Register Data Register                    */
    __IO uint32_t DEMCR;                      /*!< Debug Exception and Monitor Control Register         */
} CoreDebug_Type;


/*
 *  Memory mapping of Cortex-M0 Hardware
 */
#define SCS_BASE            (0xE000E000)                         /*!< System Control Space Base Address */
#define CoreDebug_BASE      (0xE000EDF0)                         /*!< Core Debug Base Address           */
#define SysTick_BASE        (SCS_BASE +  0x0010)                 /*!< SysTick Base Address              */
#define NVIC_BASE           (SCS_BASE +  0x0100)                 /*!< NVIC Base Address                 */
#define SCB_BASE            (SCS_BASE +  0x0D00)                 /*!< System Control Block Base Address */

#define SCB                 ((SCB_Type *)        SCB_BASE)       /*!< SCB configuration struct          */
#define SysTick             ((SysTick_Type *)    SysTick_BASE)   /*!< SysTick configuration struct      */
#define NVIC                ((NVIC_Type *)       NVIC_BASE)      /*!< NVIC configuration struct         */
#define CoreDebug           ((CoreDebug_Type *)  CoreDebug_BASE) /*!< Core Debug configuration struct   */


/*********************************************************************************************************
  Hardware Abstraction Layer
*********************************************************************************************************/


#if defined ( __CC_ARM   )
    #define __ASM            __asm            /*!< asm keyword for ARM Compiler                         */
    #define __INLINE         __inline         /*!< inline keyword for ARM Compiler                      */

#elif defined ( __ICCARM__ )
    #define __ASM           __asm             /*!< asm keyword for IAR Compiler                         */
    #define __INLINE        inline            /*!< inline keyword for IAR Compiler. Only avaiable in    */
                                              /* High optimization mode!                                */

#elif defined   (  __GNUC__  )
    #define __ASM            __asm            /*!< asm keyword for GNU Compiler                         */
    #define __INLINE         inline           /*!< inline keyword for GNU Compiler                      */

#elif defined   (  __TASKING__  )
    #define __ASM            __asm            /*!< asm keyword for TASKING Compiler                     */
    #define __INLINE         inline           /*!< inline keyword for TASKING Compiler                  */

#endif


/*********************************************************************************************************
  Compiler specific Intrinsics
*********************************************************************************************************/

/*
 *  RealView Compiler
 */
#if defined ( __CC_ARM   )

/*
 *  ARM armcc specific functions
 */
#define __enable_fault_irq                __enable_fiq
#define __disable_fault_irq               __disable_fiq

#define __NOP                             __nop
#define __WFI                             __wfi
#define __WFE                             __wfe
#define __SEV                             __sev
#define __ISB()                           __isb(0)
#define __DSB()                           __dsb(0)
#define __DMB()                           __dmb(0)
#define __REV                             __rev

/* intrinsic void __enable_irq();                                 */
/* intrinsic void __disable_irq();                                */

/*********************************************************************************************************
** @brief  Return the Process Stack Pointer
**
** @param  none
** @return uint32_t ProcessStackPointer
**
** Return the actual process stack pointer
*********************************************************************************************************/
extern uint32_t __get_PSP(void);

/*********************************************************************************************************
** @brief  Set the Process Stack Pointer
**
** @param  uint32_t Process Stack Pointer
** @return none
**
** Assign the value ProcessStackPointer to the MSP 
** (process stack pointer) Cortex processor register
*********************************************************************************************************/
extern void __set_PSP(uint32_t topOfProcStack);

/*********************************************************************************************************
** @brief  Return the Main Stack Pointer
**
** @param  none
** @return uint32_t Main Stack Pointer
**
** Return the current value of the MSP (main stack pointer)
** Cortex processor register
*********************************************************************************************************/
extern uint32_t __get_MSP(void);

/*********************************************************************************************************
** @brief  Set the Main Stack Pointer
**
** @param  uint32_t Main Stack Pointer
** @return none
**
** Assign the value mainStackPointer to the MSP 
** (main stack pointer) Cortex processor register
*********************************************************************************************************/
extern void __set_MSP(uint32_t topOfMainStack);

/*********************************************************************************************************
** @brief  Reverse byte order in unsigned short value
**
** @param  uint16_t value to reverse
** @return uint32_t reversed value
**
** Reverse byte order in unsigned short value
*********************************************************************************************************/
extern uint32_t __REV16(uint16_t value);

/*********************************************************************************************************
** @brief  Reverse byte order in signed short value with sign extension to integer
**
** @param  int16_t value to reverse
** @return int32_t reversed value
**
** Reverse byte order in signed short value with sign extension to integer
*********************************************************************************************************/
extern int32_t __REVSH(int16_t value);


#if (__ARMCC_VERSION < 400000)

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲第一激情av| 亚洲一区二区三区中文字幕 | 美女精品自拍一二三四| 国产精品免费网站在线观看| 欧美高清激情brazzers| 91免费精品国自产拍在线不卡| 麻豆一区二区三| 天天av天天翘天天综合网| 中文乱码免费一区二区| 欧美哺乳videos| 欧美三级视频在线| av一区二区三区四区| 国产原创一区二区三区| 全国精品久久少妇| 婷婷亚洲久悠悠色悠在线播放| 中文字幕在线不卡一区二区三区| 26uuu国产电影一区二区| 欧美日韩五月天| 在线亚洲+欧美+日本专区| av在线不卡观看免费观看| 国产白丝网站精品污在线入口| 日韩av电影天堂| 亚洲高清三级视频| 亚洲在线一区二区三区| 亚洲欧美日韩国产一区二区三区 | 韩国成人在线视频| 男男gaygay亚洲| 日韩极品在线观看| 偷窥少妇高潮呻吟av久久免费| 亚洲女爱视频在线| 亚洲欧美国产毛片在线| 日韩久久一区二区| 中文字幕在线一区| 亚洲视频你懂的| 亚洲色图欧洲色图| 一区二区三区欧美亚洲| 亚洲精品国产精华液| 亚洲免费在线看| 亚洲一区二区成人在线观看| 亚洲香肠在线观看| 日韩精品亚洲一区| 另类小说欧美激情| 韩国av一区二区三区| 国产成人午夜片在线观看高清观看| 国产做a爰片久久毛片| 国产一区二区按摩在线观看| 久久国产视频网| 国产经典欧美精品| 成人久久视频在线观看| 99久久国产综合精品色伊| 91热门视频在线观看| 欧美主播一区二区三区| 7777精品伊人久久久大香线蕉的| 欧美一区二区三区视频| 精品成人免费观看| 国产在线视视频有精品| 亚洲在线免费播放| 天天综合日日夜夜精品| 久久国产精品色婷婷| 国产jizzjizz一区二区| 91视频观看免费| 6080国产精品一区二区| 国产亚洲精品中文字幕| 亚洲欧美日韩一区二区 | 国产精品电影一区二区| 亚洲色图色小说| 日韩一区精品视频| 粉嫩av一区二区三区在线播放| 99久久99久久精品免费看蜜桃| 欧美日韩综合不卡| 久久午夜免费电影| 亚洲影视在线播放| 麻豆精品一区二区av白丝在线| 国产伦精一区二区三区| 色先锋久久av资源部| 日韩欧美国产成人一区二区| 中文久久乱码一区二区| 日韩av中文字幕一区二区| 成人性生交大片免费看中文网站| 欧美三区免费完整视频在线观看| 欧美mv日韩mv| 一区二区三区四区av| 国产一区二区三区精品欧美日韩一区二区三区 | 色国产综合视频| 日韩欧美一二三四区| 国产精品久久久久7777按摩| 亚洲gay无套男同| 国产白丝精品91爽爽久久| 欧美高清视频一二三区| 亚洲天天做日日做天天谢日日欢 | 欧美午夜免费电影| 久久久国产精品午夜一区ai换脸| 亚洲精品ww久久久久久p站| 国产一区二区在线电影| 欧美日韩亚洲国产综合| 国产精品国产自产拍高清av王其 | 91久久免费观看| 久久色.com| 青青草国产成人av片免费| 成人免费视频视频在线观看免费| 日韩精品成人一区二区在线| 99久久国产综合色|国产精品| 精品国产污网站| 亚洲电影一级黄| 色噜噜狠狠色综合欧洲selulu| 久久久亚洲精品石原莉奈| 日韩电影在线一区二区| 色系网站成人免费| 国产精品不卡一区二区三区| 黄网站免费久久| 日韩精品在线网站| 婷婷开心久久网| 欧美视频一区二区| 亚洲免费在线视频一区 二区| 国产福利一区在线| 欧美精品一区二区不卡| 男人的天堂亚洲一区| 欧美日本一道本在线视频| 一区二区三区蜜桃网| 99久久精品国产毛片| 国产精品高清亚洲| 9色porny自拍视频一区二区| 国产亚洲成av人在线观看导航| 精品一区二区国语对白| 精品久久一区二区三区| 久久99国产乱子伦精品免费| 日韩一卡二卡三卡| 美女爽到高潮91| 日韩三级在线免费观看| 蜜桃一区二区三区在线| 欧美一级一区二区| 人人狠狠综合久久亚洲| 欧美变态tickle挠乳网站| 久久成人免费电影| 久久久久国产免费免费| 国产成人久久精品77777最新版本| 久久精品在线观看| www.爱久久.com| 亚洲欧美激情插| 欧美亚洲动漫制服丝袜| 日韩国产一二三区| 欧美mv日韩mv亚洲| 国产福利精品导航| 一区二区中文视频| 91九色02白丝porn| 日韩电影一区二区三区| 欧美大肚乱孕交hd孕妇| 国产一区二区三区在线观看精品 | 久久99国产精品久久| 久久久美女艺术照精彩视频福利播放| 看片的网站亚洲| 久久久蜜臀国产一区二区| 成人性生交大片免费看视频在线| 国产精品久久久久影院亚瑟| 色先锋aa成人| 日本成人在线不卡视频| 久久久激情视频| 91麻豆视频网站| 日韩成人免费电影| 国产网站一区二区| 91丨九色丨尤物| 天天色图综合网| 国产色综合一区| 国产精品一区在线| 91精品国产综合久久久久久| 激情伊人五月天久久综合| 欧美激情一区二区三区在线| 色婷婷av一区| 久久电影国产免费久久电影 | 奇米精品一区二区三区四区 | 91麻豆6部合集magnet| 日韩av不卡在线观看| 国产网站一区二区| 欧美日韩aaaaaa| 成人免费视频视频在线观看免费| 亚洲国产精品久久人人爱| 久久精品欧美一区二区三区不卡| 91丨porny丨中文| 久久 天天综合| 亚洲一区二区三区四区在线| 久久一区二区视频| 欧美揉bbbbb揉bbbbb| 国产成人精品免费一区二区| 亚洲国产乱码最新视频 | 亚洲欧美另类图片小说| 欧美精品一区二区三区四区| 色香蕉久久蜜桃| 国产一区二区精品在线观看| 亚洲成人在线网站| 国产欧美日韩卡一| 91精品欧美福利在线观看| jvid福利写真一区二区三区| 麻豆国产精品777777在线| 一区二区三区在线免费播放| 久久久久久免费毛片精品| 91福利社在线观看| 成人国产视频在线观看| 国产一区在线视频| 日韩精品免费专区| 一区二区三区在线免费|