亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? mmregs.h

?? tms320c5402實(shí)現(xiàn)dct的程序,絕對(duì)好東西不過(guò)調(diào)試時(shí)不要忘了加rts庫(kù)
?? H
字號(hào):
************************************************************************
** File Name: MMRegs.h
** Part Number: TLV320AIC10/11EVM–SW–0100
************************************************************************
** Copyright (c) Texas Instruments, Inc. 2000
************************************************************************
**
** Release History:
** Version Date Engr Description
** 1.00 10–11–2000 Wendy X Fang Original Release
**
************************************************************************
**
** Function:
** 1. Memory–Maped Registers (MMR) are mapped to data–page memory
** (Address: 0x0000 to 0x005F). Note that the assembly tool
** ”.mmregs” can NOT be applied for C5402 directly!!
** 2. Sub–bank addresses for McBSP and DMA are defined, and
** 3. Addresses for C5402 DSK on–board IO ports are defined.
**
************************************************************************
** References:
** (1) TMS320VC5402 Fixed–Point Digital Signal Processor (SPRS079D)
** (2) TMS320C54x DSP, CPU and Peripheral (SPRU131)
** (3) TMS320C54x DSP, Enhanced Peripheral (SPRU302)
************************************************************************
************************************************************************
** C5402 Memory Mapped Register Definations (On Data–Page or Page1)
************************************************************************
******** Map Interrupt Registers to Data Page Addresses
IMR .set 0x0000 ; interrupt mask reg
IFR .set 0x0001 ; interrupt mask reg
******** Map CPU Registers to Data Page Addresses
ST0 .set 0x0006 ; CPU status reg0
ST1 .set 0x0007 ; CPU status reg1
A .set 0x0008 ; CPU accumulator A
AL .set 0x0008 ; CPU accumulator A low word
AH .set 0x0009 ; CPU accumulator A high word
AG .set 0x000A ; CPU accumulator A guard word
B .set 0x000B ; CPU accumulator B
BL .set 0x000B ; CPU accumulator B low word
BH .set 0x000C ; CPU accumulator B high word
BG .set 0x000D ; CPU accumulator B guard word
TREG .set 0x000E ; CPU temporary reg
TRN .set 0x000F ; CPU transition reg
* AR0 .set 0x0010 ; CPU auxiliary reg0
* AR1 .set 0x0011 ; CPU auxiliary reg1
* AR2 .set 0x0012 ; CPU auxiliary reg2
* AR3 .set 0x0013 ; CPU auxiliary reg3
* AR4 .set 0x0014 ; CPU auxiliary reg4
* AR5 .set 0x0015 ; CPU auxiliary reg5   
* AR6 .set 0x0016 ; CPU auxiliary reg6
* AR7 .set 0x0017 ; CPU auxiliary reg7
* SP .set 0x0018 ; CPU stack pointer reg
BK .set 0x0019 ; CPU circular buffer size reg
BRC .set 0x001A ; CPU block repeat counter
RSA .set 0x001B ; CPU block repeat start address
REA .set 0x001C ; CPU block repeat end address
******* Map System Registers to Data Page Addresses
PMST .set 0x001D ; processor mode status reg
XPC .set 0x001E ; extended program page reg
SWWSR .set 0x0028 ; software wait–state reg
BSCR .set 0x0029 ; bank–switching control reg
SWCR .set 0x002B ; software wait–state control reg
CLKMD .set 0x0058 ; clock mode reg
******** Map McBSP0 Registers to Data Page Addresses
McBSP0_DRR2 .set 0x0020 ; McBSP0 data Rx reg2
McBSP0_DRR1 .set 0x0021 ; McBSP0 data Rx reg1
McBSP0_DXR2 .set 0x0022 ; McBSP0 data Tx reg2
McBSP0_DXR1 .set 0x0023 ; McBSP0 data Tx reg1
McBSP0_SPSA .set 0x0038 ; McBSP0 sub bank addr reg
McBSP0_SPSD .set 0x0039 ; McBSP0 sub bank data reg
******** Map McBSP1 Registers to Data Page Addresses
McBSP1_DRR2 .set 0x0040 ; McBSP1 data Rx reg2
McBSP1_DRR1 .set 0x0041 ; McBSP1 data Rx reg1
McBSP1_DXR2 .set 0x0042 ; McBSP1 data Tx reg2
McBSP1_DXR1 .set 0x0043 ; McBSP1 data Tx reg1
McBSP1_SPSA .set 0x0048 ; McBSP1 sub bank addr reg
McBSP1_SPSD .set 0x0049 ; McBSP1 sub bank data reg
******** Map Timer0 Registers to Data Page Addresses
TIM .set 0x0024 ; timer0 reg
PRD .set 0x0025 ; timer0 period reg
TCR .set 0x0026 ; timer0 control reg
******** Map Timer1 Registers to Data Page Addresses
TIM1 .set 0x0030 ; timer1 reg
PRD1 .set 0x0031 ; timer1 period reg
TCR1 .set 0x0032 ; timer1 control reg
******** Map HPI Registers to Data Page Addresses
HPIC .set 0x002C ; HPI control reg
******** Map General IO Port (Pins) Registers to Data Page Addresses
GPIOCR .set 0x003C ;GP I/O Pins Control Reg
GPIOSR .set 0x003D ;GP I/O Pins Status Reg
******* Map DMA Registers to Data Page Addresses
DMPREC .set 0x0054 ; DMA channel priority and ebanle control
DMSA .set 0x0055 ; DMA subbank address reg
DMSDI .set 0x0056 ; DMA subbank data reg w/autoincrement
DMSDN .set 0x0057 ; DMA subbank data reg
************************************************************************
** Sub–Bank Address Definations
************************************************************************
******** McBSP Sub–Bank Register Addresses
SPCR1 .set 0x0000 ; McBSP Ser Port Ctrl Reg1
SPCR2 .set 0x0001 ; McBSP Ser Port Ctrl Reg2
RCR1 .set 0x0002 ; McBSP Rx Ctrl Reg1
RCR2 .set 0x0003 ; McBSP Rx Ctrl Reg2
XCR1 .set 0x0004 ; McBSP Tx Ctrl Reg1
XCR2 .set 0x0005 ; McBSP Tx Ctrl Reg2
SRGR1 .set 0x0006 ; McBSP Sample Rate Gen Reg1
SRGR2 .set 0x0007 ; McBSP Sample Rate Gen Reg2
MCR1 .set 0x0008 ; McBSP Multichan Reg1
MCR2 .set 0x0009 ; McBSP Multichan Reg2
RCERA .set 0x000A ; McBSP Rx Chan Enable Reg PartA
RCERB .set 0x000B ; McBSP Rx Chan Enable Reg PartB
XCERA .set 0x000C ; McBSP Tx Chan Enable Reg PartA
XCERB .set 0x000D ; McBSP Tx Chan Enable Reg PartB
PCR .set 0x000E ; McBSP Pin Ctrl Reg
******* DMA Sub–Bank Register Addresses
DMARC0 .set 0x0000 ; DMA channel0 source address reg
DMDST0 .set 0x0001 ; DMA channel0 destination address reg
DMCTR0 .set 0x0002 ; DMA channel0 element count reg
DMDFC0 .set 0x0003 ; DMA channel0 sync sel & frame count reg
DMMCR0 .set 0x0004 ; DMA channel0 transfer mode cntrl reg
DMARC1 .set 0x0005 ; DMA channel1 source address reg
DMDST1 .set 0x0006 ; DMA channel1 destination address reg
DMCTR1 .set 0x0007 ; DMA channel1 element count reg
DMDFC1 .set 0x0008 ; DMA channel1 sync sel & frame count reg
DMMCR1 .set 0x0009 ; DMA channel1 transfer mode cntrl reg
DMARC2 .set 0x000A ; DMA channel2 source address reg
DMDST2 .set 0x000B ; DMA channel2 destination address reg
DMCTR2 .set 0x000C ; DMA channel2 element count reg
DMDFC2 .set 0x000D ; DMA channel2 sync sel & frame count reg
DMMCR2 .set 0x000E ; DMA channel2 transfer mode cntrl reg
DMARC3 .set 0x000F ; DMA channel3 source address reg
DMDST3 .set 0x0010 ; DMA channel3 destination address reg
DMCTR3 .set 0x0011 ; DMA channel3 element count reg
DMDFC3 .set 0x0012 ; DMA channel3 sync sel & frame count reg
DMMCR3 .set 0x0013 ; DMA channel3 transfer mode cntrl reg
DMARC4 .set 0x0014 ; DMA channel4 source address reg
DMDST4 .set 0x0015 ; DMA channel4 destination address reg
DMCTR4 .set 0x0016 ; DMA channel4 element count reg
DMDFC4 .set 0x0017 ; DMA channel4 sync sel & frame count reg
DMMCR4 .set 0x0018 ; DMA channel4 transfer mode cntrl reg
DMARC5 .set 0x0019 ; DMA channel5 source address reg
DMDST5 .set 0x001A ; DMA channel5 destination address reg
DMCTR5 .set 0x001B ; DMA channel5 element count reg
DMDFC5 .set 0x001C ; DMA channel5 sync sel & frame count reg
DMMCR5 .set 0x001D ; DMA channel5 transfer mode cntrl reg
DMSRCP .set 0x001E ; DMA source prog page address
DMDSTP .set 0x001F ; DMA destination prog page address
DMIDX0 .set 0x0020 ; DMA element index address reg0
DMIDX1 .set 0x0021 ; DMA element index address reg1
DMFRI0 .set 0x0022 ; DMA frame index reg0
DMFRI1 .set 0x0023 ; DMA frame index reg1
DMGSA .set 0x0024 ; DMA global source address reload reg
DMGDA .set 0x0025 ; DMA global destination address reload reg
DMGCA .set 0x0026 ; DMA global counter reload reg
DMGFA .set 0x0027 ; DMA global frame count reload reg

************************************************************************
** C5402 DSK On–Board I/O Memory Mapped Registers
************************************************************************
*DSP_CPLD_CNTL1 .set 0000h ;Control Reg1
*DSP_CPLD_STAT .set 0001h ;Status Reg
*DSP_CPLD_DMCNTL .set 0002h ;Data Memory Control Reg
*DSP_CPLD_DBIO .set 0003h ;Daughter Brd / GPIO Reg
*DSP_CPLD_CNTL2 .set 0004h ;Control Reg2
*DSP_CPLD_SEM0 .set 0005h ;Semaphore 0
*DSP_CPLD_SEM1 .set 0006h ;Semaphore 1
************************************************************************
** End of File –– MMRegs.h
************************************************************************














?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
麻豆成人久久精品二区三区红| 色婷婷综合久久久中文一区二区| 蜜桃视频在线观看一区二区| 欧美日本在线观看| 日韩欧美123| 国产精品三级av| 亚洲宅男天堂在线观看无病毒| 日韩高清欧美激情| 高清beeg欧美| 精品视频一区三区九区| 国产色一区二区| 亚洲成人一区二区在线观看| 国产成人亚洲综合a∨婷婷| 欧美区一区二区三区| 毛片av中文字幕一区二区| 337p日本欧洲亚洲大胆精品 | 日韩av在线发布| 欧美xxxx在线观看| 亚洲va国产va欧美va观看| 91精品国产黑色紧身裤美女| 国产精品丝袜一区| 99久久精品一区| 久久夜色精品国产噜噜av| 成人免费看片app下载| 精品国产麻豆免费人成网站| 亚洲成人激情社区| 久久美女高清视频| 国产揄拍国内精品对白| 欧美美女直播网站| 亚洲色欲色欲www在线观看| 国产精品自产自拍| 久久综合九色综合97婷婷女人| 成人a区在线观看| 中文字幕免费在线观看视频一区| 国产一区二区调教| 亚洲一区二区四区蜜桃| 久久精品一级爱片| 欧洲亚洲精品在线| 亚洲成人资源网| 国产精品视频免费看| 欧美日韩精品一区二区三区蜜桃 | 国产欧美日韩不卡| 国产成人一级电影| 青草国产精品久久久久久| 91精品国产入口| youjizz久久| 亚洲综合小说图片| 国产精品女上位| 欧美大胆一级视频| 欧美三级韩国三级日本三斤| 成人午夜伦理影院| 国模套图日韩精品一区二区| 2021久久国产精品不只是精品 | 欧美视频中文字幕| 免费在线观看一区| 亚洲国产一区二区在线播放| 欧美日韩色一区| 一本一道综合狠狠老| 成人久久18免费网站麻豆| 国产一区二区三区在线观看免费 | 日韩一区二区三区四区| 国产一区不卡视频| 伦理电影国产精品| 中文字幕一区二区三区四区不卡 | 综合亚洲深深色噜噜狠狠网站| 精品免费日韩av| 欧美一区二区三区四区视频 | 激情av综合网| 久久成人免费电影| 欧美aa在线视频| 美腿丝袜亚洲三区| 麻豆国产欧美一区二区三区| 日韩成人精品在线观看| 日本视频在线一区| 日本在线不卡视频一二三区| 日韩在线一区二区三区| 久久久99免费| 久久综合久久99| 久久久久99精品国产片| 国产女主播视频一区二区| 欧美精品一区二区三区一线天视频 | 久久综合色天天久久综合图片| 精品欧美黑人一区二区三区| 欧美精品一区视频| 欧美国产精品中文字幕| 欧美国产亚洲另类动漫| 中文字幕中文字幕一区| 欧美一激情一区二区三区| 在线播放国产精品二区一二区四区 | 国产福利91精品| 成人亚洲一区二区一| 91丨九色丨尤物| 麻豆国产精品一区二区三区| 国产在线视频不卡二| 国产成a人亚洲精| 91同城在线观看| 欧美色欧美亚洲另类二区| 日韩视频免费观看高清在线视频| 精品国免费一区二区三区| 久久久精品天堂| 亚洲蜜臀av乱码久久精品| 国产午夜精品福利| 亚洲欧美激情插| 午夜影视日本亚洲欧洲精品| 久99久精品视频免费观看| 亚洲成人动漫一区| 精一区二区三区| 色综合天天狠狠| 555www色欧美视频| 国产日韩亚洲欧美综合| 亚洲一区二区三区四区不卡| 蜜臀av亚洲一区中文字幕| 成人福利视频在线| 欧美日韩在线亚洲一区蜜芽| 久久久久国产精品免费免费搜索| 国产精品二区一区二区aⅴ污介绍| 亚洲一区二区三区四区五区中文 | 视频一区中文字幕| 成人自拍视频在线| 欧美一区二区三区系列电影| 国产精品久久久久久久久免费丝袜 | 久久午夜羞羞影院免费观看| 亚洲精品免费看| 日韩理论电影院| 麻豆精品久久久| 在线视频欧美区| 中文字幕国产精品一区二区| 日韩综合在线视频| 91视视频在线观看入口直接观看www| 777亚洲妇女| 亚洲精品一二三区| 国产成人亚洲综合a∨婷婷| 欧美人xxxx| 1024成人网| 国产伦精品一区二区三区免费 | 成人免费毛片片v| 欧美不卡123| 亚洲国产va精品久久久不卡综合| 国产白丝精品91爽爽久久| 欧美精品久久99久久在免费线| 国产女人18毛片水真多成人如厕 | 欧美一区二区三区四区五区| 一区二区三区四区高清精品免费观看 | 精品国产乱码久久久久久蜜臀| 一区二区在线观看视频| 风间由美一区二区av101| 制服丝袜中文字幕一区| 亚洲电影在线免费观看| 在线免费观看成人短视频| 中文字幕一区二区三区在线播放| 国产九九视频一区二区三区| 欧美一级电影网站| 天堂一区二区在线免费观看| 欧美色老头old∨ideo| 悠悠色在线精品| 日本精品视频一区二区| 91精品国产综合久久精品麻豆| 夜夜嗨av一区二区三区四季av| 成人av午夜电影| 中文字幕不卡三区| 成人性生交大合| 国产精品欧美一级免费| 国产99久久久国产精品潘金| 国产婷婷一区二区| 福利91精品一区二区三区| 欧美激情在线看| 成人网在线播放| 亚洲欧美日韩中文播放| 91片在线免费观看| 亚洲一区二区三区四区在线免费观看 | 国产精品一线二线三线| 337p日本欧洲亚洲大胆精品| 激情欧美日韩一区二区| 26uuu久久天堂性欧美| 国产高清精品网站| 日韩毛片视频在线看| 色999日韩国产欧美一区二区| 亚洲国产一区视频| 91精品国产入口| 国产酒店精品激情| 国产精品久久一级| 色播五月激情综合网| 亚洲aaa精品| 欧美一区二区三区白人| 国产专区欧美精品| 中文字幕中文字幕中文字幕亚洲无线| 91在线高清观看| 天天影视网天天综合色在线播放 | 精品一区二区在线播放| 欧美国产一区视频在线观看| 色婷婷综合久久久久中文| 日日夜夜一区二区| 久久女同性恋中文字幕| 91麻豆免费看片| 美国毛片一区二区| 国产精品成人免费在线| 欧美久久免费观看| 国产高清亚洲一区| 亚洲国产成人av网| 国产视频一区二区在线|