亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp54.h

?? TMS320VC5402實現FIR濾波,C語言實現
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************/
/*  MCBSP54.H - MCBSP54 routines header file.                                 */
/*                                                                            */
/*     This module provides the devlib implementation for the MCBSP           */
/*     on the TMS320C54x DSP.                                                 */
/*                                                                            */
/*  MACRO FUNCTIONS:                                                          */
/* 	MCBSP_BYTES_PER_WORD 	- return # of bytes required to hold #          */
/*                        	  of bits indicated by wdlen                    */
/*  MCBSP_ENABLE()          - starts serial port receive and/or transmit    */
/* 	MCBSP_TX_RESET() 		- reset transmit side of serial port            */
/* 	MCBSP_RX_RESET() 		- reset receive side of serial port             */
/* 	MCBSP_DRR1_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR1_SUBADDR, ... )          */
/* 	MCBSP_DRR2_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR2_SUBADDR, ... )          */
/* 	MCBSP_DRR12_READ() 	- read data value from serial port              */
/*                      	  return value as unsigned long                 */
/* 	MCBSP_DXR12_WRITE() 	- write data value from serial port             */
/* 	MCBSP_IO_ENABLE() 	- place port in general purpose I/O mode        */
/* 	MCBSP_IO_DISABLE() 	- take port out of general purpose I/O mode     */
/* 	MCBSP_FRAME_SYNC_ENABLE - sets FRST bit in SPCR                         */
/* 	MCBSP_FRAME_SYNC_RESET 	- clrs FRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_ENABLE- sets GRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_RESET - clrs GRST bit in SPCR                         */
/* 	MCBSP_RRDY 			- returns selected ports RRDY                   */
/* 	MCBSP_XRDY 			- returns selected ports XRDY                   */
/* 	MCBSP_LOOPBACK_ENABLE 	- places selected port in loopback              */
/* 	MCBSP_LOOPBACK_DISABLE 	- takes port out of DLB                         */
/*                                                                            */
/*  FUNCTIONS:                                                                */
/*	mcbsp_init - initialize and start serial port operation                 */
/*                                                                            */
/*                                                                            */
/*  AUTHOR:                                                                   */
/*     Stefan Haas                                                            */
/*                                                                            */
/*  REVISION HISTORY:                                                         */
/*                                                                            */
/*    DATE       AUTHOR                       DESCRIPTION                     */
/*   -------   -------------      ------------------------------------------  */
/*   13OCT98   St Haas            Original.                                   */
/*                                                                            */
/******************************************************************************/


   

                                                                 
/******************************************************************/
/* This header file  defines the data structures and macros to    */
/* necessary to address the Multi-Channel Serial Port             */
/******************************************************************/
#ifndef _MCBSP_H_
#define _MCBSP_H_

#include "regs54xx.h"


/* Bits, Bitfields, ... */

#define MCBSP_RX     1
#define MCBSP_TX     2
#define MCBSP_BOTH   3 

/* CONFIGURATION REGISTER BIT and BITFIELD values */
/* Serial Port Control Register SPCR1 */

#define DLB_ENABLE          0x01     /* Enable Digital Loopback Mode          */
#define DLB_DISABLE         0x00     /* Disable Digital Loopback Mode         */

#define RXJUST_RJZF         0x00     /* Receive Right Justify Zero Fill       */      
#define RXJUST_RJSE         0x01     /* Receive Right Justify Sign Extend     */
#define RXJUST_LJZF         0x02     /* Receive Left Justify Zero Fill        */
                                                                              
#define CLK_STOP_DISABLED	0x00   /* Normal clocking for non-SPI mode      */ 
#define CLK_START_W/O_DELAY   0x10   /* Clock starts without delay            */
#define CLK_START_W_DELAY	0x11   /* Clock starts with delay               */

#define DX_ENABLE_OFF		0x00   /* no extra delay for turn-on time       */
#define DX_ENABLE_ON		0x01   /* enable extra delay for turn-on time   */

#define ABIS_DISABLE		0x00   /* A-bis mode is disabled                */
#define ABIS_ENABLE		0x01   /* A-bis mode is enabled                 */


/* Serial Port Control Registers SPCR1 and SPCR2 */
                                                                             
#define INTM_RDY            0x00     /* R/X INT driven by R/X RDY             */
#define INTM_BLOCK          0x01     /* R/X INT driven by new multichannel blk*/
#define INTM_FRAME          0x02     /* R/X INT driven by new frame sync      */
#define INTM_SYNCERR        0x03     /* R/X INT generated by R/X SYNCERR      */

#define RX_RESET			0x00	 /* R or X in reset */
#define RX_ENABLE			0x01	 /* R or X enabled */


/* Serial Port Control Register SPCR2 */

#define SP_FREE_OFF		0x00     /* Free running mode is diabled          */
#define SP_FREE_ON		0x01     /* Free running mode is enabled          */

#define SOFT_DISABLE		0x00     /* SOFT mode is disabled                 */
#define SOFT_ENABLE		0x01     /* SOFT mode is enabled                  */

#define FRAME_GEN_RESET		0x00     /* Frame Synchronization logic is reset  */
#define FRAME_GEN_ENABLE	0x01     /* Frame sync signal FSG is generated    */

#define SRG_RESET			0x00     /* Sample Rate Generator is reset        */
#define SRG_ENABLE		0x01     /* Sample Rate Generator is enabled      */


/* Pin Control Register PCR */

#define IO_DISABLE		0x00     /* No General Purpose I/O Mode           */
#define IO_ENABLE			0x01     /* General Purpose I/0 Mode enabled      */

#define CLKR_POL_RISING     0x01     /* R Data Sampled on Rising Edge of CLKR */
#define CLKR_POL_FALLING    0x00     /* R Data Sampled on Falling Edge of CLKR*/
#define CLKX_POL_RISING     0x00     /* X Data Sent on Rising Edge of CLKX    */
#define CLKX_POL_FALLING    0x01     /* X Data Sent on Falling Edge of CLKX   */
#define FSYNC_POL_HIGH      0x00     /* Frame Sync Pulse Active High          */
#define FSYNC_POL_LOW       0x01     /* Frame Sync Pulse Active Low           */

#define CLK_MODE_EXT        0x00     /* Clock derived from external source    */
#define CLK_MODE_INT        0x01     /* Clock derived from internal source    */

#define FSYNC_MODE_EXT      0x00     /* Frame Sync derived from external src  */
#define FSYNC_MODE_INT      0x01     /* Frame Sync dervived from internal src */

/* Transmit Receive Control Register XCR/RCR */

#define SINGLE_PHASE        0x00     /* Selects single phase frames           */
#define DUAL_PHASE          0x01     /* Selects dual phase frames             */

#define MAX_FRAME_LENGTH    0x7f     /* maximum number of words per frame     */

#define WORD_LENGTH_8       0x00     /* 8 bit word length (requires filling)  */
#define WORD_LENGTH_12      0x01     /* 12 bit word length       ""           */
#define WORD_LENGTH_16      0x02     /* 16 bit word length       ""           */
#define WORD_LENGTH_20      0x03     /* 20 bit word length       ""           */
#define WORD_LENGTH_24      0x04     /* 24 bit word length       ""           */
#define WORD_LENGTH_32      0x05     /* 32 bit word length (matches DRR DXR sz*/

#define MAX_WORD_LENGTH     0x20     /* maximum number of bits per word       */

#define NO_COMPAND_MSB_1ST  0x00     /* No Companding, Data XFER starts w/MSb */
#define NO_COMPAND_LSB_1ST  0x01     /* No Companding, Data XFER starts w/LSb */
#define COMPAND_ULAW        0x02     /* Compand ULAW, 8 bit word length only  */
#define COMPAND_ALAW        0x03     /* Compand ALAW, 8 bit word length only  */

#define FRAME_IGNORE        0x01     /* Ignore frame sync pulses after 1st    */
#define NO_FRAME_IGNORE     0x00     /* Utilize frame sync pulses             */

#define DATA_DELAY0         0x00     /* 1st bit in same clk period as fsync   */
#define DATA_DELAY1         0x01     /* 1st bit 1 clk period after fsync      */
#define DATA_DELAY2         0x02     /* 1st bit 2 clk periods after fsync     */
  
/* Sample Rate Generator Register SRGR */

/* Clock mode (ext. / int.) see PCR */

#define MAX_SRG_CLK_DIV     0xff     /* max value to divide Sample Rate Gen Cl*/
#define MAX_FRAME_WIDTH     0xff     /* maximum FSG width in CLKG periods     */
#define MAX_FRAME_PERIOD    0x0fff   /* FSG period in CLKG periods            */

#define FSX_DXR_TO_XSR      0x00     /* Transmit FSX due to DXR to XSR copy   */
#define FSX_FSG             0x01     /* Transmit FSX due to FSG               */

#define CLKS_POL_FALLING    0x00     /* falling edge generates CLKG and FSG   */
#define CLKS_POL_RISING     0x01     /* rising edge generates CLKG and FSG    */

#define GSYNC_OFF           0x00     /* CLKG always running                   */
#define GSYNC_ON            0x01     /* CLKG and FSG synch'ed to FSR          */ 


/* Multi-channel Control Register 1 and 2 MCR1/2 */

#define RMCM_CHANNEL_ENABLE	0x00 	 /* all 128 channels enabled              */
#define RMCM_CHANNEL_DISABLE	0x01 	 /* all channels disabled, selected by    */
						 /* enabling RP(A/B)BLK, RCER(A/B)        */

#define XMCM_CHANNEL_DX_DRIVEN 0x00  /* transmit data over DX pin for as many */
						 /* number of words as required           */
#define XMCM_XCER_CHAN_TO_DXR	0x01 	 /* selected channels written to DXR      */
#define XMCM_ALL_WORDS_TO_DXR	0x02 	 /* all words copied to DXR(1/2),         */
						 /* DX only driven for selected words     */
#define XMCM_CHANNEL_SYM_R/X	0x03 	 /* symmetric transmit and receive        */
						 /* operation                             */
     


#ifdef _INLINE
#define __INLINE static inline
#else
#define __INLINE
#endif

/********* Function Definitions ***********************************/


?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美亚洲一区二区在线观看| 欧美色倩网站大全免费| 色国产精品一区在线观看| 制服丝袜成人动漫| 国产精品久久久久一区| 日韩电影在线看| 日本国产一区二区| 国产日韩欧美精品一区| 日本va欧美va精品发布| 91麻豆精品一区二区三区| 久久久久久亚洲综合影院红桃 | 亚洲18女电影在线观看| 国内精品免费**视频| 欧美巨大另类极品videosbest| 中文字幕精品一区| 国精产品一区一区三区mba桃花| 色偷偷88欧美精品久久久| 国产精品丝袜在线| 国产精品自拍一区| 日韩一卡二卡三卡国产欧美| 亚洲福利电影网| 欧美丝袜自拍制服另类| 亚洲精品乱码久久久久久| 成人一区二区三区视频| 久久久久久综合| 国产成人综合自拍| 欧美精品一区二区不卡| 久久91精品国产91久久小草| 91麻豆精品国产91久久久资源速度| 一区二区三区在线观看网站| 91欧美激情一区二区三区成人| 中文字幕一区二区三区在线观看| 成a人片国产精品| 国产精品日韩精品欧美在线| 成人午夜激情视频| 国产精品美女久久久久久久网站| 国产成人一区在线| 国产精品卡一卡二| 91亚洲男人天堂| 亚洲狠狠丁香婷婷综合久久久| 91在线码无精品| 亚洲一区二区视频在线观看| 日本精品裸体写真集在线观看| 亚洲乱码日产精品bd| 极品美女销魂一区二区三区| 欧美精品久久久久久久多人混战| 日韩不卡在线观看日韩不卡视频| 精品视频一区二区不卡| 三级影片在线观看欧美日韩一区二区 | 欧美四级电影网| 肉色丝袜一区二区| 精品久久久三级丝袜| 国产精品白丝av| 亚洲欧美日韩国产另类专区| 在线观看中文字幕不卡| 婷婷综合在线观看| 精品精品国产高清一毛片一天堂| 国产精品一级片在线观看| 国产精品伦一区二区三级视频| 91视频国产观看| 天天综合色天天综合色h| 2020国产精品久久精品美国| 成人午夜电影久久影院| 亚洲高清免费一级二级三级| 精品国产一区二区三区久久久蜜月| 国产成人自拍网| 亚洲精品自拍动漫在线| 精品国内二区三区| 91色乱码一区二区三区| 久久精品国内一区二区三区| 国产欧美va欧美不卡在线| 在线观看国产精品网站| 精品午夜一区二区三区在线观看 | 亚洲一区在线观看网站| 日韩午夜三级在线| www.欧美精品一二区| 天堂久久一区二区三区| 国产精品网站在线观看| 日韩一区二区三区精品视频| av高清久久久| 久久av资源网| 亚洲国产wwwccc36天堂| 国产日韩在线不卡| 欧美日本在线播放| 99久久精品一区二区| 久久99久久久久久久久久久| 一区二区三区在线看| 国产欧美日韩在线观看| 欧美一区二区三区婷婷月色| 91精品91久久久中77777| 国产成人av自拍| 久久国产精品99久久久久久老狼| 亚洲一区在线观看免费| 欧美国产一区二区在线观看| 欧美二区乱c少妇| 欧美在线观看视频一区二区三区| 91国产精品成人| 人妖欧美一区二区| 亚洲国产色一区| 亚洲免费av在线| 中文字幕一区在线| 国产精品私人自拍| 国产农村妇女毛片精品久久麻豆| 日韩精品专区在线| 欧美男人的天堂一二区| 欧美色精品在线视频| 在线亚洲精品福利网址导航| 91免费观看视频在线| 成人免费电影视频| 处破女av一区二区| 风间由美中文字幕在线看视频国产欧美| 免费欧美高清视频| 免费在线看成人av| 免费欧美日韩国产三级电影| 奇米888四色在线精品| 午夜精品福利一区二区蜜股av| 亚洲一二三四区| 一区二区激情视频| 亚洲一区二区欧美| 亚洲第一激情av| 丝袜亚洲另类欧美| 日韩 欧美一区二区三区| 国产亚洲精品精华液| 国产乱码精品一区二区三区忘忧草 | 午夜久久久影院| 夜色激情一区二区| 亚洲高清不卡在线| 日本不卡视频在线| 精品一区二区三区av| 国产成人av资源| 成人a区在线观看| 91麻豆福利精品推荐| 日本精品一区二区三区四区的功能| 色婷婷一区二区| 欧美精品久久久久久久久老牛影院| 欧美一区二区大片| 国产亚洲一二三区| 日韩美女视频一区二区| 亚洲国产一区二区a毛片| 免费xxxx性欧美18vr| 国产一区二区在线观看视频| 成人妖精视频yjsp地址| 在线亚洲欧美专区二区| 日韩西西人体444www| 国产精品天干天干在观线| 亚洲一区二区三区视频在线播放| 免费一级欧美片在线观看| 成人一区在线观看| 欧美日产在线观看| 欧美激情一区二区三区四区| 亚洲自拍偷拍欧美| 久久狠狠亚洲综合| 91蝌蚪porny九色| 欧美变态tickling挠脚心| 亚洲欧洲精品一区二区三区| 丝袜美腿成人在线| 懂色av中文一区二区三区| 欧美性感一类影片在线播放| 欧美精品一区二区三区在线| 亚洲主播在线播放| 国产高清久久久| 亚洲女与黑人做爰| 亚洲欧美一区二区三区国产精品| 日日摸夜夜添夜夜添亚洲女人| 国产精品资源网| 欧美日韩一级黄| 亚洲欧美在线aaa| 久久成人免费网| 欧美日韩国产综合久久| 国产精品麻豆网站| 久久国产精品99久久人人澡| 日本福利一区二区| 国产精品萝li| 国模娜娜一区二区三区| 精品视频在线免费观看| 亚洲欧美综合另类在线卡通| 美腿丝袜在线亚洲一区| 在线免费不卡电影| 亚洲欧洲成人精品av97| 国产在线播精品第三| 欧美一区二区在线播放| 亚洲一二三专区| 91一区二区三区在线观看| 欧美国产一区视频在线观看| 紧缚奴在线一区二区三区| 欧美一区二区三区免费| 亚洲亚洲精品在线观看| 色中色一区二区| 日韩理论片中文av| 成人综合婷婷国产精品久久免费| 2023国产精华国产精品| 激情久久久久久久久久久久久久久久| 精品视频全国免费看| 亚洲最大成人综合| 99久久久精品| 日韩美女视频19| 在线中文字幕一区二区| 一区二区欧美国产| 欧美日韩午夜影院| 亚洲大片精品永久免费|