亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp54.h

?? TMS320VC5402實現FIR濾波,C語言實現
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************/
/*  MCBSP54.H - MCBSP54 routines header file.                                 */
/*                                                                            */
/*     This module provides the devlib implementation for the MCBSP           */
/*     on the TMS320C54x DSP.                                                 */
/*                                                                            */
/*  MACRO FUNCTIONS:                                                          */
/* 	MCBSP_BYTES_PER_WORD 	- return # of bytes required to hold #          */
/*                        	  of bits indicated by wdlen                    */
/*  MCBSP_ENABLE()          - starts serial port receive and/or transmit    */
/* 	MCBSP_TX_RESET() 		- reset transmit side of serial port            */
/* 	MCBSP_RX_RESET() 		- reset receive side of serial port             */
/* 	MCBSP_DRR1_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR1_SUBADDR, ... )          */
/* 	MCBSP_DRR2_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR2_SUBADDR, ... )          */
/* 	MCBSP_DRR12_READ() 	- read data value from serial port              */
/*                      	  return value as unsigned long                 */
/* 	MCBSP_DXR12_WRITE() 	- write data value from serial port             */
/* 	MCBSP_IO_ENABLE() 	- place port in general purpose I/O mode        */
/* 	MCBSP_IO_DISABLE() 	- take port out of general purpose I/O mode     */
/* 	MCBSP_FRAME_SYNC_ENABLE - sets FRST bit in SPCR                         */
/* 	MCBSP_FRAME_SYNC_RESET 	- clrs FRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_ENABLE- sets GRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_RESET - clrs GRST bit in SPCR                         */
/* 	MCBSP_RRDY 			- returns selected ports RRDY                   */
/* 	MCBSP_XRDY 			- returns selected ports XRDY                   */
/* 	MCBSP_LOOPBACK_ENABLE 	- places selected port in loopback              */
/* 	MCBSP_LOOPBACK_DISABLE 	- takes port out of DLB                         */
/*                                                                            */
/*  FUNCTIONS:                                                                */
/*	mcbsp_init - initialize and start serial port operation                 */
/*                                                                            */
/*                                                                            */
/*  AUTHOR:                                                                   */
/*     Stefan Haas                                                            */
/*                                                                            */
/*  REVISION HISTORY:                                                         */
/*                                                                            */
/*    DATE       AUTHOR                       DESCRIPTION                     */
/*   -------   -------------      ------------------------------------------  */
/*   13OCT98   St Haas            Original.                                   */
/*                                                                            */
/******************************************************************************/


   

                                                                 
/******************************************************************/
/* This header file  defines the data structures and macros to    */
/* necessary to address the Multi-Channel Serial Port             */
/******************************************************************/
#ifndef _MCBSP_H_
#define _MCBSP_H_

#include "regs54xx.h"


/* Bits, Bitfields, ... */

#define MCBSP_RX     1
#define MCBSP_TX     2
#define MCBSP_BOTH   3 

/* CONFIGURATION REGISTER BIT and BITFIELD values */
/* Serial Port Control Register SPCR1 */

#define DLB_ENABLE          0x01     /* Enable Digital Loopback Mode          */
#define DLB_DISABLE         0x00     /* Disable Digital Loopback Mode         */

#define RXJUST_RJZF         0x00     /* Receive Right Justify Zero Fill       */      
#define RXJUST_RJSE         0x01     /* Receive Right Justify Sign Extend     */
#define RXJUST_LJZF         0x02     /* Receive Left Justify Zero Fill        */
                                                                              
#define CLK_STOP_DISABLED	0x00   /* Normal clocking for non-SPI mode      */ 
#define CLK_START_W/O_DELAY   0x10   /* Clock starts without delay            */
#define CLK_START_W_DELAY	0x11   /* Clock starts with delay               */

#define DX_ENABLE_OFF		0x00   /* no extra delay for turn-on time       */
#define DX_ENABLE_ON		0x01   /* enable extra delay for turn-on time   */

#define ABIS_DISABLE		0x00   /* A-bis mode is disabled                */
#define ABIS_ENABLE		0x01   /* A-bis mode is enabled                 */


/* Serial Port Control Registers SPCR1 and SPCR2 */
                                                                             
#define INTM_RDY            0x00     /* R/X INT driven by R/X RDY             */
#define INTM_BLOCK          0x01     /* R/X INT driven by new multichannel blk*/
#define INTM_FRAME          0x02     /* R/X INT driven by new frame sync      */
#define INTM_SYNCERR        0x03     /* R/X INT generated by R/X SYNCERR      */

#define RX_RESET			0x00	 /* R or X in reset */
#define RX_ENABLE			0x01	 /* R or X enabled */


/* Serial Port Control Register SPCR2 */

#define SP_FREE_OFF		0x00     /* Free running mode is diabled          */
#define SP_FREE_ON		0x01     /* Free running mode is enabled          */

#define SOFT_DISABLE		0x00     /* SOFT mode is disabled                 */
#define SOFT_ENABLE		0x01     /* SOFT mode is enabled                  */

#define FRAME_GEN_RESET		0x00     /* Frame Synchronization logic is reset  */
#define FRAME_GEN_ENABLE	0x01     /* Frame sync signal FSG is generated    */

#define SRG_RESET			0x00     /* Sample Rate Generator is reset        */
#define SRG_ENABLE		0x01     /* Sample Rate Generator is enabled      */


/* Pin Control Register PCR */

#define IO_DISABLE		0x00     /* No General Purpose I/O Mode           */
#define IO_ENABLE			0x01     /* General Purpose I/0 Mode enabled      */

#define CLKR_POL_RISING     0x01     /* R Data Sampled on Rising Edge of CLKR */
#define CLKR_POL_FALLING    0x00     /* R Data Sampled on Falling Edge of CLKR*/
#define CLKX_POL_RISING     0x00     /* X Data Sent on Rising Edge of CLKX    */
#define CLKX_POL_FALLING    0x01     /* X Data Sent on Falling Edge of CLKX   */
#define FSYNC_POL_HIGH      0x00     /* Frame Sync Pulse Active High          */
#define FSYNC_POL_LOW       0x01     /* Frame Sync Pulse Active Low           */

#define CLK_MODE_EXT        0x00     /* Clock derived from external source    */
#define CLK_MODE_INT        0x01     /* Clock derived from internal source    */

#define FSYNC_MODE_EXT      0x00     /* Frame Sync derived from external src  */
#define FSYNC_MODE_INT      0x01     /* Frame Sync dervived from internal src */

/* Transmit Receive Control Register XCR/RCR */

#define SINGLE_PHASE        0x00     /* Selects single phase frames           */
#define DUAL_PHASE          0x01     /* Selects dual phase frames             */

#define MAX_FRAME_LENGTH    0x7f     /* maximum number of words per frame     */

#define WORD_LENGTH_8       0x00     /* 8 bit word length (requires filling)  */
#define WORD_LENGTH_12      0x01     /* 12 bit word length       ""           */
#define WORD_LENGTH_16      0x02     /* 16 bit word length       ""           */
#define WORD_LENGTH_20      0x03     /* 20 bit word length       ""           */
#define WORD_LENGTH_24      0x04     /* 24 bit word length       ""           */
#define WORD_LENGTH_32      0x05     /* 32 bit word length (matches DRR DXR sz*/

#define MAX_WORD_LENGTH     0x20     /* maximum number of bits per word       */

#define NO_COMPAND_MSB_1ST  0x00     /* No Companding, Data XFER starts w/MSb */
#define NO_COMPAND_LSB_1ST  0x01     /* No Companding, Data XFER starts w/LSb */
#define COMPAND_ULAW        0x02     /* Compand ULAW, 8 bit word length only  */
#define COMPAND_ALAW        0x03     /* Compand ALAW, 8 bit word length only  */

#define FRAME_IGNORE        0x01     /* Ignore frame sync pulses after 1st    */
#define NO_FRAME_IGNORE     0x00     /* Utilize frame sync pulses             */

#define DATA_DELAY0         0x00     /* 1st bit in same clk period as fsync   */
#define DATA_DELAY1         0x01     /* 1st bit 1 clk period after fsync      */
#define DATA_DELAY2         0x02     /* 1st bit 2 clk periods after fsync     */
  
/* Sample Rate Generator Register SRGR */

/* Clock mode (ext. / int.) see PCR */

#define MAX_SRG_CLK_DIV     0xff     /* max value to divide Sample Rate Gen Cl*/
#define MAX_FRAME_WIDTH     0xff     /* maximum FSG width in CLKG periods     */
#define MAX_FRAME_PERIOD    0x0fff   /* FSG period in CLKG periods            */

#define FSX_DXR_TO_XSR      0x00     /* Transmit FSX due to DXR to XSR copy   */
#define FSX_FSG             0x01     /* Transmit FSX due to FSG               */

#define CLKS_POL_FALLING    0x00     /* falling edge generates CLKG and FSG   */
#define CLKS_POL_RISING     0x01     /* rising edge generates CLKG and FSG    */

#define GSYNC_OFF           0x00     /* CLKG always running                   */
#define GSYNC_ON            0x01     /* CLKG and FSG synch'ed to FSR          */ 


/* Multi-channel Control Register 1 and 2 MCR1/2 */

#define RMCM_CHANNEL_ENABLE	0x00 	 /* all 128 channels enabled              */
#define RMCM_CHANNEL_DISABLE	0x01 	 /* all channels disabled, selected by    */
						 /* enabling RP(A/B)BLK, RCER(A/B)        */

#define XMCM_CHANNEL_DX_DRIVEN 0x00  /* transmit data over DX pin for as many */
						 /* number of words as required           */
#define XMCM_XCER_CHAN_TO_DXR	0x01 	 /* selected channels written to DXR      */
#define XMCM_ALL_WORDS_TO_DXR	0x02 	 /* all words copied to DXR(1/2),         */
						 /* DX only driven for selected words     */
#define XMCM_CHANNEL_SYM_R/X	0x03 	 /* symmetric transmit and receive        */
						 /* operation                             */
     


#ifdef _INLINE
#define __INLINE static inline
#else
#define __INLINE
#endif

/********* Function Definitions ***********************************/


?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日本少妇一区二区| 国产精品免费视频一区| 亚洲精品乱码久久久久久日本蜜臀| 国产成人在线视频免费播放| 久久久影视传媒| av在线播放不卡| 亚洲免费av高清| 在线播放中文字幕一区| 久久精品久久精品| 久久精品人人做人人爽人人| av激情成人网| 无吗不卡中文字幕| 精品久久久网站| 成人激情综合网站| 亚洲夂夂婷婷色拍ww47| 欧美一级国产精品| 国产又粗又猛又爽又黄91精品| 国产精品女主播在线观看| 在线国产电影不卡| 美国欧美日韩国产在线播放| 国产精品麻豆视频| 欧美一a一片一级一片| 久久国产精品无码网站| 成人欧美一区二区三区视频网页| 欧美在线影院一区二区| 久久国产福利国产秒拍| 国产精品夫妻自拍| 欧美美女视频在线观看| 国产乱理伦片在线观看夜一区| 中文字幕一区三区| 欧美日韩国产精品成人| 国产成人亚洲综合a∨猫咪| 亚洲欧美日韩一区| 欧美va亚洲va在线观看蝴蝶网| 91亚洲精品乱码久久久久久蜜桃| 日产国产高清一区二区三区| 国产精品欧美一级免费| 777欧美精品| 91亚洲精品久久久蜜桃网站| 看电视剧不卡顿的网站| 一区二区三区丝袜| 久久久久久久久久久久久夜| 欧美午夜一区二区三区| 国产成人在线视频网站| 婷婷亚洲久悠悠色悠在线播放| 亚洲国产高清aⅴ视频| 日韩欧美中文一区| 欧美在线一二三四区| 国产98色在线|日韩| 日本伊人精品一区二区三区观看方式| 国产精品人成在线观看免费| 欧美tickling挠脚心丨vk| 欧美性猛片aaaaaaa做受| 成人免费高清在线| 国产黄色成人av| 美国毛片一区二区| 亚洲国产精品一区二区尤物区| 日韩伦理av电影| 国产欧美一区二区三区鸳鸯浴| 91精品免费在线| 欧美日韩三级一区| 色哟哟一区二区| 91视频精品在这里| jlzzjlzz亚洲女人18| 激情欧美一区二区三区在线观看| 天堂久久一区二区三区| 亚洲夂夂婷婷色拍ww47| 亚洲一区二区成人在线观看| 一区二区三区四区在线播放 | 国产aⅴ综合色| 久久精品噜噜噜成人88aⅴ| 亚洲成人av在线电影| 一区二区三区精品| 亚洲激情av在线| 亚洲色图在线视频| 亚洲女厕所小便bbb| 国产精品麻豆久久久| 久久久久久一级片| 久久久久久99精品| 国产欧美中文在线| 国产精品麻豆视频| 亚洲视频免费在线观看| 亚洲三级理论片| 一区二区国产视频| 亚洲成av人片一区二区梦乃| 五月天亚洲精品| 久久超碰97中文字幕| 韩国一区二区在线观看| 国产成a人无v码亚洲福利| 丁香桃色午夜亚洲一区二区三区| 成人深夜福利app| 99精品视频一区二区| 色呦呦网站一区| 欧美美女网站色| 精品国产免费久久| 欧美激情一区不卡| 亚洲激情网站免费观看| 日韩电影在线观看网站| 韩国女主播一区二区三区| 国产成人小视频| 91黄色小视频| 日韩一区二区高清| 国产精品麻豆一区二区| 夜夜精品浪潮av一区二区三区| 午夜视频一区在线观看| 狠狠狠色丁香婷婷综合激情| 成人精品视频网站| 精品1区2区3区| 久久天堂av综合合色蜜桃网| 成人欧美一区二区三区小说| 日韩精品欧美精品| 国产成人精品一区二区三区网站观看| 99视频在线精品| 69堂成人精品免费视频| 欧美激情综合五月色丁香小说| 亚洲已满18点击进入久久| 久久99精品国产麻豆不卡| 成人激情开心网| 欧美另类videos死尸| 国产喷白浆一区二区三区| 亚洲一区二区精品久久av| 国产自产高清不卡| 欧美色视频一区| 国产精品久久久久一区 | 国产精品不卡在线| 午夜精品久久久久久久99樱桃| 国产精品一线二线三线| 欧美性高清videossexo| 日本一区二区久久| 免费xxxx性欧美18vr| 日本高清不卡一区| 久久久精品国产免费观看同学| 亚洲v精品v日韩v欧美v专区| 成人精品国产免费网站| 精品精品欲导航| 亚洲成av人在线观看| 成人黄色一级视频| 久久久综合视频| 三级影片在线观看欧美日韩一区二区| av成人动漫在线观看| 精品国产免费一区二区三区四区| 亚洲国产婷婷综合在线精品| 大尺度一区二区| 久久影院午夜片一区| 午夜电影久久久| 欧美伊人久久大香线蕉综合69| 中文字幕一区免费在线观看 | 99久久精品国产精品久久| 精品国产91洋老外米糕| 日韩中文字幕一区二区三区| 色哟哟一区二区| 成人免费在线视频观看| 成人不卡免费av| 久久久国产一区二区三区四区小说 | 884aa四虎影成人精品一区| 亚洲色图.com| 91亚洲国产成人精品一区二区三| 久久综合九色综合欧美亚洲| 欧美bbbbb| 91精品国模一区二区三区| 亚洲一区二区三区美女| 一本大道av一区二区在线播放| 久久亚洲一区二区三区明星换脸 | 午夜私人影院久久久久| 色久综合一二码| 亚洲三级电影网站| 91在线观看地址| 亚洲视频电影在线| 色婷婷av一区| 亚洲国产欧美日韩另类综合| 欧美色手机在线观看| 亚洲成人免费视频| 欧美精品亚洲二区| 免费亚洲电影在线| 精品久久久久99| 国产成+人+日韩+欧美+亚洲| 国产精品美女久久久久久久| 成人av在线看| 亚洲精品综合在线| 欧美日韩中文另类| 日本不卡免费在线视频| 精品久久久久久久久久久久久久久 | 一区二区久久久久久| 欧美亚洲综合另类| 日产精品久久久久久久性色| 精品久久久久久久人人人人传媒 | 国产一区二区福利视频| 久久久99精品免费观看| 99re视频精品| 亚洲已满18点击进入久久| 欧美福利电影网| 国产综合久久久久久鬼色| 国产精品麻豆欧美日韩ww| 欧美视频在线不卡| 日本欧美一区二区在线观看| 久久久精品综合| 欧美在线观看一区| 毛片av一区二区| 亚洲欧洲一区二区在线播放| 欧美久久一区二区|