亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? TMS320VC5402實現FIR濾波,C語言實現
?? H
?? 第 1 頁 / 共 3 頁
字號:
/******************************************************************/
/* regs54xx.h (Extension for regs.h)                              */
/* Copyright (c) Texas Instruments , Incorporated  1998           */
/* Author: partly Stefan Haas                                     */
/******************************************************************/

/******************************************************************/
/* Check to see if mmregs.h has been previously included by       */
/* another header, if so, skip this and go on                     */
/******************************************************************/
#if !defined(__54XXREGS)  
#include <limits.h>

#include "regs.h"

/*----------------------------------------------------------------------------*/
/* MACRO FUNCTIONS                                                            */
/*----------------------------------------------------------------------------*/
#define CONTENTS_OF(addr) \
        (*((volatile unsigned int*)(addr)))

#define LENGTH_TO_BITS(length) \
        (~(0xffffffff << (length)))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* locations using the address of the specified register.                     */

#define REG_READ(addr) \
        (CONTENTS_OF(addr))

#define REG_WRITE(addr,val) \
        (CONTENTS_OF(addr) = (val))

#define MASK_BIT(bit) \
        (1 << (bit))

#define RESET_BIT(addr,bit) \
        (CONTENTS_OF(addr) &= (~MASK_BIT(bit)))

#define GET_BIT(addr,bit) \
        (CONTENTS_OF(addr) & (MASK_BIT(bit)) ? 1 : 0)

#define SET_BIT(addr,bit) \
        (CONTENTS_OF(addr) = (CONTENTS_OF(addr)) | (MASK_BIT(bit)))

#define ASSIGN_BIT_VAL(addr,bit,val) \
        ( (val) ? SET_BIT(addr,bit) : RESET_BIT(addr,bit) )

#define CREATE_FIELD(bit,length) \
        (LENGTH_TO_BITS(length) << (bit))

#define RESET_FIELD(addr,bit,length) \
        ( CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length)))

#define TRUNCATE(val,bit,length) \
        (((unsigned int)(val) << (bit)) & (CREATE_FIELD(bit, length)))

#define MASK_FIELD(bit,val,length)\
        TRUNCATE(val, bit, length)

#define GET_FIELD(addr,bit,length) \
       ((CONTENTS_OF(addr) & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_FIELD(addr,val,bit,length) \
        (CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length))\
                               | TRUNCATE(val, bit, length))  


/******************************************************************************/
/* Memory-mapped Byte Manipulation Macros                                     */
/******************************************************************************/
#define CSET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) |= (MASK_BIT(bit)))

#define CGET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) & (MASK_BIT(bit)) ? 1 : 0)

#define CCLR_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) &= (~MASK_BIT(bit)))

#define CGET_FIELD(reg,bit,length) \
((*((volatile unsigned char *)(reg)) & (MASK_FIELD(bit,length))) >> bit)

#define CLOAD_FIELD(reg,bit,length,val) \
   ((*((volatile unsigned char *)(reg))) = \
((*((volatile unsigned char *)(reg)) & (~MASK_FIELD(bit,length)))) | (val<<bit))

#define CREG_READ(addr) \
(*((unsigned char *)(addr)))

#define CREG_WRITE(addr,val) \
(*((unsigned char *)(addr)) = (val))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* and Non-Memory Mapped using register names.                                */

#define GET_REG(reg) \
        (reg)

#define SET_REG(reg,val) \
        ((reg)= (val))

#define GET_REG_BIT(reg,bit) \
        ((reg) & MASK_BIT(bit) ? 1 : 0)

#define SET_REG_BIT(reg,bit) \
        ((reg) |= MASK_BIT(bit))

#define RESET_REG_BIT(reg,bit) \
        ((reg) &= (~MASK_BIT(bit)))

#define GET_REG_FIELD(reg,bit,length) \
        (reg & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_REG_FIELD(reg,val,bit,length) \
        (reg &= (~CREATE_FIELD(bit,length)) | (val<<bit))
           
/*****************MCBSP Registers, Bits, Bitfields*****************/
/*-------------------------------------------------------------------*/
/* Define bit fields for Serial Port Control Registers 1 and 2       */
/*-------------------------------------------------------------------*/
#define DLB			15
#define DLB_SZ		 1

#define RJUST		13
#define RJUST_SZ	       2

#define CLKSTP		11
#define CLKSTP_SZ	       2

#define DXENA		 7
#define DXENA_SZ	       1

#define ABIS		 6
#define ABIS_SZ		 1

#define RINTM		 4
#define RINTM_SZ	       2

#define RSYNCERR	       3
#define RSYNCERR_SZ	 1

#define RFULL		 2
#define RFULL_SZ	       1

#define RRDY 		 1
#define RRDY_SZ		 1

#define RRST		 0
#define RRST_SZ		 1

#define FREE		 9
#define FREE_SZ		 1

#define SOFT		 8
#define SOFT_SZ		 1

#define FRST		 7
#define FRST_SZ		 1

#define GRST		 6
#define GRST_SZ		 1

#define XINTM		 4
#define XINTM_SZ	       2

#define XSYNCERR	       3
#define XSYNCERR_SZ	 1

#define XEMPTY		 2
#define XEMPTY_SZ	       1

#define XRDY		 1
#define XRDY_SZ		 1

#define XRST		 0
#define XRST_SZ 	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Control Registers 1 and 2           */
/*-------------------------------------------------------------------*/
#define RFRLEN1		 8
#define RFRLEN1_SZ	 7

#define RWDLEN1		 5
#define RWDLEN1_SZ	 3

#define RPHASE		15
#define RPHASE_SZ	       1

#define RFRLEN2		 8
#define RFRLEN2_SZ	 7

#define RWDLEN2		 5
#define RWDLEN2_SZ	 3

#define RCOMPAND	       3
#define RCOMPAND_SZ	 2

#define RFIG		 2
#define RFIG_SZ		 1

#define RDATDLY		 0
#define RDATDLY_SZ	 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Control Registers 1 and 2          */
/*-------------------------------------------------------------------*/
#define XFRLEN1		 8
#define XFRLEN1_SZ	 7

#define XWDLEN1		 5
#define XWDLEN1_SZ	 2

#define XPHASE		15
#define XPHASE_SZ	       1

#define XFRLEN2		 8
#define XFRLEN2_SZ	 7

#define XWDLEN2		 5
#define XWDLEN2_SZ	 3

#define XCOMPAND	       3
#define XCOMPAND_SZ	 2

#define XFIG		 2
#define XFIG_SZ  	       1

#define XDATDLY		 0
#define XDATDLY_SZ       2

/*-------------------------------------------------------------------*/
/* Define bit fields for Sample Rate Generator Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define FWID		 8
#define FWID_SZ	       8

#define CLKGDV		 0
#define CLKGDV_SZ	       8

#define GSYNC		15
#define GSYNC_SZ	       1

#define CLKSP		14 
#define CLKSP_SZ	       1

#define CLKSM		13 
#define CLKSM_SZ	       1

#define FSGM		12 
#define FSGM_SZ		 1

#define FPER		 0
#define FPER_SZ		12

/*-------------------------------------------------------------------*/
/* Define bit fields for Multi-Channel Control Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define RPBBLK		 7
#define RPBBLK_SZ	       2

#define RPABLK		 5
#define RPABLK_SZ	       2

#define RCBLK		 2
#define RCBLK_SZ	       3

#define RMCM		 0
#define RMCM_SZ		 1

#define XPBBLK		 7
#define XPBBLK_SZ	       2

#define XPABLK		 5
#define XPABLK_SZ	       2

#define XCBLK		 2
#define XCBLK_SZ	       3

#define XMCM		 0
#define XMCM_SZ		 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition A */
/*-------------------------------------------------------------------*/
#define RCEA15		15
#define RCEA15_SZ	       1

#define RCEA14		14
#define RCEA14_SZ	       1

#define RCEA13		13 
#define RCEA13_SZ	       1

#define RCEA12		12 
#define RCEA12_SZ	       1
   
#define RCEA11		11 
#define RCEA11_SZ	       1

#define RCEA10		10
#define RCEA10_SZ	       1

#define RCEA9		 9
#define RCEA9_SZ	       1

#define RCEA8		 8
#define RCEA8_SZ	       1

#define RCEA7		 7
#define RCEA7_SZ	       1

#define RCEA6		 6
#define RCEA6_SZ	       1

#define RCEA5		 5
#define RCEA5_SZ	       1

#define RCEA4		 4
#define RCEA4_SZ	       1

#define RCEA3		 3
#define RCEA3_SZ	       1

#define RCEA2		 2
#define RCEA2_SZ	       1

#define RCEA1		 1
#define RCEA1_SZ	       1

#define RCEA0		 0
#define RCEA0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition B */
/*-------------------------------------------------------------------*/
#define RCEB15		15
#define RCEB15_SZ	       1

#define RCEB14		14
#define RCEB14_SZ	       1

#define RCEB13		13 
#define RCEB13_SZ	       1

#define RCEB12		12 
#define RCEB12_SZ	       1

#define RCEB11		11 
#define RCEB11_SZ	       1

#define RCEB10		10
#define RCEB10_SZ	       1

#define RCEB9		 9
#define RCEB9_SZ	       1

#define RCEB8		 8
#define RCEB8_SZ	       1

#define RCEB7		 7
#define RCEB7_SZ	       1

#define RCEB6		 6
#define RCEB6_SZ	       1

#define RCEB5		 5
#define RCEB5_SZ	       1

#define RCEB4		 4
#define RCEB4_SZ	       1

#define RCEB3		 3
#define RCEB3_SZ	       1

#define RCEB2		 2
#define RCEB2_SZ	       1

#define RCEB1		 1
#define RCEB1_SZ	       1

#define RCEB0		 0
#define RCEB0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Channel Enable Register Partition A*/
/*-------------------------------------------------------------------*/
#define XCEA15		15

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
免费成人在线影院| 免费看日韩精品| 精品久久免费看| 91麻豆国产福利精品| 久久精品av麻豆的观看方式| 综合在线观看色| 26uuu另类欧美亚洲曰本| 在线一区二区三区四区五区| 国产精品一二三区在线| 丝袜亚洲另类欧美综合| 日韩一区有码在线| 精品日韩一区二区三区免费视频| 91久久精品一区二区三| 岛国精品在线观看| 精品一区二区在线播放| 亚洲午夜电影在线| 亚洲欧美色图小说| 久久久蜜臀国产一区二区| 欧美日韩国产综合一区二区三区 | 久久99精品国产麻豆婷婷洗澡| 亚洲欧美激情视频在线观看一区二区三区 | 色呦呦国产精品| 国产精品一区二区三区99| 免费日韩伦理电影| 五月天丁香久久| 亚洲另类中文字| 欧美激情一区二区在线| 精品国产91乱码一区二区三区| 欧美日韩精品一区二区天天拍小说 | 在线亚洲高清视频| 91免费视频大全| 不卡视频一二三四| 国产二区国产一区在线观看| 蜜桃av一区二区在线观看 | 日本不卡一区二区| 亚洲午夜精品网| 亚洲一区二区三区中文字幕在线 | 麻豆精品在线播放| 日韩精品视频网| 亚洲成a人片综合在线| 一区二区高清在线| 依依成人精品视频| 一区二区高清免费观看影视大全 | 久久99精品国产.久久久久久 | 久久国产夜色精品鲁鲁99| 蜜臀av性久久久久蜜臀aⅴ流畅| 午夜视频在线观看一区| 亚洲gay无套男同| 亚洲成人动漫av| 日韩激情视频网站| 麻豆精品一二三| 久久精品国产精品亚洲精品 | 94-欧美-setu| 99国产精品国产精品久久| 成人深夜在线观看| 成人app软件下载大全免费| 97久久精品人人做人人爽50路| av不卡一区二区三区| 99久久久无码国产精品| 91成人在线精品| 欧美军同video69gay| 日韩女优制服丝袜电影| 久久综合色一综合色88| 久久久久久久精| 最近中文字幕一区二区三区| 一区二区三区不卡在线观看| 午夜在线成人av| 免费成人在线视频观看| 国产一区二区三区电影在线观看| 成人一级黄色片| 99久久综合狠狠综合久久| 91成人在线免费观看| 欧美一区二区三区在线视频 | 国产精品天干天干在线综合| **欧美大码日韩| 亚洲国产日韩在线一区模特| 奇米色一区二区| 国产一区二区三区在线观看免费 | 日韩电影在线免费观看| 精品一区精品二区高清| 成人午夜精品一区二区三区| 在线视频一区二区免费| 日韩免费高清av| 国产精品久久久久久久久久免费看 | 天天影视色香欲综合网老头| 蜜桃av噜噜一区| 成人黄色av电影| 欧美美女直播网站| 久久综合九色综合97_久久久| 综合电影一区二区三区 | 色噜噜狠狠一区二区三区果冻| 欧美高清dvd| 日本一区二区在线不卡| 亚洲福中文字幕伊人影院| 精品一区二区三区av| 91美女在线看| 精品黑人一区二区三区久久| 亚洲人成网站影音先锋播放| 毛片不卡一区二区| 在线观看亚洲精品| 精品美女在线观看| 亚洲一区二区在线免费看| 国产在线播精品第三| 在线精品亚洲一区二区不卡| 精品99999| 亚洲福利一二三区| 99久久综合国产精品| 精品国产百合女同互慰| 亚洲成av人片一区二区三区| 国产电影精品久久禁18| 欧美精品丝袜中出| 亚洲欧美一区二区不卡| 国产精品亚洲一区二区三区在线| 欧美日韩在线三级| 中文字幕欧美一区| 久久99久久精品| 欧美猛男gaygay网站| 亚洲免费观看在线视频| 成人少妇影院yyyy| 精品国产不卡一区二区三区| 石原莉奈在线亚洲二区| 99国产精品久久| 国产欧美1区2区3区| 国内精品久久久久影院薰衣草| 欧美一区二区三区在线| 天涯成人国产亚洲精品一区av| 色噜噜狠狠色综合中国| 日韩理论片在线| 成人av在线资源| 亚洲精品一区二区三区99| 久久国产剧场电影| 日韩美女在线视频| 日本成人在线视频网站| 欧美精品九九99久久| 日韩精彩视频在线观看| 欧美精品在线一区二区| 日韩精品视频网站| 欧美电影免费观看高清完整版在| 日本成人超碰在线观看| 中文字幕欧美日韩一区| 高清成人在线观看| 久久久精品国产99久久精品芒果 | 欧美日韩一级视频| **网站欧美大片在线观看| 色综合久久综合网欧美综合网| 久久久777精品电影网影网| 蜜臀久久久99精品久久久久久| 日韩精品一区二区三区在线| 日韩高清一区在线| 欧美美女激情18p| 久久69国产一区二区蜜臀| 91精品一区二区三区在线观看| 一区二区三区欧美激情| 欧美日韩亚洲综合在线 | 亚洲成av人片www| 在线视频你懂得一区| 一区二区三区日韩| 色综合天天狠狠| 一区二区欧美视频| 欧美最猛性xxxxx直播| 亚洲免费大片在线观看| 欧美精品久久99久久在免费线 | 一区二区三区自拍| 日本电影亚洲天堂一区| 亚洲码国产岛国毛片在线| 欧美日韩在线免费视频| 日韩成人一级大片| 日韩精品一区二区三区中文不卡| 国产综合色视频| 日本一区二区三区久久久久久久久不| 国产精品亚洲人在线观看| 中文字幕一区二区视频| 色偷偷成人一区二区三区91 | 久久天堂av综合合色蜜桃网| 国产在线日韩欧美| 中文字幕av不卡| 91色综合久久久久婷婷| 亚洲免费大片在线观看| 日韩免费在线观看| 国产成人av在线影院| 亚洲同性gay激情无套| 欧美日韩一区国产| 麻豆成人久久精品二区三区小说| 2022国产精品视频| 色8久久人人97超碰香蕉987| 天堂va蜜桃一区二区三区漫画版| 欧美久久久久免费| 成人免费毛片aaaaa**| 亚洲特黄一级片| 欧美日韩久久久一区| 国产不卡在线视频| 亚洲另类在线视频| 欧美日韩一区二区三区高清| 国产一区二区精品久久| 国产精品午夜春色av| 激情综合色播激情啊| 亚洲一区精品在线| 日韩欧美亚洲一区二区| 97精品国产露脸对白| 免费成人小视频|