亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? TMS320VC5402實現FIR濾波,C語言實現
?? H
?? 第 1 頁 / 共 3 頁
字號:
/******************************************************************/
/* regs54xx.h (Extension for regs.h)                              */
/* Copyright (c) Texas Instruments , Incorporated  1998           */
/* Author: partly Stefan Haas                                     */
/******************************************************************/

/******************************************************************/
/* Check to see if mmregs.h has been previously included by       */
/* another header, if so, skip this and go on                     */
/******************************************************************/
#if !defined(__54XXREGS)  
#include <limits.h>

#include "regs.h"

/*----------------------------------------------------------------------------*/
/* MACRO FUNCTIONS                                                            */
/*----------------------------------------------------------------------------*/
#define CONTENTS_OF(addr) \
        (*((volatile unsigned int*)(addr)))

#define LENGTH_TO_BITS(length) \
        (~(0xffffffff << (length)))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* locations using the address of the specified register.                     */

#define REG_READ(addr) \
        (CONTENTS_OF(addr))

#define REG_WRITE(addr,val) \
        (CONTENTS_OF(addr) = (val))

#define MASK_BIT(bit) \
        (1 << (bit))

#define RESET_BIT(addr,bit) \
        (CONTENTS_OF(addr) &= (~MASK_BIT(bit)))

#define GET_BIT(addr,bit) \
        (CONTENTS_OF(addr) & (MASK_BIT(bit)) ? 1 : 0)

#define SET_BIT(addr,bit) \
        (CONTENTS_OF(addr) = (CONTENTS_OF(addr)) | (MASK_BIT(bit)))

#define ASSIGN_BIT_VAL(addr,bit,val) \
        ( (val) ? SET_BIT(addr,bit) : RESET_BIT(addr,bit) )

#define CREATE_FIELD(bit,length) \
        (LENGTH_TO_BITS(length) << (bit))

#define RESET_FIELD(addr,bit,length) \
        ( CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length)))

#define TRUNCATE(val,bit,length) \
        (((unsigned int)(val) << (bit)) & (CREATE_FIELD(bit, length)))

#define MASK_FIELD(bit,val,length)\
        TRUNCATE(val, bit, length)

#define GET_FIELD(addr,bit,length) \
       ((CONTENTS_OF(addr) & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_FIELD(addr,val,bit,length) \
        (CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length))\
                               | TRUNCATE(val, bit, length))  


/******************************************************************************/
/* Memory-mapped Byte Manipulation Macros                                     */
/******************************************************************************/
#define CSET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) |= (MASK_BIT(bit)))

#define CGET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) & (MASK_BIT(bit)) ? 1 : 0)

#define CCLR_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) &= (~MASK_BIT(bit)))

#define CGET_FIELD(reg,bit,length) \
((*((volatile unsigned char *)(reg)) & (MASK_FIELD(bit,length))) >> bit)

#define CLOAD_FIELD(reg,bit,length,val) \
   ((*((volatile unsigned char *)(reg))) = \
((*((volatile unsigned char *)(reg)) & (~MASK_FIELD(bit,length)))) | (val<<bit))

#define CREG_READ(addr) \
(*((unsigned char *)(addr)))

#define CREG_WRITE(addr,val) \
(*((unsigned char *)(addr)) = (val))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* and Non-Memory Mapped using register names.                                */

#define GET_REG(reg) \
        (reg)

#define SET_REG(reg,val) \
        ((reg)= (val))

#define GET_REG_BIT(reg,bit) \
        ((reg) & MASK_BIT(bit) ? 1 : 0)

#define SET_REG_BIT(reg,bit) \
        ((reg) |= MASK_BIT(bit))

#define RESET_REG_BIT(reg,bit) \
        ((reg) &= (~MASK_BIT(bit)))

#define GET_REG_FIELD(reg,bit,length) \
        (reg & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_REG_FIELD(reg,val,bit,length) \
        (reg &= (~CREATE_FIELD(bit,length)) | (val<<bit))
           
/*****************MCBSP Registers, Bits, Bitfields*****************/
/*-------------------------------------------------------------------*/
/* Define bit fields for Serial Port Control Registers 1 and 2       */
/*-------------------------------------------------------------------*/
#define DLB			15
#define DLB_SZ		 1

#define RJUST		13
#define RJUST_SZ	       2

#define CLKSTP		11
#define CLKSTP_SZ	       2

#define DXENA		 7
#define DXENA_SZ	       1

#define ABIS		 6
#define ABIS_SZ		 1

#define RINTM		 4
#define RINTM_SZ	       2

#define RSYNCERR	       3
#define RSYNCERR_SZ	 1

#define RFULL		 2
#define RFULL_SZ	       1

#define RRDY 		 1
#define RRDY_SZ		 1

#define RRST		 0
#define RRST_SZ		 1

#define FREE		 9
#define FREE_SZ		 1

#define SOFT		 8
#define SOFT_SZ		 1

#define FRST		 7
#define FRST_SZ		 1

#define GRST		 6
#define GRST_SZ		 1

#define XINTM		 4
#define XINTM_SZ	       2

#define XSYNCERR	       3
#define XSYNCERR_SZ	 1

#define XEMPTY		 2
#define XEMPTY_SZ	       1

#define XRDY		 1
#define XRDY_SZ		 1

#define XRST		 0
#define XRST_SZ 	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Control Registers 1 and 2           */
/*-------------------------------------------------------------------*/
#define RFRLEN1		 8
#define RFRLEN1_SZ	 7

#define RWDLEN1		 5
#define RWDLEN1_SZ	 3

#define RPHASE		15
#define RPHASE_SZ	       1

#define RFRLEN2		 8
#define RFRLEN2_SZ	 7

#define RWDLEN2		 5
#define RWDLEN2_SZ	 3

#define RCOMPAND	       3
#define RCOMPAND_SZ	 2

#define RFIG		 2
#define RFIG_SZ		 1

#define RDATDLY		 0
#define RDATDLY_SZ	 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Control Registers 1 and 2          */
/*-------------------------------------------------------------------*/
#define XFRLEN1		 8
#define XFRLEN1_SZ	 7

#define XWDLEN1		 5
#define XWDLEN1_SZ	 2

#define XPHASE		15
#define XPHASE_SZ	       1

#define XFRLEN2		 8
#define XFRLEN2_SZ	 7

#define XWDLEN2		 5
#define XWDLEN2_SZ	 3

#define XCOMPAND	       3
#define XCOMPAND_SZ	 2

#define XFIG		 2
#define XFIG_SZ  	       1

#define XDATDLY		 0
#define XDATDLY_SZ       2

/*-------------------------------------------------------------------*/
/* Define bit fields for Sample Rate Generator Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define FWID		 8
#define FWID_SZ	       8

#define CLKGDV		 0
#define CLKGDV_SZ	       8

#define GSYNC		15
#define GSYNC_SZ	       1

#define CLKSP		14 
#define CLKSP_SZ	       1

#define CLKSM		13 
#define CLKSM_SZ	       1

#define FSGM		12 
#define FSGM_SZ		 1

#define FPER		 0
#define FPER_SZ		12

/*-------------------------------------------------------------------*/
/* Define bit fields for Multi-Channel Control Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define RPBBLK		 7
#define RPBBLK_SZ	       2

#define RPABLK		 5
#define RPABLK_SZ	       2

#define RCBLK		 2
#define RCBLK_SZ	       3

#define RMCM		 0
#define RMCM_SZ		 1

#define XPBBLK		 7
#define XPBBLK_SZ	       2

#define XPABLK		 5
#define XPABLK_SZ	       2

#define XCBLK		 2
#define XCBLK_SZ	       3

#define XMCM		 0
#define XMCM_SZ		 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition A */
/*-------------------------------------------------------------------*/
#define RCEA15		15
#define RCEA15_SZ	       1

#define RCEA14		14
#define RCEA14_SZ	       1

#define RCEA13		13 
#define RCEA13_SZ	       1

#define RCEA12		12 
#define RCEA12_SZ	       1
   
#define RCEA11		11 
#define RCEA11_SZ	       1

#define RCEA10		10
#define RCEA10_SZ	       1

#define RCEA9		 9
#define RCEA9_SZ	       1

#define RCEA8		 8
#define RCEA8_SZ	       1

#define RCEA7		 7
#define RCEA7_SZ	       1

#define RCEA6		 6
#define RCEA6_SZ	       1

#define RCEA5		 5
#define RCEA5_SZ	       1

#define RCEA4		 4
#define RCEA4_SZ	       1

#define RCEA3		 3
#define RCEA3_SZ	       1

#define RCEA2		 2
#define RCEA2_SZ	       1

#define RCEA1		 1
#define RCEA1_SZ	       1

#define RCEA0		 0
#define RCEA0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition B */
/*-------------------------------------------------------------------*/
#define RCEB15		15
#define RCEB15_SZ	       1

#define RCEB14		14
#define RCEB14_SZ	       1

#define RCEB13		13 
#define RCEB13_SZ	       1

#define RCEB12		12 
#define RCEB12_SZ	       1

#define RCEB11		11 
#define RCEB11_SZ	       1

#define RCEB10		10
#define RCEB10_SZ	       1

#define RCEB9		 9
#define RCEB9_SZ	       1

#define RCEB8		 8
#define RCEB8_SZ	       1

#define RCEB7		 7
#define RCEB7_SZ	       1

#define RCEB6		 6
#define RCEB6_SZ	       1

#define RCEB5		 5
#define RCEB5_SZ	       1

#define RCEB4		 4
#define RCEB4_SZ	       1

#define RCEB3		 3
#define RCEB3_SZ	       1

#define RCEB2		 2
#define RCEB2_SZ	       1

#define RCEB1		 1
#define RCEB1_SZ	       1

#define RCEB0		 0
#define RCEB0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Channel Enable Register Partition A*/
/*-------------------------------------------------------------------*/
#define XCEA15		15

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91在线视频观看| 日本网站在线观看一区二区三区| 精品一区二区免费视频| 日韩欧美一级片| 精品午夜久久福利影院| 日本一区免费视频| 欧美日韩国产不卡| 欧美日韩国产中文| 久久综合成人精品亚洲另类欧美| 日韩av一区二区三区四区| 欧美羞羞免费网站| 亚洲综合成人网| 97久久精品人人做人人爽50路| 国产精品麻豆网站| 99久久99精品久久久久久| 国产精品久久久久久久久图文区| 成人免费看的视频| 99久久99久久精品免费观看| 中文字幕精品在线不卡| 高清国产午夜精品久久久久久| 精品久久久三级丝袜| 精品一区二区三区不卡| 欧美刺激午夜性久久久久久久| 蜜臀av性久久久久蜜臀aⅴ| 日韩你懂的在线观看| 韩国女主播成人在线观看| 久久久777精品电影网影网| 国产成人精品影视| 国产成人小视频| 日本一区二区成人在线| 99久久精品国产网站| 亚洲久本草在线中文字幕| 欧美在线免费观看亚洲| 亚洲1区2区3区4区| 制服丝袜日韩国产| 狠狠色丁香九九婷婷综合五月| 国产日韩欧美精品综合| 一本一道久久a久久精品| 樱花草国产18久久久久| 欧美精品丝袜中出| 精品午夜一区二区三区在线观看| 欧美经典三级视频一区二区三区| thepron国产精品| 亚洲一级电影视频| 欧美一级理论性理论a| 国产一区在线看| 8v天堂国产在线一区二区| 国产成人在线影院 | 亚洲一区二区偷拍精品| 国产午夜亚洲精品不卡| 精品久久久三级丝袜| 欧美日韩国产中文| 制服.丝袜.亚洲.中文.综合| 国产色91在线| 一本色道久久综合精品竹菊| 亚洲成va人在线观看| 精品日韩99亚洲| 成人综合婷婷国产精品久久蜜臀| 亚洲精品国产视频| 日韩精品中文字幕在线一区| 成人av先锋影音| 午夜欧美在线一二页| 精品对白一区国产伦| 91欧美一区二区| 日本亚洲天堂网| 日本一区二区成人| 欧美精品三级日韩久久| 久久青草欧美一区二区三区| 99久久99久久免费精品蜜臀| 日本v片在线高清不卡在线观看| 国产欧美一区二区三区网站| 欧美日韩激情一区二区| 粉嫩av亚洲一区二区图片| 亚洲图片欧美色图| 中文字幕精品—区二区四季| 欧美精品乱码久久久久久按摩| 国产成人无遮挡在线视频| 午夜日韩在线观看| 中文字幕一区二区在线播放| 日韩欧美电影一区| 色综合久久久久久久久久久| 国产精品一区二区x88av| 亚洲午夜免费电影| 亚洲国产精品t66y| 日韩视频一区二区三区在线播放| 99久久精品国产观看| 黄一区二区三区| 亚洲成人在线观看视频| 国产精品国产三级国产aⅴ中文| 日韩欧美一二区| 欧日韩精品视频| 成人免费观看男女羞羞视频| 美腿丝袜亚洲一区| 亚洲在线视频免费观看| 亚洲国产激情av| 欧美成va人片在线观看| 欧美色涩在线第一页| 717成人午夜免费福利电影| 亚洲精品成人在线| 亚洲精品综合在线| 国产成人一区在线| 日韩视频在线观看一区二区| 日韩在线观看一区二区| 久久精品男人的天堂| 日本亚洲最大的色成网站www| 97国产精品videossex| 久久精品夜色噜噜亚洲a∨| 懂色av一区二区三区蜜臀| 日韩高清在线观看| 亚洲一区精品在线| 国产精品私人影院| 久久女同性恋中文字幕| 日韩精品在线网站| 欧美猛男gaygay网站| 在线免费观看日本一区| 99久久精品免费观看| 成人国产精品免费| 成人综合日日夜夜| 国产91精品露脸国语对白| 国产永久精品大片wwwapp| 精品一区二区免费在线观看| 青青草原综合久久大伊人精品| 亚洲一区二区三区三| 亚洲欧美一区二区三区极速播放 | 亚洲成人自拍偷拍| 亚洲精品日韩专区silk| 国产精品伦一区| 亚洲国产精品黑人久久久| 久久久久久久久岛国免费| 精品久久国产字幕高潮| 精品成人私密视频| 精品国产91久久久久久久妲己| 日韩欧美视频一区| 日韩一区二区三区观看| 日韩视频在线一区二区| 日韩亚洲电影在线| 日韩精品一区二区三区四区| 精品久久人人做人人爰| 26uuu精品一区二区在线观看| 26uuu欧美| 久久九九影视网| 国产精品免费视频观看| 亚洲欧美在线观看| 亚洲欧美日韩在线不卡| 一级日本不卡的影视| 亚洲二区视频在线| 日韩精品午夜视频| 久久国产视频网| 国产尤物一区二区| 成人a级免费电影| 99re在线精品| 欧洲一区二区三区免费视频| 欧美三区在线观看| 日本不卡的三区四区五区| 亚洲一二三四区不卡| 亚洲bdsm女犯bdsm网站| 色成年激情久久综合| 喷白浆一区二区| 欧美激情一区二区三区在线| 91一区一区三区| 精品一区二区久久| 有坂深雪av一区二区精品| 精品成人在线观看| 欧美色图片你懂的| 最新久久zyz资源站| 91麻豆精品国产无毒不卡在线观看| 欧美色电影在线| 91精品婷婷国产综合久久| 精品国产99国产精品| 国产精品久久久久久亚洲毛片 | 综合精品久久久| 亚洲码国产岛国毛片在线| 亚洲18色成人| 国产一区二区三区四| www.性欧美| 欧美巨大另类极品videosbest| 精品日韩一区二区| 最新日韩在线视频| 秋霞国产午夜精品免费视频| 国产aⅴ综合色| 精品1区2区3区| 久久无码av三级| 亚洲国产视频a| 国产精品伊人色| 色偷偷88欧美精品久久久| 欧美大胆人体bbbb| 亚洲精选免费视频| 国产呦精品一区二区三区网站| 色综合天天天天做夜夜夜夜做| 欧美精品在欧美一区二区少妇| 欧美极品美女视频| 日本中文字幕不卡| 成人av电影免费观看| 日韩欧美一二三四区| 亚洲欧美视频在线观看| 久久99久久精品| 日本高清不卡视频| 久久久精品免费观看| 亚洲18色成人| 99久久久久久99|