亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? TMS320VC5402實現FIR濾波,C語言實現
?? H
?? 第 1 頁 / 共 3 頁
字號:
#define DMAC3_VEC		   108
#define DMAC4_VEC		   112
#define DMAC5_VEC		   116


/*********************************************************************/
/* Define data structures for all memory mapped registers            */
/*********************************************************************/
/*----------------------------------------------------------------*/
/* Data bitfields Period for Timer                                */
/*----------------------------------------------------------------*/
#define PSC		       6
#define PSC_SZ		 4

#define TRB			 5
#define TRB_SZ		 1

#define TSS			 4
#define TSS_SZ		 1

#define TDDR		 0
#define TDDR_SZ		 4

/*---------------------------------------------------------------*/
/* Data bitfields for Clock Mode Register                        */
/*---------------------------------------------------------------*/
#define PLLMUL		12
#define PLLMUL_SZ	 	4

#define PLLDIV		11
#define PLLDIV_SZ	 	1

#define PLLCOUNT	 	3
#define PLLCOUNT_SZ	8

#define PLLON_OFF	 	2
#define PLLON_OFF_SZ 	1

#define PLLNDIV		1
#define PLLNDIV_SZ	1

#define PLLSTATUS	 	0
#define PLLSTATUS_SZ 	1


/*----------------------------------------------------------------*/
/* Define bit fields for Software Wait State Register             */
/*----------------------------------------------------------------*/
#define IO		    	12
#define IO_SZ		 3

#define DATA_HI		 9
#define DATA_HI_SZ	 3

#define DATA_LO		 6
#define DATA_LO_SZ	 3

#define PROGRAM_HI	 3
#define PROGRAM_HI_SZ	 3

#define PROGRAM_LO	 0
#define PROGRAM_LO_SZ	 3

/*-------------------------------------------------------------------*/
/* Define bitfields for Bank Switch Control Register                 */
/*-------------------------------------------------------------------*/
#define BNKCMP		12
#define BNKCMP_SZ	 	4

#define PS_DS		11
#define PS_DS_SZ	 	1

#define HBH		     	 2
#define HBH_SZ		 1

#define BH		     	 1
#define BH_SZ		 1

#define EXIO		     	 0
#define EXIO_SZ		 1

/*-------------------------------------------------------------------*/
/* Define bitfields for Interruput Mask Register                     */
/*-------------------------------------------------------------------*/
#define INT0		 0
#define INT1		 1
#define INT2		 2
#define TINT0		 3

#define RINT0		 4
#define XINT0		 5

#define TINT1		 7

#define INT3		 8
#define HPINT		 9
#define RINT1		10
#define XINT1		11

#define DMAC0		6
#define DMAC1		7
#define DMAC2		10
#define DMAC3		11
#define DMAC4		12
#define DMAC5		13


/*-------------------------------------------------------------*/
/* DEFINE DATA STRUCTURE FOR HOST PORT INTERFACE CONTROL REG   */
/*-------------------------------------------------------------*/
#define BOB		     	 0
#define SMOD		 1
#define DSPINT		 2
#define HINT		 3
#define XHPIA		 4

/******************************************************************/
/* Define Interrupt Flag and Interrupt Mask Registers             */
/******************************************************************/
#define IMR	*(volatile unsigned int*)0x00
#define IMR_ADDR		0x0 

#define IFR	*(volatile unsigned int*)0x01
#define IFR_ADDR		0x1

/******************************************************************/
/* NOTE:  YOU CAN ACCESS THESE REGISTERS IN THIS MANNER ONLY	  */
/* IF THE SUBADDRESS REGISTER HAS BEEN DEFINED ALREADY  		  */
/******************************************************************/

/******************************************************************/
/* MultiChannel Buffer Serial 0 defined for 54XX				  */
/******************************************************************/
#define SPCR10	*(volatile unsigned int*)0x39
#define SPCR10_ADDR	0x39

#define SPCR20	*(volatile unsigned int*)0x39
#define SPCR20_ADDR	0x39

#define DRR20	*(volatile unsigned int*)0x20
#define DRR20_ADDR	0x20

#define DRR10	*(volatile unsigned int*)0x21
#define DRR10_ADDR	0x21

#define DXR20	*(volatile unsigned int*)0x22
#define DXR20_ADDR	0x22

#define DXR10	*(volatile unsigned int*)0x23
#define DXR10_ADDR	0x23

/******************************************************************/
/* MultiChannel Buffer Serial 1 defined for 54XX				  */
/******************************************************************/
#define SPCR11	*(volatile unsigned int*)0x49
#define SPCR11_ADDR	0x49

#define SPCR21	*(volatile unsigned int*)0x49
#define SPCR21_ADDR	0x49

#define DRR21	*(volatile unsigned int*)0x40
#define DRR21_ADDR	0x40

#define DRR11	*(volatile unsigned int*)0x41
#define DRR11_ADDR	0x41

#define DXR21	*(volatile unsigned int*)0x42     

#define DXR21_ADDR	0x42

#define DXR11	*(volatile unsigned int*)0x43
#define DXR11_ADDR	0x43

#define SPCR12	*(volatile unsigned int*)0x35
#define SPCR12_ADDR	0x35 

/******************************************************************/
/* MultiChannel Buffer Serial 2 defined for 54XX				  */
/******************************************************************/
/*
#define SPCR22	*(volatile unsigned int*)0x35
#define SPCR22_ADDR	0x35 

#define DRR22	*(volatile unsigned int*)0x30
#define DRR22_ADDR	0x30

#define DRR12	*(volatile unsigned int*)0x31
#define DRR12_ADDR	0x31

#define DXR22	*(volatile unsigned int*)0x32
#define DXR22_ADDR	0x32

#define DXR12	*(volatile unsigned int*)0x33
#define DXR12_ADDR	0x33
*/
/******************************************************************/
/* Direct Memory Access defined for 54XX				          */
/******************************************************************/
#define DMPRE	  (0x54)
#define DMSBA	  (0x55)
#define DMSAI	  (0x56)
#define DMSRCP    (0x57)
#define DMDSTP    (0x57)
#define DMGSA     (0x57)
#define DMGDA     (0x57)
#define DMGCR     (0x57)
#define DMGFR     (0x57)
#define DMFRI(reg) ((reg) ? 0x57:0x57)
#define DMIDX(reg) ((reg) ? 0x57:0x57)
#define DMSRC(channel) ((channel) ? 0x57:0x57)
#define DMDST(channel) ((channel) ? 0x57:0x57)
#define DMCTR(channel) ((channel) ? 0x57:0x57)
#define DMSEFC(channel) ((channel) ? 0x57:0x57)
#define DMMCR(channel) ((channel) ? 0x57:0x57

#define DMA_REG_READ(dma_subaddress, channel) (DMSAI(channel)=dma_subaddress), *(volatile unsigned int*) DMFRI(channel))




/*----------------------------------------------------------------*/
/* Data bitfields Period for DMPRE                                */
/*----------------------------------------------------------------*/
#define DPRC5		13
#define DPRC5_SZ	 1

#define DPRC4		12
#define DPRC4_SZ	 1

#define DPRC3		11
#define DPRC3_SZ	 1

#define DPRC2		10
#define DPRC2_SZ	 1

#define DPRC1		 9
#define DPRC1_SZ	 1

#define DPRC0		 8
#define DPRC0_SZ	 1

#define INTSEL		 6
#define INTSEL_SZ    2

#define DE5			 5
#define DE5_SZ		 1

#define DE4			 4
#define DE4_SZ		 1

#define DE3			 3
#define DE3_SZ		 1

#define DE2			 2
#define DE2_SZ		 1

#define DE1			 1
#define DE1_SZ		 1

#define DE0			 0
#define DE0_SZ		 1

/*----------------------------------------------------------------*/
/* Data bitfields Period for DMSEFCn                              */
/*----------------------------------------------------------------*/
#define DSYN		12
#define DSYN_SZ		 4

#define FRAME_CNT    0
#define FRAME_CNT_SZ 8

/*----------------------------------------------------------------*/
/* Data bitfields Period for Mode Control Register                */
/*----------------------------------------------------------------*/
#define AUTOINIT	15
#define AUTOINIT_SZ	 1

#define DINM	    14
#define DINM_SZ      1

#define IMOD		13
#define IMOD_SZ      1

#define CTMOD		12
#define CTMOD_SZ     1

#define SIND		 8
#define SIND_SZ		 3

#define DMS			 6
#define DMS_SZ       2

#define DIND		 2
#define DIND_SZ      3

#define DMD			 0
#define DMD_SZ       2

/*******************************************************************/
/* TIMER REGISTER ADDRESSES   (TIM0 = Timer 0, TIM1 = Timer 1      */
/* Defined for all devices                                         */
/*******************************************************************/
#define TIM_ADDR(port) (port ? 0x30 : 0x24)
#define TIM(port)	*(volatile unsigned int*)TIM_ADDR(port)

#define PRD_ADDR(port)		(port ? 0x31 : 0x25)
#define PRD(port)	*(volatile unsigned int*)PRD_ADDR(port)

#define TCR_ADDR(port)		(port ? 0x32 : 0x26)
#define TCR(port)	*(volatile unsigned int*)TCR_ADDR(port)

/*********************************************************************/
/* EXTERNAL BUS CONTROL REGISTERS                                    */
/*********************************************************************/
#define BSCR	*(volatile unsigned int*)0x29
#define BSCR_ADDR	0x29

#define SWCR	*(volatile unsigned int*)0x2B
#define SWCR_ADDR	0x2B

#define SWWSR	*(volatile unsigned int*)0x28
#define SWWSR_ADDR	0x28

/*********************************************************************/
/* HOST PORT INTERFACE REGISTER ADDRESS                              */
/* Defined for C54XX					                             */
/*********************************************************************/
#define HPIC	*(volatile unsigned int*)0x2C
#define HPIC_ADDR	0x2C
#define HPI_ADDR	0x1000 

/*********************************************************************/
/* Defined flags for use in setting control for HPI host interface   */
/* control pins                                                      */
/* The value of these constants is their relative bit position in    */
/* the control structure for the host side of the HPI interface      */
/*********************************************************************/
#define HAS_PIN		0    
#define HBIL_PIN	   1    
#define HCNTL0_PIN	2    
#define HCNTL1_PIN	3
#define HCS_PIN		4
#define HD0_PIN		5
#define HDS1_PIN	   6
#define HDS2_PIN  	7
#define HINT_PIN  	8
#define HRDY_PIN	   9
#define HRW_PIN		10

/*********************************************************************/
/* CLOCK MODE REGISTER ADDRESS                                       */
/* Defined for C54XX				                                       */
/*********************************************************************/
#define CLKMD 	*(volatile unsigned int*)0x58
#define CLKMD_ADDR	0x58

/*********************************************************************/
/* Extended Program Counter -XPC register                            */
/*********************************************************************/
extern volatile unsigned int XPC;
#define XPC	*(volatile unsigned int*)0x1e
#define XPC_ADDR		0x1e

/*********************************************************************/
/* Program Control and Status Registers (PMST, ST0, ST1)             */
/*********************************************************************/
#define PMST	*(volatile unsigned int*)0x1d
#define PMST_ADDR	0x1d

#define ST0	*(volatile unsigned int*)0x06
#define ST0_ADDR	0x06

#define ST1	*(volatile unsigned int*)0x07
#define ST1_ADDR	0x07

/*********************************************************************/
/* General-purpose I/O pins control registers (GPIOCR, GPIOSR)       */
/*********************************************************************/
#define GPIOCR	*(volatile unsigned int*)0x3C
#define GPIOCR_ADDR	0x3C

#define GPIOSR	*(volatile unsigned int*)0x3D
#define GPIOSR_ADDR	0x3D

#define __54XXREGS
#endif

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产亚洲一区二区在线观看| 国产剧情在线观看一区二区| 在线精品视频一区二区三四| 亚洲色图清纯唯美| 欧美综合久久久| 国产在线精品一区在线观看麻豆| www国产亚洲精品久久麻豆| 丁香激情综合国产| 亚洲成人激情综合网| 一区二区三区.www| 亚洲精品一区二区在线观看| 成人午夜激情视频| 九色综合国产一区二区三区| 亚洲欧美成人一区二区三区| 欧美一区二区久久| 国产精品福利电影一区二区三区四区| 韩国成人精品a∨在线观看| 精品国产精品网麻豆系列| 91一区二区在线观看| 老色鬼精品视频在线观看播放| 最新热久久免费视频| 精品久久久久久久久久久久包黑料 | 亚洲一区在线观看视频| 精品一区二区三区影院在线午夜 | 欧美在线一区二区三区| 国产麻豆午夜三级精品| 久久电影网站中文字幕| 香蕉加勒比综合久久| 一区二区三区在线免费观看| 欧美激情在线观看视频免费| 精品国产麻豆免费人成网站| 4438亚洲最大| 91精品啪在线观看国产60岁| 欧美日韩高清在线| jizz一区二区| av在线一区二区| 91片黄在线观看| 91久久精品一区二区二区| 国产乱对白刺激视频不卡| 国产在线精品不卡| 欧美在线观看视频在线| 全国精品久久少妇| 麻豆精品久久久| 国产精品性做久久久久久| 国产成人综合在线| 色婷婷精品大在线视频| 欧美人体做爰大胆视频| 欧美xxxx老人做受| 中文字幕成人av| 亚洲制服丝袜一区| 日韩**一区毛片| 高清不卡一区二区| 色综合天天综合狠狠| 日韩视频免费观看高清在线视频| 欧美tickling挠脚心丨vk| 国产精品嫩草影院av蜜臀| 亚洲一级二级三级在线免费观看| 蜜臀av一区二区在线免费观看| 国产成人精品一区二区三区四区 | 欧美日韩另类一区| 欧美成人一区二区三区在线观看 | 精品一区二区在线播放| 粉嫩av亚洲一区二区图片| 色88888久久久久久影院野外| 51久久夜色精品国产麻豆| 国产欧美精品一区二区色综合 | 91在线观看地址| 欧美日韩国产bt| 亚洲欧洲综合另类在线| 日韩高清一区二区| 日本韩国欧美一区| 久久午夜老司机| 久久99精品国产91久久来源| 欧美在线|欧美| 国产精品国产三级国产专播品爱网| 亚洲三级理论片| 高清不卡一区二区在线| 久久精品一区二区三区不卡| 亚洲成人激情社区| 欧洲色大大久久| 亚洲在线视频免费观看| 不卡一区在线观看| 中文字幕一区二区三区视频 | 日韩亚洲国产中文字幕欧美| 亚洲制服丝袜一区| 欧美性猛交xxxx乱大交退制版| 欧美亚洲动漫精品| 亚洲一区二区在线视频| 成人18视频日本| 国产精品三级在线观看| av午夜一区麻豆| 久久一区二区三区国产精品| 免费成人在线视频观看| 欧美精品一区二区三区很污很色的 | 欧美久久一二区| 国产在线一区二区综合免费视频| 国产精品美女久久久久久久久久久| 一本久久综合亚洲鲁鲁五月天| 日韩高清欧美激情| 久久99精品久久久久| 日本韩国一区二区三区视频| 人人爽香蕉精品| 亚洲欧美国产三级| 欧美精品一区二区在线观看| 一本色道久久综合亚洲精品按摩 | 亚洲综合成人网| 国产女人18毛片水真多成人如厕| 制服丝袜一区二区三区| 99久免费精品视频在线观看 | 欧洲在线/亚洲| 国产经典欧美精品| 老司机精品视频在线| 亚洲国产综合在线| 亚洲男同1069视频| 国产精品视频你懂的| 久久新电视剧免费观看| 在线播放亚洲一区| 欧美私模裸体表演在线观看| 97精品国产露脸对白| 成人免费视频国产在线观看| 国产福利91精品| 国产成人99久久亚洲综合精品| 奇米亚洲午夜久久精品| 奇米影视在线99精品| 热久久一区二区| 另类欧美日韩国产在线| 精品在线一区二区三区| 韩国精品主播一区二区在线观看| 黄色成人免费在线| 国产盗摄一区二区三区| 国产99精品视频| 成人高清视频在线| 成人美女视频在线观看18| 成人a免费在线看| 欧美中文字幕一区| 日韩视频一区在线观看| 2欧美一区二区三区在线观看视频 337p粉嫩大胆噜噜噜噜噜91av | jlzzjlzz亚洲日本少妇| 国产精品99久久久久久久女警 | 国产精品人妖ts系列视频| 精品少妇一区二区三区免费观看 | 免费成人在线观看视频| 99久久99久久免费精品蜜臀| 国产精品区一区二区三区| 国产精品久久久久久福利一牛影视| 亚洲国产精品精华液2区45| 自拍偷拍欧美精品| 免费av成人在线| av电影一区二区| 欧美一区二区视频在线观看2020| 久久免费美女视频| 亚洲精品成人精品456| 蜜臀av性久久久久蜜臀aⅴ流畅| 国产一区二区三区四区在线观看| 色综合久久88色综合天天| 日韩三级在线免费观看| 亚洲欧美福利一区二区| 六月丁香综合在线视频| 麻豆成人在线观看| 日本不卡一区二区| 99精品国产热久久91蜜凸| 精品国精品自拍自在线| 亚洲综合视频在线观看| 国产精品资源在线看| 91麻豆精品国产91久久久 | 懂色av中文字幕一区二区三区| 欧美系列日韩一区| 国产精品国产三级国产普通话99| 日韩福利视频导航| 欧美日韩一级片网站| 依依成人精品视频| av福利精品导航| 亚洲国产精品ⅴa在线观看| 精品一区二区三区的国产在线播放| 欧美色区777第一页| 亚洲精品高清在线| 91久久精品网| 亚洲成人av在线电影| 欧美三级韩国三级日本三斤| 亚洲亚洲人成综合网络| 91黄视频在线观看| 午夜精品视频在线观看| 在线免费观看日本一区| 亚洲成a人片综合在线| 91精品国产91久久久久久一区二区| 亚洲国产三级在线| 91精品久久久久久久99蜜桃 | 日日摸夜夜添夜夜添亚洲女人| 在线播放中文一区| 国内精品视频一区二区三区八戒| 亚洲精品在线电影| 成人在线综合网| 亚洲国产欧美另类丝袜| 欧美一区二区三区公司| 国产中文字幕一区| 亚洲欧美另类在线| 日韩欧美一区二区视频| www.在线成人| 美国毛片一区二区三区| 国产精品麻豆欧美日韩ww|