亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? TMS320VC5402實現FIR濾波,C語言實現
?? H
?? 第 1 頁 / 共 3 頁
字號:
/******************************************************************/
/* regs54xx.h (Extension for regs.h)                              */
/* Copyright (c) Texas Instruments , Incorporated  1998           */
/* Author: partly Stefan Haas                                     */
/******************************************************************/

/******************************************************************/
/* Check to see if mmregs.h has been previously included by       */
/* another header, if so, skip this and go on                     */
/******************************************************************/
#if !defined(__54XXREGS)  
#include <limits.h>

#include "regs.h"

/*----------------------------------------------------------------------------*/
/* MACRO FUNCTIONS                                                            */
/*----------------------------------------------------------------------------*/
#define CONTENTS_OF(addr) \
        (*((volatile unsigned int*)(addr)))

#define LENGTH_TO_BITS(length) \
        (~(0xffffffff << (length)))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* locations using the address of the specified register.                     */

#define REG_READ(addr) \
        (CONTENTS_OF(addr))

#define REG_WRITE(addr,val) \
        (CONTENTS_OF(addr) = (val))

#define MASK_BIT(bit) \
        (1 << (bit))

#define RESET_BIT(addr,bit) \
        (CONTENTS_OF(addr) &= (~MASK_BIT(bit)))

#define GET_BIT(addr,bit) \
        (CONTENTS_OF(addr) & (MASK_BIT(bit)) ? 1 : 0)

#define SET_BIT(addr,bit) \
        (CONTENTS_OF(addr) = (CONTENTS_OF(addr)) | (MASK_BIT(bit)))

#define ASSIGN_BIT_VAL(addr,bit,val) \
        ( (val) ? SET_BIT(addr,bit) : RESET_BIT(addr,bit) )

#define CREATE_FIELD(bit,length) \
        (LENGTH_TO_BITS(length) << (bit))

#define RESET_FIELD(addr,bit,length) \
        ( CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length)))

#define TRUNCATE(val,bit,length) \
        (((unsigned int)(val) << (bit)) & (CREATE_FIELD(bit, length)))

#define MASK_FIELD(bit,val,length)\
        TRUNCATE(val, bit, length)

#define GET_FIELD(addr,bit,length) \
       ((CONTENTS_OF(addr) & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_FIELD(addr,val,bit,length) \
        (CONTENTS_OF(addr) &= (~CREATE_FIELD(bit,length))\
                               | TRUNCATE(val, bit, length))  


/******************************************************************************/
/* Memory-mapped Byte Manipulation Macros                                     */
/******************************************************************************/
#define CSET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) |= (MASK_BIT(bit)))

#define CGET_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) & (MASK_BIT(bit)) ? 1 : 0)

#define CCLR_BIT(reg,bit) \
((*((volatile unsigned char *)(reg))) &= (~MASK_BIT(bit)))

#define CGET_FIELD(reg,bit,length) \
((*((volatile unsigned char *)(reg)) & (MASK_FIELD(bit,length))) >> bit)

#define CLOAD_FIELD(reg,bit,length,val) \
   ((*((volatile unsigned char *)(reg))) = \
((*((volatile unsigned char *)(reg)) & (~MASK_FIELD(bit,length)))) | (val<<bit))

#define CREG_READ(addr) \
(*((unsigned char *)(addr)))

#define CREG_WRITE(addr,val) \
(*((unsigned char *)(addr)) = (val))

/* MACROS to SET, CLEAR and RETURN bits and bitfields in Memory Mapped        */
/* and Non-Memory Mapped using register names.                                */

#define GET_REG(reg) \
        (reg)

#define SET_REG(reg,val) \
        ((reg)= (val))

#define GET_REG_BIT(reg,bit) \
        ((reg) & MASK_BIT(bit) ? 1 : 0)

#define SET_REG_BIT(reg,bit) \
        ((reg) |= MASK_BIT(bit))

#define RESET_REG_BIT(reg,bit) \
        ((reg) &= (~MASK_BIT(bit)))

#define GET_REG_FIELD(reg,bit,length) \
        (reg & CREATE_FIELD(bit,length)) >> bit)

#define LOAD_REG_FIELD(reg,val,bit,length) \
        (reg &= (~CREATE_FIELD(bit,length)) | (val<<bit))
           
/*****************MCBSP Registers, Bits, Bitfields*****************/
/*-------------------------------------------------------------------*/
/* Define bit fields for Serial Port Control Registers 1 and 2       */
/*-------------------------------------------------------------------*/
#define DLB			15
#define DLB_SZ		 1

#define RJUST		13
#define RJUST_SZ	       2

#define CLKSTP		11
#define CLKSTP_SZ	       2

#define DXENA		 7
#define DXENA_SZ	       1

#define ABIS		 6
#define ABIS_SZ		 1

#define RINTM		 4
#define RINTM_SZ	       2

#define RSYNCERR	       3
#define RSYNCERR_SZ	 1

#define RFULL		 2
#define RFULL_SZ	       1

#define RRDY 		 1
#define RRDY_SZ		 1

#define RRST		 0
#define RRST_SZ		 1

#define FREE		 9
#define FREE_SZ		 1

#define SOFT		 8
#define SOFT_SZ		 1

#define FRST		 7
#define FRST_SZ		 1

#define GRST		 6
#define GRST_SZ		 1

#define XINTM		 4
#define XINTM_SZ	       2

#define XSYNCERR	       3
#define XSYNCERR_SZ	 1

#define XEMPTY		 2
#define XEMPTY_SZ	       1

#define XRDY		 1
#define XRDY_SZ		 1

#define XRST		 0
#define XRST_SZ 	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Control Registers 1 and 2           */
/*-------------------------------------------------------------------*/
#define RFRLEN1		 8
#define RFRLEN1_SZ	 7

#define RWDLEN1		 5
#define RWDLEN1_SZ	 3

#define RPHASE		15
#define RPHASE_SZ	       1

#define RFRLEN2		 8
#define RFRLEN2_SZ	 7

#define RWDLEN2		 5
#define RWDLEN2_SZ	 3

#define RCOMPAND	       3
#define RCOMPAND_SZ	 2

#define RFIG		 2
#define RFIG_SZ		 1

#define RDATDLY		 0
#define RDATDLY_SZ	 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Control Registers 1 and 2          */
/*-------------------------------------------------------------------*/
#define XFRLEN1		 8
#define XFRLEN1_SZ	 7

#define XWDLEN1		 5
#define XWDLEN1_SZ	 2

#define XPHASE		15
#define XPHASE_SZ	       1

#define XFRLEN2		 8
#define XFRLEN2_SZ	 7

#define XWDLEN2		 5
#define XWDLEN2_SZ	 3

#define XCOMPAND	       3
#define XCOMPAND_SZ	 2

#define XFIG		 2
#define XFIG_SZ  	       1

#define XDATDLY		 0
#define XDATDLY_SZ       2

/*-------------------------------------------------------------------*/
/* Define bit fields for Sample Rate Generator Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define FWID		 8
#define FWID_SZ	       8

#define CLKGDV		 0
#define CLKGDV_SZ	       8

#define GSYNC		15
#define GSYNC_SZ	       1

#define CLKSP		14 
#define CLKSP_SZ	       1

#define CLKSM		13 
#define CLKSM_SZ	       1

#define FSGM		12 
#define FSGM_SZ		 1

#define FPER		 0
#define FPER_SZ		12

/*-------------------------------------------------------------------*/
/* Define bit fields for Multi-Channel Control Registers 1 and 2     */
/*-------------------------------------------------------------------*/
#define RPBBLK		 7
#define RPBBLK_SZ	       2

#define RPABLK		 5
#define RPABLK_SZ	       2

#define RCBLK		 2
#define RCBLK_SZ	       3

#define RMCM		 0
#define RMCM_SZ		 1

#define XPBBLK		 7
#define XPBBLK_SZ	       2

#define XPABLK		 5
#define XPABLK_SZ	       2

#define XCBLK		 2
#define XCBLK_SZ	       3

#define XMCM		 0
#define XMCM_SZ		 2

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition A */
/*-------------------------------------------------------------------*/
#define RCEA15		15
#define RCEA15_SZ	       1

#define RCEA14		14
#define RCEA14_SZ	       1

#define RCEA13		13 
#define RCEA13_SZ	       1

#define RCEA12		12 
#define RCEA12_SZ	       1
   
#define RCEA11		11 
#define RCEA11_SZ	       1

#define RCEA10		10
#define RCEA10_SZ	       1

#define RCEA9		 9
#define RCEA9_SZ	       1

#define RCEA8		 8
#define RCEA8_SZ	       1

#define RCEA7		 7
#define RCEA7_SZ	       1

#define RCEA6		 6
#define RCEA6_SZ	       1

#define RCEA5		 5
#define RCEA5_SZ	       1

#define RCEA4		 4
#define RCEA4_SZ	       1

#define RCEA3		 3
#define RCEA3_SZ	       1

#define RCEA2		 2
#define RCEA2_SZ	       1

#define RCEA1		 1
#define RCEA1_SZ	       1

#define RCEA0		 0
#define RCEA0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Receive Channel Enable Register Partition B */
/*-------------------------------------------------------------------*/
#define RCEB15		15
#define RCEB15_SZ	       1

#define RCEB14		14
#define RCEB14_SZ	       1

#define RCEB13		13 
#define RCEB13_SZ	       1

#define RCEB12		12 
#define RCEB12_SZ	       1

#define RCEB11		11 
#define RCEB11_SZ	       1

#define RCEB10		10
#define RCEB10_SZ	       1

#define RCEB9		 9
#define RCEB9_SZ	       1

#define RCEB8		 8
#define RCEB8_SZ	       1

#define RCEB7		 7
#define RCEB7_SZ	       1

#define RCEB6		 6
#define RCEB6_SZ	       1

#define RCEB5		 5
#define RCEB5_SZ	       1

#define RCEB4		 4
#define RCEB4_SZ	       1

#define RCEB3		 3
#define RCEB3_SZ	       1

#define RCEB2		 2
#define RCEB2_SZ	       1

#define RCEB1		 1
#define RCEB1_SZ	       1

#define RCEB0		 0
#define RCEB0_SZ	       1

/*-------------------------------------------------------------------*/
/* Define bit fields for Transmit Channel Enable Register Partition A*/
/*-------------------------------------------------------------------*/
#define XCEA15		15

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久久蜜桃精品| 亚洲国产精品精华液2区45| 久久精品72免费观看| 欧美一级在线观看| 国产成人久久精品77777最新版本| 成人小视频在线| 一区二区三区在线观看网站| 欧美mv日韩mv国产网站| 99久久99久久精品免费观看 | 国产一区二区久久| 日韩美女视频一区二区| 欧美一级日韩免费不卡| 99精品久久只有精品| 蜜桃免费网站一区二区三区| 中文av一区二区| 欧美狂野另类xxxxoooo| 成人午夜在线视频| 久88久久88久久久| 亚洲与欧洲av电影| 久久精品日韩一区二区三区| 欧美精品乱码久久久久久| 成人app网站| 久久av中文字幕片| 精品国产百合女同互慰| 972aa.com艺术欧美| 九色综合狠狠综合久久| 午夜久久久久久久久| 久久久久久久久久久99999| 欧美日韩和欧美的一区二区| voyeur盗摄精品| 国产一区二区在线视频| 日韩精品色哟哟| 最近日韩中文字幕| 欧美激情综合五月色丁香| 欧美疯狂性受xxxxx喷水图片| 91在线精品秘密一区二区| 国产自产高清不卡| 狠狠v欧美v日韩v亚洲ⅴ| 韩国av一区二区| 国产乱码一区二区三区| 国产老肥熟一区二区三区| 精品一区二区三区欧美| 国产在线麻豆精品观看| 国产精品一区2区| 国产成人av资源| 国产成人精品一区二区三区四区 | 国产情人综合久久777777| 久久亚洲精华国产精华液| 久久久久久亚洲综合| 国产婷婷色一区二区三区四区 | 亚洲精品第1页| 亚洲一区在线观看免费 | 国产欧美在线观看一区| 国产婷婷一区二区| 日韩伦理免费电影| 亚洲国产wwwccc36天堂| 青青草国产精品亚洲专区无| 国产一区在线观看麻豆| 99riav一区二区三区| 欧美四级电影在线观看| 日韩午夜三级在线| xf在线a精品一区二区视频网站| 国产精品网友自拍| 亚洲国产视频在线| 国产一区二区剧情av在线| aaa亚洲精品一二三区| 欧美日韩综合不卡| 久久综合狠狠综合| 一区二区三区日本| 久久99国内精品| 91视频国产观看| 欧美成人精精品一区二区频| 国产人成一区二区三区影院| 亚洲午夜久久久久久久久电影院| 美洲天堂一区二卡三卡四卡视频| 国产91精品入口| 欧美日韩免费在线视频| 久久精品免费在线观看| 亚洲一区二区精品视频| 国内精品不卡在线| 欧美日韩一级二级三级| 久久亚洲捆绑美女| 亚洲成人黄色影院| 国产成人免费网站| 欧美一区二区三区啪啪| 亚洲色图视频网| 黄色小说综合网站| 欧美在线三级电影| 国产精品欧美综合在线| 蜜臀av性久久久久蜜臀aⅴ四虎| 91亚洲国产成人精品一区二三 | 久久影院午夜论| 亚洲永久免费av| 成人精品国产福利| 精品久久人人做人人爽| 亚洲成人777| av中文字幕不卡| 亚洲精品一区二区三区蜜桃下载| 亚洲一级片在线观看| zzijzzij亚洲日本少妇熟睡| 精品av综合导航| 视频在线在亚洲| 91国产丝袜在线播放| 久久精品男人天堂av| 久久机这里只有精品| 欧美日韩精品系列| 一区二区三区四区国产精品| 国产99久久久久久免费看农村| 日韩精品资源二区在线| 亚洲一区二区三区四区在线| 成人黄色在线网站| 久久久午夜精品理论片中文字幕| 日本乱人伦aⅴ精品| 久久综合狠狠综合久久综合88| 日韩av一级电影| 欧美精品一二三四| 亚洲午夜国产一区99re久久| 波多野结衣亚洲| 国产精品乱码一区二区三区软件| 国产一区二区三区在线观看精品 | 国产日韩av一区| 国产老肥熟一区二区三区| 精品伦理精品一区| 麻豆一区二区三区| 日韩一级精品视频在线观看| 亚洲成av人片在线观看| 欧美日韩高清在线| 亚洲主播在线观看| 99精品久久只有精品| 99精品热视频| 国产欧美日韩麻豆91| 成人性视频网站| 国产女主播一区| 成人18视频日本| 1024国产精品| 色网综合在线观看| 亚洲一卡二卡三卡四卡五卡| 在线亚洲高清视频| 午夜精品一区在线观看| 在线观看91精品国产麻豆| 日本色综合中文字幕| 欧美一区二区日韩一区二区| 麻豆专区一区二区三区四区五区| 日韩视频国产视频| 国产在线一区二区综合免费视频| 国产日产亚洲精品系列| 99久久婷婷国产综合精品电影| 亚洲色欲色欲www| 欧美亚洲一区三区| 午夜久久电影网| 精品sm捆绑视频| av日韩在线网站| 亚洲综合999| 欧美大白屁股肥臀xxxxxx| 国产在线播放一区| 国产精品―色哟哟| 在线免费观看一区| 日韩精品视频网| 久久久亚洲精品一区二区三区| 成人在线视频一区二区| 亚洲另类色综合网站| 欧美日韩免费一区二区三区| 久久99国产精品麻豆| 最新不卡av在线| 欧美理论在线播放| 国产剧情一区在线| 亚洲精品欧美综合四区| 日韩欧美aaaaaa| 91蜜桃传媒精品久久久一区二区| 亚洲高清视频中文字幕| 精品国产一区二区三区四区四| 波多野结衣亚洲一区| 天堂va蜜桃一区二区三区| 26uuu亚洲| 欧美性生活大片视频| 精品一区二区三区免费观看 | 亚洲免费成人av| 制服丝袜日韩国产| 成人av电影免费在线播放| 丝袜亚洲另类欧美| 国产欧美日韩中文久久| 欧美精品九九99久久| 成人高清免费在线播放| 天堂久久一区二区三区| 中文字幕一区二区三区四区不卡| 欧美日韩免费电影| 成人黄色小视频在线观看| 婷婷成人激情在线网| 中文字幕一区二区在线观看| 欧美一区二区精品在线| 色老汉一区二区三区| 国产精品亚洲一区二区三区在线| 午夜成人免费视频| 国产精品麻豆视频| 久久亚洲精华国产精华液| 欧美日本在线一区| 色噜噜偷拍精品综合在线| 国产精品白丝jk黑袜喷水| 日本成人在线一区| 亚洲尤物视频在线|