亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dlcd.h

?? UCOSII的移植,及多任務的管理,處理器為EPSON公司的
?? H
字號:
//#define		DLCD_ADDR		0x200000
#define		LCDRAM_ADDR		0xd40
#define		SEGMENT			160
#define		ROW			20
#define		COMMON			240
#define		FRAME			60
#define		CPU_SPEED		23//45
//#define		LCD_SELF		0
//#define		VRAM_CHANGED		1
//#define		DISPLAY_CHANGED		4
#define		LCD_SELF		0x41
#define		VRAM_CHANGED		0x3d
#define		DISPLAY_CHANGED		0x40

#define 	LCD_XSCL_EN	0x01
#define 	LCD_XSCL_DIS	0x02

//	#define		IO_CFP0_ADDR		0x402d0		// Address for P00-P07 input/output function selection register
//	#define		IO_P0D_ADDR		0x402d1		// Address for P00-P07 input/output port data register
//	#define		IO_IOC0_ADDR		0x402d2		// Address for P00-P07 input/output direction control register
//	#define		IO_CFP1_ADDR		0x402d4		// Address for P10-P16 input/output function selection register
//	#define		IO_P1D_ADDR		0x402d5		// Address for P10-P16 input/output port data register
//	#define		IO_IOC1_ADDR		0x402d6		// Address for P10-P16 input/output direction control register
//	#define		IO_CFP2_ADDR		0x402d8		// Address for P20-P27 input/output function selection register
//	#define		IO_P2D_ADDR		0x402d9		// Address for P20-P27 input/output port data register
//	#define		IO_IOC2_ADDR		0x402da		// Address for P20-P27 input/output direction control register
//	#define		IO_CFP3_ADDR		0x402dc		// Address for P30-P35 input/output function selection register
//	#define		IO_P3D_ADDR		0x402dd		// Address for P30-P35 input/output port data register
//	#define		IO_IOC3_ADDR		0x402de		// Address for P30-P35 input/output direction control register
//	#define		IO_CFEX_ADDR		0x402df		// Address for extended port selection regiser.


//	#define		T16P_CR0A_ADDR		0x48180		// Address for 16bit timer0 compare data A register
//	#define		T16P_CR0B_ADDR		0x48182		// Address for 16bit timer0 compare data B register
//	#define		T16P_TC0_ADDR		0x48184		// Address for 16bit timer0 counter data register
//	#define		T16P_PRUN0_ADDR		0x48186		// Address for 16bit timer0 control register


/* Bit field definition */
//	#define		T16P_SELFM_FM		0x40		// 16bit timer fine mode
//	#define		T16P_SELFM_NOR		0x00		// 16bit timer normal mode
//	
//	#define		T16P_SELCRB_ENA		0x20		// 16bit timer compare buffer enable
//	#define		T16P_SELCRB_DIS		0x00		// 16bit timer compare buffer disable
//	
//	#define		T16P_OUTINV_INV		0x10		// 16bit timer output inverted
//	#define		T16P_OUTINV_NOR		0x00		// 16bit timer output normal
//	
//	#define		T16P_CKSL_EXT		0x08		// 16bit timer input clock selection external
//	#define		T16P_CKSL_INT		0x00		// 16bit timer input clock selection internal
//	
//	#define		T16P_PTM_ON		0x04		// 16bit timer clock output control on
//	#define		T16P_PTM_OFF		0x00		// 16bit timer clock output control off
//	
//	#define		T16P_PSET_ON		0x02		// 16bit timer preset on
//	#define		T16P_PSET_OFF		0x00		// 16bit timer preset off
//	
//	#define		T16P_PRUN_RUN		0x01		// 16bit timer run
//	#define		T16P_PRUN_STOP		0x00		// 16bit timer stop
//
//
//
//
//	#define		PRESC_P16TS0_ADDR	0x40147		// Address for 16bit timer0 clock division ratio selection register
//	#define		PRESC_PSAD_ADDR		0x4014f		// Address for A/D converter clock division ratio selection register
//	
//	
//	/* Bit field definition */
//	#define		PRESC_CLKDIVH_SEL7	0x70		// Prescaler clock division selection bit 7 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL6	0x60		// Prescaler clock division selection bit 6 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL5	0x50		// Prescaler clock division selection bit 5 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL4	0x40		// Prescaler clock division selection bit 4 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL3	0x30		// Prescaler clock division selection bit 3 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL2	0x20		// Prescaler clock division selection bit 2 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL1	0x10		// Prescaler clock division selection bit 1 (high-order byte)
//	#define		PRESC_CLKDIVH_SEL0	0x00		// Prescaler clock division selection bit 0 (high-order byte)
//	
//	#define		PRESC_CLKDIVL_SEL7	0x07		// Prescaler clock division selection bit 7 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL6	0x06		// Prescaler clock division selection bit 6 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL5	0x05		// Prescaler clock division selection bit 5 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL4	0x04		// Prescaler clock division selection bit 4 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL3	0x03		// Prescaler clock division selection bit 3 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL2	0x02		// Prescaler clock division selection bit 2 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL1	0x01		// Prescaler clock division selection bit 1 (low-order byte)
//	#define		PRESC_CLKDIVL_SEL0	0x00		// Prescaler clock division selection bit 0 (low-order byte)
//	
//	#define		PRESC_PTONH_ON		0x80		// Prescaler on (high-order byte)
//	#define		PRESC_PTONH_OFF		0x00		// Prescaler off (high-order byte)
//	
//	#define		PRESC_PTONL_ON		0x08		// Prescaler on (low-order byte)
//	#define		PRESC_PTONL_OFF		0x00		// Prescaler off (low-order byte)
//	
//	#define		INT_P16T0_P16T1_ADDR	0x40266		// Address for 16bit timer0,1 interrupt priority register
//	#define		INT_F16T0_F16T1_ADDR	0x40282		// Address for 16bit timer0,1 interrupt factor flag register
//	#define		INT_F16TC0		0x08		// 16bit timer0 comparison match A interrupt factor is reset in read only mode, interrupt factor is generated in read/write mode
//	#define		INT_E16T0_E16T1_ADDR	0x40272		// Address for 16bit timer0,1 interrupt enable register
//	#define		INT_E16TC0		0x08		// 16bit timer0 comparison match A interrupt enable
//	
//	#define		HSDMA_HSD0S_HSD1S_ADDR	0x40298		// Address for HSDMA ch.0, ch.1 trigger setting register
//	#define		HSDMA_HSDMA_ADDR	0x4029a		// Address for HSDMA software trigger register
//	
//	#define		HSDMA_BLKLEN0_TC0L_ADDR	0x48220		// Address for HSDMA ch.0 block size and transfer counter register
//	#define		HSDMA_TC0H_D0DIR_DUALM0_ADDR	0x48222	// Address for HSDMA ch.0 control register
//	#define		HSDMA_S0ADRL_ADDR	0x48224		// Address for HSDMA ch.0 transfer source low address register
//	#define		HSDMA_S0ADRH_ADDR	0x48226		// Address for HSDMA ch.0 transfer source high address register
//	#define		HSDMA_D0ADRL_ADDR	0x48228		// Address for HSDMA ch.0 transfer target low address register
//	#define		HSDMA_D0ADRH_ADDR	0x4822a		// Address for HSDMA ch.0 transfer target high address register
//	#define		HSDMA_HS0EN_ADDR	0x4822c		// Address for HSDMA ch.0 enable register
//	#define		HSDMA_HS0TF_ADDR	0x4822e		// Address for HSDMA ch.0 trigger flag register
//	
//	/* Bit field definition */
//	#define		HSDMA_HSD0_ADEND	0x000c		// HSDMA ch.0 A/D conversion end trigger
//	#define		HSDMA_HSD0_SIF0TX	0x000b		// HSDMA ch.0 serial interface ch0 transfer buffer trigger
//	#define		HSDMA_HSD0_SIF0RX	0x000a		// HSDMA ch.0 serial interface ch0 receive buffer trigger
//	#define		HSDMA_HSD0_T16C4A	0x0009		// HSDMA ch.0 16bit timer4 compare A trigger
//	#define		HSDMA_HSD0_T16C4B	0x0008		// HSDMA ch.0 16bit timer4 compare B trigger
//	#define		HSDMA_HSD0_T16C0A	0x0007		// HSDMA ch.0 16bit timer0 compare A trigger
//	#define		HSDMA_HSD0_T16C0B	0x0006		// HSDMA ch.0 16bit timer0 compare B trigger
//	#define		HSDMA_HSD0_T8TU0	0x0005		// HSDMA ch.0 8bit timer0 input trigger
//	#define		HSDMA_HSD0_PORT4	0x0004		// HSDMA ch.0 port4 input trigger
//	#define		HSDMA_HSD0_PORT0	0x0003		// HSDMA ch.0 port0 input trigger
//	#define		HSDMA_HSD0_K50UP	0x0002		// HSDMA ch.0 K50 input (up edge) trigger
//	#define		HSDMA_HSD0_K50DWN	0x0001		// HSDMA ch.0 K50 input (down edge) trigger
//	#define		HSDMA_HSD0_SOFT		0x0000		// HSDMA ch.0 software trigger
//	
//	#define		HSDMA_HST0		0x01		// HSDMA ch.0 software trigger
//	
//	#define		HSDMA_DUAL_DUAL		0x80000000	// HSDMA dual mode
//	#define		HSDMA_DUAL_SIN		0x00000000	// HSDMA single mode
//	
//	#define		HSDMA_DDIR_WR		0x40000000	// HSDMA memory write
//	#define		HSDMA_DDIR_RD		0x00000000	// HSDMA memory read
//	
//	#define		HSDMA_DINTEN_ENA	0x80000000	// HSDMA interrupt enable
//	#define		HSDMA_DINTEN_DIS	0x00000000	// HSDMA interrupt disable
//	
//	#define		HSDMA_DATSIZE_HALF	0x40000000	// HSDMA half-word
//	#define		HSDMA_DATSIZE_BYTE	0x00000000	// HSDMA byte
//	
//	#define		HSDMA_DMOD_NO		0xc0000000	// HSDMA transfer mode no use
//	#define		HSDMA_DMOD_BLK		0x80000000	// HSDMA transfer mode block transfer
//	#define		HSDMA_DMOD_SEQ		0x40000000	// HSDMA transfer mode sequential transfer
//	#define		HSDMA_DMOD_SIN		0x00000000	// HSDMA transfer mode single transfer
//	
//	#define		HSDMA_INC		0x30000000	// HSDMA address control Inc.(no init)
//	#define		HSDMA_INC_INIT		0x20000000	// HSDMA address control Inc.(init)
//	#define		HSDMA_DEC		0x10000000	// HSDMA address control Dec.(no init)
//	#define		HSDMA_FIX		0x00000000	// HSDMA address control fix
//	
//	#define		HSDMA_HSEN_ENA		0x01		// HSDMA enable
//	#define		HSDMA_HSEN_DIS		0x00		// HSDMA disable
//	
//	#define		HSDMA_HSTF_ON		0x01		// HSDMA trigger flag clear(WR), set(RD)
//	#define		HSDMA_HSTF_OFF		0x00		// HSDMA trigger flag clear(RD)
//	
//	#define		INT_RP0_RHDM_R16T0_ADDR	0x40290		// Address for input port0-3, HSDMA and 16bit timer0 IDMA request register
//	
//	#define		INT_PRIL_LVL7		0x07		// Interrupt priority level 7 (low-order byte)
//	#define		INT_PRIL_LVL6		0x06		// Interrupt priority level 6 (low-order byte)
//	#define		INT_PRIL_LVL5		0x05		// Interrupt priority level 5 (low-order byte)
//	#define		INT_PRIL_LVL4		0x04		// Interrupt priority level 4 (low-order byte)
//	#define		INT_PRIL_LVL3		0x03		// Interrupt priority level 3 (low-order byte)
//	#define		INT_PRIL_LVL2		0x02		// Interrupt priority level 2 (low-order byte)
//	#define		INT_PRIL_LVL1		0x01		// Interrupt priority level 1 (low-order byte)
//	#define		INT_PRIL_LVL0		0x00		// Interrupt priority level 0 (low-order byte)
//	
//	#define		INT_PRIH_LVL7		0x70		// Interrupt priority level 7 (high-order byte)
//	#define		INT_PRIH_LVL6		0x60		// Interrupt priority level 6 (high-order byte)
//	#define		INT_PRIH_LVL5		0x50		// Interrupt priority level 5 (high-order byte)
//	#define		INT_PRIH_LVL4		0x40		// Interrupt priority level 4 (high-order byte)
//	#define		INT_PRIH_LVL3		0x30		// Interrupt priority level 3 (high-order byte)
//	#define		INT_PRIH_LVL2		0x20		// Interrupt priority level 2 (high-order byte)
//	#define		INT_PRIH_LVL1		0x10		// Interrupt priority level 1 (high-order byte)
//	#define		INT_PRIH_LVL0		0x00		// Interrupt priority level 0 (high-order byte)
//	
//	#define		INT_RIDMA_DIS		0x00		// IDMA request is all disable and CPU request is all enable
//	
//	#define		INT_PHSD0_PHSD1_ADDR	0x40263		// Address for hih-speed DMA ch.0,1 interrupt priority register
//	#define		INT_PHSD2_PHSD3_ADDR	0x40264		// Address for hih-speed DMA ch.2,3 interrupt priority register
//	#define		INT_FHDM_FIDM_ADDR	0x40281		// Address for HSDMA ch.0,1 and IDMA interrupt factor flag register
//	
//	#define		INT_FHSDMA1		0x02		// HSDMA ch1 interrupt factor is reset in read only mode, interrupt factor is generated in read/write mode
//	#define		INT_FHSDMA0		0x01		// HSDMA ch0 interrupt factor is reset in read only mode, interrupt factor is generated in read/write mode








































?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产在线视频精品一区| 欧美视频一区二区在线观看| 麻豆精品在线观看| 日韩高清中文字幕一区| 日韩精品一级中文字幕精品视频免费观看 | 风间由美一区二区三区在线观看| 美女精品一区二区| 韩国女主播成人在线| 久久福利视频一区二区| 美女视频网站黄色亚洲| 日韩二区三区在线观看| 免费成人av在线播放| 久久国产三级精品| 国产精品一区二区在线看| 国产精品一二三四区| 成人高清视频在线| 色综合久久天天| 欧洲一区二区三区免费视频| 欧美日韩一区国产| 欧美精品日日鲁夜夜添| 欧美一区二区三区免费| 欧美不卡一区二区三区四区| 2020国产精品自拍| 国产欧美一区二区在线| 国产精品久久久久aaaa樱花| 亚洲欧美一区二区三区极速播放| 亚洲精品福利视频网站| 天天做天天摸天天爽国产一区 | 青娱乐精品视频| 老汉av免费一区二区三区| 久久精品国产久精国产爱| 国产成人自拍在线| 色悠悠久久综合| 91精品国产一区二区| 精品不卡在线视频| 国产精品久久久久国产精品日日| 亚洲综合色噜噜狠狠| 免费看黄色91| 成人晚上爱看视频| 91高清视频免费看| 欧美精品一区二区三区视频| 国产精品女主播av| 性做久久久久久久免费看| 六月丁香婷婷色狠狠久久| 国产成人综合在线观看| 欧美亚洲动漫精品| 2021中文字幕一区亚洲| 亚洲女女做受ⅹxx高潮| 免费观看91视频大全| 成人教育av在线| 91麻豆精品国产无毒不卡在线观看 | 色综合色综合色综合色综合色综合 | 色av成人天堂桃色av| 欧美变态凌虐bdsm| 一区二区三区四区在线| 麻豆91在线看| 色噜噜狠狠一区二区三区果冻| 欧美一二区视频| 亚洲精品国产视频| 国产精品自产自拍| 欧美三级电影一区| 欧美激情资源网| 日韩高清国产一区在线| 成人一区二区三区中文字幕| 91精品国产综合久久福利软件| 国产精品丝袜一区| 青草av.久久免费一区| av一本久道久久综合久久鬼色| 欧美一级日韩一级| 亚洲精品一二三| 国产成人精品亚洲777人妖| 欧美日韩精品电影| 亚洲男人的天堂一区二区| 国内不卡的二区三区中文字幕| 欧美视频精品在线观看| 一区在线观看免费| 国产精一区二区三区| 制服丝袜一区二区三区| 一区二区视频在线| 高清beeg欧美| 精品少妇一区二区三区日产乱码 | 欧美高清视频在线高清观看mv色露露十八 | 性久久久久久久久久久久| 成人综合婷婷国产精品久久 | 26uuu国产在线精品一区二区| 国产乱人伦偷精品视频不卡| 91.xcao| 一区二区三区在线视频观看58 | 精品国产青草久久久久福利| 亚洲成av人片一区二区| 色又黄又爽网站www久久| 中文字幕成人av| 国产麻豆91精品| 欧美精品一区视频| 久久se精品一区二区| 4438x亚洲最大成人网| 亚洲第一福利视频在线| 欧美在线小视频| 亚洲黄一区二区三区| 91美女蜜桃在线| 亚洲欧洲日韩女同| 99麻豆久久久国产精品免费| 中文字幕高清一区| 成人爽a毛片一区二区免费| 久久久99精品久久| 国产精品影视在线观看| 久久久99精品免费观看不卡| 国产电影精品久久禁18| 国产精品视频看| bt欧美亚洲午夜电影天堂| 中文字幕一区二区不卡| 99精品一区二区三区| 亚洲私人黄色宅男| 欧美视频一区二区三区在线观看| 亚洲一区成人在线| 欧美高清精品3d| 久久91精品久久久久久秒播| 亚洲精品在线三区| 国产成人欧美日韩在线电影| 中文av字幕一区| 99re这里只有精品视频首页| 亚洲人一二三区| 欧美日韩一区二区欧美激情| 日日骚欧美日韩| 日韩精品一区二区三区视频在线观看| 久久综合综合久久综合| 精品久久国产字幕高潮| 成人在线综合网站| 夜夜操天天操亚洲| 欧美一卡二卡三卡| 国产激情一区二区三区| 亚洲免费三区一区二区| 欧美日韩午夜影院| 久久精工是国产品牌吗| 国产亚洲视频系列| 一本色道久久综合亚洲精品按摩| 亚洲va国产va欧美va观看| 欧美大胆人体bbbb| 成人激情小说乱人伦| 亚洲一区二区三区国产| 日韩欧美亚洲国产精品字幕久久久| 国产久卡久卡久卡久卡视频精品| 中文字幕一区二区视频| 欧美日韩在线播放一区| 激情综合五月天| 综合在线观看色| 欧美日本一区二区三区四区| 激情六月婷婷久久| 中文字幕在线不卡一区| 欧美精品自拍偷拍| 粉嫩在线一区二区三区视频| 亚洲综合区在线| 国产视频视频一区| 欧美中文字幕一区二区三区| 激情综合色播激情啊| 亚洲伦在线观看| 精品国产乱码久久久久久闺蜜| av电影在线观看完整版一区二区| 视频一区欧美日韩| 综合激情网...| 精品人在线二区三区| 91精彩视频在线观看| 国产精品资源站在线| 亚洲h动漫在线| 国产精品三级在线观看| 91精品黄色片免费大全| a亚洲天堂av| 黄网站免费久久| 婷婷成人综合网| 亚洲视频狠狠干| 久久色在线观看| 欧美一区在线视频| 色噜噜偷拍精品综合在线| 国产精品12区| 久久不见久久见免费视频7| 亚洲综合一二三区| 中文字幕一区二区三中文字幕| 精品国产91久久久久久久妲己| 欧美午夜在线一二页| 成人爱爱电影网址| 国产一区二区三区蝌蚪| 免费日韩伦理电影| 亚洲福利视频一区| 亚洲欧美另类图片小说| 久久久不卡网国产精品二区| 91麻豆精品国产91久久久久| 91福利精品视频| 99精品一区二区三区| 国产成人av资源| 国产精品伊人色| 韩国女主播一区| 激情五月婷婷综合| 免费高清视频精品| 水野朝阳av一区二区三区| 一区二区三区四区av| 亚洲欧美在线高清| 国产精品国产三级国产| 中文一区一区三区高中清不卡| 2024国产精品视频| 国产日韩在线不卡|