亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? DSP2812片內(nèi)AD校準(zhǔn)代碼
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成人a级片| 久久在线观看免费| 亚洲欧洲综合另类| 色一情一乱一乱一91av| 亚洲欧美日韩在线| 91丝袜高跟美女视频| 亚洲欧美国产高清| 91搞黄在线观看| 青青草国产精品亚洲专区无| 2021久久国产精品不只是精品| 久99久精品视频免费观看| 精品久久久久久亚洲综合网| 久久精品av麻豆的观看方式| 欧美极品美女视频| 欧美亚一区二区| 久久99最新地址| 中文字幕不卡的av| 色88888久久久久久影院按摩| 亚洲va韩国va欧美va| 欧美mv日韩mv| 99精品欧美一区| 久草中文综合在线| 国产日韩精品一区二区浪潮av| 99国产一区二区三精品乱码| 日本午夜一区二区| 亚洲精品你懂的| 精品国产一区二区在线观看| 91麻豆123| 成人丝袜高跟foot| 青娱乐精品视频| 亚洲男人的天堂网| 日本一区免费视频| 日韩欧美精品在线视频| 欧美日韩性生活| 色婷婷综合久久久中文字幕| 高清beeg欧美| 国产精品综合视频| 久久99最新地址| 日韩高清一区二区| 一区二区免费在线播放| 中文在线一区二区| 久久精品这里都是精品| 精品国产乱码久久久久久浪潮| 欧美日韩一区不卡| 欧洲亚洲国产日韩| 欧美丝袜丝交足nylons图片| 在线免费不卡电影| 欧洲精品一区二区| 欧美性猛交xxxxxx富婆| 欧洲精品视频在线观看| 欧美性xxxxx极品少妇| 欧美日韩精品一区二区三区蜜桃 | 麻豆成人av在线| 日韩福利电影在线| 免费在线观看一区二区三区| 日本不卡1234视频| 国产精品1024| 在线视频欧美区| 欧美精品久久99| 欧美一级精品大片| 国产日韩精品久久久| 中文字幕一区av| 午夜精品久久久久久久99樱桃| 麻豆91在线观看| 福利一区在线观看| 欧美亚男人的天堂| 国产欧美一区二区精品婷婷 | 欧美一区二区精品久久911| 国产色综合久久| 亚洲综合999| 国产91精品一区二区麻豆亚洲| 色婷婷av一区| 久久先锋影音av鲁色资源| 亚洲免费视频中文字幕| 久久丁香综合五月国产三级网站| 国产福利一区二区三区在线视频| 色婷婷av一区二区三区之一色屋| 日韩欧美成人一区| 亚洲精品视频一区二区| 国产麻豆精品视频| 欧美一卡二卡在线| 亚洲一卡二卡三卡四卡| av在线播放成人| 日本一区二区三区久久久久久久久不| 亚洲一区免费视频| 色一区在线观看| |精品福利一区二区三区| 国产成人午夜精品影院观看视频 | 国产一区中文字幕| 91精品国产91久久久久久最新毛片| 中国av一区二区三区| 国产精品一二一区| 国产欧美精品一区| 国产成人午夜电影网| 久久众筹精品私拍模特| 国产永久精品大片wwwapp| 欧美sm美女调教| 国产不卡在线播放| **网站欧美大片在线观看| 99久久精品免费观看| 国产蜜臀97一区二区三区 | 亚洲激情图片一区| 欧美午夜一区二区| 麻豆成人免费电影| 欧美激情一区二区三区不卡| 国产一区二区不卡| 亚洲欧洲精品一区二区三区| 久久婷婷国产综合精品青草| 欧美日韩中文字幕精品| 久久99深爱久久99精品| 自拍偷拍亚洲欧美日韩| 欧美日韩国产大片| 久久99久久久欧美国产| 欧美激情综合网| 欧美理论片在线| 国产99精品视频| 丝袜亚洲另类丝袜在线| 国产亚洲成年网址在线观看| 日本精品视频一区二区| 麻豆成人综合网| 亚洲永久精品国产| 国产精品久线观看视频| 欧美变态tickling挠脚心| 91黄色在线观看| 国产精品123| 免费在线欧美视频| 亚洲综合免费观看高清完整版在线| 久久久久9999亚洲精品| 欧美日韩国产成人在线91 | 亚洲国产精品天堂| 国产精品美女久久久久久| 精品国产一区二区亚洲人成毛片 | 免费在线观看一区二区三区| 国产欧美一区二区三区沐欲 | 欧美精品一区二区三| 91国偷自产一区二区三区成为亚洲经典 | 麻豆91精品视频| 亚洲国产乱码最新视频| 亚洲天堂av老司机| 中文字幕在线观看一区| 久久精品在线观看| 欧美岛国在线观看| 精品久久国产字幕高潮| 精品嫩草影院久久| 中国色在线观看另类| 亚洲乱码国产乱码精品精可以看| 国产精品欧美一级免费| 一区二区三区在线视频观看 | 日韩欧美视频一区| 国产日韩欧美精品一区| 亚洲精品日韩专区silk| 国产精品国产精品国产专区不片| 3atv在线一区二区三区| 欧美不卡激情三级在线观看| 一区二区视频在线| 国产成人一级电影| 91精品视频网| 亚洲视频小说图片| 美女视频一区在线观看| 国产不卡视频一区| 欧美综合一区二区三区| 精品久久久久久亚洲综合网 | 成人毛片视频在线观看| 正在播放亚洲一区| 国产精品不卡一区二区三区| 亚洲永久精品大片| 99re视频精品| 国产精品视频免费| 国产一区二区三区四区五区入口 | 9久草视频在线视频精品| 日韩欧美中文字幕一区| 成人免费在线播放视频| 麻豆一区二区99久久久久| 欧美日韩中文一区| 国产精品国产三级国产| 成人av在线播放网址| 国产视频一区不卡| 成人中文字幕电影| 中文字幕欧美区| 成人美女视频在线观看18| 亚洲欧美日韩在线不卡| 欧美视频在线不卡| 免费日韩伦理电影| 欧美亚日韩国产aⅴ精品中极品| 国产欧美日产一区| 国产一区二区免费在线| 欧美不卡在线视频| 久久精品国产999大香线蕉| 欧美一区二区二区| 美女任你摸久久| 日韩精品一区国产麻豆| 蜜臀va亚洲va欧美va天堂| 在线不卡一区二区| 日本在线不卡一区| 日韩视频123| 韩国精品在线观看| 日本一区二区成人| 91免费视频网| 亚洲不卡一区二区三区| 日韩欧美色综合|