亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? DSP2812片內AD校準代碼
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产日产亚洲精品系列| 亚洲国产一二三| 欧美一三区三区四区免费在线看| 99国产一区二区三精品乱码| 成人午夜在线播放| 韩国精品主播一区二区在线观看| 美日韩一级片在线观看| 国产一区美女在线| 国产精品一二三在| 国产精品综合视频| 91国产福利在线| 7777精品伊人久久久大香线蕉最新版| 3d成人动漫网站| 亚洲国产精品av| 有码一区二区三区| 日韩影院免费视频| 极品美女销魂一区二区三区| 日韩电影在线观看网站| 北条麻妃国产九九精品视频| 欧美日韩国产综合久久| 国产视频视频一区| 国产激情视频一区二区三区欧美 | 精品影院一区二区久久久| 国产成人精品免费在线| 777亚洲妇女| 国产精品电影院| 国产精品欧美一区二区三区| 亚洲欧美日本在线| 久久精品国产在热久久| 91黄色免费看| 国产ts人妖一区二区| 粉嫩av一区二区三区| 日韩一区二区三区免费看| 成人网男人的天堂| 五月激情六月综合| 久久久久久久久久久99999| 91高清视频在线| 国产精品一二三四| 日韩国产精品大片| 日韩一区日韩二区| 欧美电影免费观看高清完整版 | 久久精品国产亚洲一区二区三区| 日本一区二区三区四区在线视频| 欧美日韩你懂得| 成人a区在线观看| 日本大胆欧美人术艺术动态 | 精品久久久久久无| 欧美在线观看一区二区| 国产电影一区二区三区| 日韩激情av在线| 亚洲色图欧美偷拍| 国产清纯美女被跳蛋高潮一区二区久久w | 男女性色大片免费观看一区二区| 亚洲色图制服诱惑| 国产精品婷婷午夜在线观看| 欧美变态口味重另类| 欧美日韩你懂得| 91麻豆免费观看| 成人免费视频国产在线观看| 极品美女销魂一区二区三区| 日本成人中文字幕在线视频| 亚洲国产一区二区三区青草影视| 国产精品福利在线播放| 国产欧美精品一区二区三区四区 | 无码av免费一区二区三区试看| 亚洲欧美自拍偷拍| 国产欧美视频在线观看| 久久只精品国产| 日韩精品一区二区在线观看| 正在播放亚洲一区| 欧美日韩国产另类不卡| 在线观看亚洲一区| 日本乱人伦aⅴ精品| 一本久久精品一区二区| 91色综合久久久久婷婷| 99久久精品国产网站| 99精品视频在线免费观看| 99国产欧美另类久久久精品| 91免费版pro下载短视频| av亚洲精华国产精华精华| 99视频一区二区| 91亚洲精华国产精华精华液| av不卡一区二区三区| 不卡一区二区中文字幕| www.欧美日韩| 日本国产一区二区| 欧美视频一区在线| 日韩一二三四区| 2017欧美狠狠色| 国产欧美日韩精品一区| 亚洲视频在线观看三级| 亚洲一二三区在线观看| 久久国产精品99精品国产| 麻豆91小视频| 国产成a人亚洲| 一本一本久久a久久精品综合麻豆| 色综合天天性综合| 欧美日韩一区中文字幕| 91精品国产综合久久蜜臀| 欧美精品一区视频| 国产精品久久看| 亚洲va欧美va人人爽午夜| 蜜桃视频一区二区三区在线观看| 国产激情精品久久久第一区二区| 99久久精品99国产精品| 欧美理论片在线| 久久久久久电影| 综合色天天鬼久久鬼色| 午夜精品久久一牛影视| 久久成人18免费观看| 99精品视频在线观看免费| 欧美丝袜丝交足nylons图片| 日韩欧美高清一区| 国产精品麻豆99久久久久久| 首页亚洲欧美制服丝腿| 国产曰批免费观看久久久| av在线一区二区三区| 91精品在线免费观看| 国产欧美综合在线观看第十页| 一区二区三区在线播放| 日本va欧美va欧美va精品| 成人午夜在线播放| 欧美精品一卡二卡| 国产精品人妖ts系列视频| 青青草原综合久久大伊人精品| 国产成人精品1024| 91精品在线一区二区| 自拍偷拍欧美激情| 精品伊人久久久久7777人| 欧美性生活影院| 国产欧美一二三区| 久久电影网站中文字幕| 色av一区二区| 国产精品成人免费在线| 韩国理伦片一区二区三区在线播放| 色成人在线视频| 国产精品免费看片| 久草中文综合在线| 777亚洲妇女| 一区二区欧美在线观看| 国产91在线观看| 精品免费日韩av| 日韩av中文字幕一区二区| 欧美性大战久久久久久久| 国产精品视频在线看| 黑人巨大精品欧美黑白配亚洲 | 日韩欧美一卡二卡| 亚洲免费伊人电影| 成人亚洲一区二区一| 精品剧情在线观看| 日韩和的一区二区| 欧美在线观看一区二区| 18欧美乱大交hd1984| 国产精品一区二区久激情瑜伽| 日韩欧美123| 日本欧美在线看| 欧美一卡2卡三卡4卡5免费| 洋洋av久久久久久久一区| av一区二区三区在线| 国产精品久久777777| 福利一区福利二区| 久久九九影视网| 国产成人h网站| 国产精品全国免费观看高清 | 亚洲第一福利一区| 欧美亚洲日本一区| 亚洲一区二区av在线| 欧美午夜理伦三级在线观看| 一区二区国产盗摄色噜噜| 94-欧美-setu| 亚洲精品视频在线观看免费| 一本色道久久综合亚洲aⅴ蜜桃| 国产精品久久久久影院老司| 97精品久久久午夜一区二区三区| 综合中文字幕亚洲| 欧美三级韩国三级日本一级| 午夜精品福利一区二区三区av| 欧美日韩一本到| 免费一级片91| 久久久久99精品一区| www.亚洲国产| 一区二区视频在线| 欧美精品v国产精品v日韩精品 | 精品制服美女丁香| 久久九九99视频| 94-欧美-setu| 天天爽夜夜爽夜夜爽精品视频 | 国产亚洲欧美日韩在线一区| 国产69精品久久777的优势| 国产精品久久久久毛片软件| 一本一本大道香蕉久在线精品| 亚洲成人在线免费| 欧美精品一区二区三区高清aⅴ | 99re这里只有精品视频首页| 亚洲一区日韩精品中文字幕| 日韩一区二区在线观看视频| 国产宾馆实践打屁股91| 亚洲精品成人a在线观看| 日韩欧美一级在线播放| 国产成人在线影院 |