亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? DSP2812片內AD校準代碼
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲精品在线网站| 色综合天天综合网天天看片| 精品88久久久久88久久久| 日本不卡123| 精品噜噜噜噜久久久久久久久试看| 青青草原综合久久大伊人精品| 精品国产一区二区三区四区四| 国产资源在线一区| 亚洲国产高清在线观看视频| 成人av中文字幕| 一区二区免费在线播放| 欧美片网站yy| 久久成人麻豆午夜电影| 久久久久久久久岛国免费| 91亚洲精品久久久蜜桃网站| 亚洲国产成人精品视频| 欧美大片拔萝卜| fc2成人免费人成在线观看播放| 亚洲精品一二三区| 欧美巨大另类极品videosbest | 久久久国际精品| 不卡的av电影在线观看| 亚洲国产日韩av| 精品国产一二三区| 91免费版在线看| 欧美aⅴ一区二区三区视频| 国产免费观看久久| 欧美日韩国产综合一区二区三区| 国精品**一区二区三区在线蜜桃| 亚洲免费色视频| 精品日韩一区二区三区免费视频| 不卡av在线免费观看| 日本在线播放一区二区三区| 国产欧美一区二区精品忘忧草 | 高潮精品一区videoshd| 亚洲国产精品一区二区久久| 日韩久久免费av| 日本久久电影网| 国产一区二区三区四| 亚洲欧美另类图片小说| 久久一区二区三区四区| 欧美日韩精品欧美日韩精品一| 国产一区二区电影| 亚洲123区在线观看| 中文字幕一区二区三区不卡| 日韩精品一区二区三区视频在线观看 | a4yy欧美一区二区三区| 老司机午夜精品| 一区二区三区成人在线视频| 久久久亚洲精华液精华液精华液 | 911精品国产一区二区在线| 国产aⅴ综合色| 毛片一区二区三区| 亚洲影视在线观看| 综合网在线视频| 国产亚洲一二三区| 精品国产三级a在线观看| 欧美日韩在线播放三区| 91丝袜高跟美女视频| 国产成人午夜视频| 经典三级视频一区| 奇米一区二区三区| 午夜激情一区二区| 亚洲高清中文字幕| 亚洲精品成人在线| 亚洲人妖av一区二区| 中文av一区特黄| 国产午夜精品一区二区三区嫩草 | 欧美丰满一区二区免费视频| 在线观看亚洲精品| 色菇凉天天综合网| 成年人午夜久久久| 99这里只有久久精品视频| 国产成人综合在线| 国产激情视频一区二区在线观看| 国内国产精品久久| 国内精品国产三级国产a久久| 麻豆91精品视频| 经典三级视频一区| 国产乱人伦偷精品视频免下载| 激情综合色综合久久综合| 麻豆精品久久精品色综合| 午夜精品在线视频一区| 日韩不卡一区二区三区| 久久精品国产精品亚洲综合| 久久成人免费日本黄色| 国产美女在线观看一区| 国产精品亚洲综合一区在线观看| 国产91综合网| 91在线观看视频| 欧美日韩亚洲综合| 日韩欧美一二三四区| 欧美精品一区二区在线播放| 国产人成亚洲第一网站在线播放| 国产精品三级av| 一区二区免费看| 日韩av一区二| 成人免费视频国产在线观看| av不卡免费在线观看| 色网综合在线观看| 欧美一卡二卡在线| 久久久久9999亚洲精品| 国产精品国产自产拍高清av| 一区二区久久久久久| 蜜臀精品一区二区三区在线观看| 国产一区中文字幕| 色婷婷激情一区二区三区| 欧美中文字幕一区| 日韩精品一区二区三区在线观看| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ原创 | 久久久精品免费免费| 国产精品一区二区男女羞羞无遮挡| 国产亚洲精品超碰| 国产精品视频看| 五月综合激情婷婷六月色窝| 黑人巨大精品欧美一区| 97se亚洲国产综合在线| 91精品国产综合久久国产大片 | 蜜臀a∨国产成人精品| 国产不卡视频在线播放| 欧美性生活影院| 欧美激情一区二区三区| 亚洲第一会所有码转帖| 国产福利精品导航| 91精品欧美综合在线观看最新 | 亚洲精品免费在线| 看片网站欧美日韩| 色先锋久久av资源部| 久久综合色天天久久综合图片| 亚洲激情图片小说视频| 国产一区久久久| 在线观看一区二区视频| 国产欧美日韩亚州综合| 日本欧美加勒比视频| 99久久免费视频.com| 精品少妇一区二区三区日产乱码| 亚洲精品中文在线观看| 国产成人精品www牛牛影视| 717成人午夜免费福利电影| 国产精品动漫网站| 裸体歌舞表演一区二区| 欧美亚洲图片小说| 国产精品嫩草久久久久| 久久99在线观看| 在线成人免费视频| 中文字幕一区二区三区不卡在线| 国产在线国偷精品免费看| 6080yy午夜一二三区久久| 亚洲乱码精品一二三四区日韩在线 | 91蜜桃视频在线| 国产欧美日韩综合| 国精产品一区一区三区mba视频 | 国产99精品国产| 日韩一区二区三区观看| 午夜精品一区二区三区电影天堂| eeuss鲁片一区二区三区在线看| 久久综合久久综合久久| 久久精品国产第一区二区三区| 在线成人免费观看| 午夜欧美电影在线观看| 欧美色倩网站大全免费| 亚洲va国产天堂va久久en| 欧美视频完全免费看| 欧美激情一区二区三区不卡| 高清视频一区二区| 中文字幕乱码亚洲精品一区| 国产成人综合视频| 中国色在线观看另类| 国产精品77777| 国产日韩亚洲欧美综合| 成人精品高清在线| 中文字幕av一区二区三区免费看| 岛国精品在线播放| 中文字幕亚洲精品在线观看 | 日本亚洲最大的色成网站www| 欧美酷刑日本凌虐凌虐| 日韩电影免费在线观看网站| 日韩欧美第一区| 国产呦精品一区二区三区网站| 国产亚洲视频系列| 99国产精品一区| 亚洲成av人**亚洲成av**| 制服丝袜亚洲精品中文字幕| 久久99精品国产麻豆不卡| 日韩欧美亚洲另类制服综合在线| 精彩视频一区二区三区| 中文欧美字幕免费| 欧美亚洲高清一区| 美女一区二区在线观看| 欧美第一区第二区| 成人伦理片在线| 亚洲电影一级黄| 日韩精品中午字幕| 成人sese在线| 日韩av在线播放中文字幕| 国产丝袜美腿一区二区三区| 在线精品国精品国产尤物884a| 免费精品视频最新在线| 国产香蕉久久精品综合网| 91久久精品一区二区二区|