亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812 SCI串口實驗程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲视频免费在线观看| 亚洲伊人伊色伊影伊综合网| 国产精品成人在线观看| 性做久久久久久久免费看| 国产麻豆9l精品三级站| 欧美日韩精品一区二区天天拍小说 | 欧洲一区在线电影| 国产亚洲综合色| 日本不卡123| 在线免费不卡视频| 国产精品国产自产拍高清av| 久久国产精品露脸对白| 欧美久久一区二区| 一区二区三区视频在线看| 成人免费毛片app| www国产亚洲精品久久麻豆| 日本欧美肥老太交大片| 欧美性受xxxx黑人xyx性爽| 中文字幕一区二区在线播放| 国产一区二区在线观看视频| 日韩一区二区免费电影| 日韩国产高清影视| 欧美日韩亚州综合| 亚洲国产综合人成综合网站| 色婷婷综合久久| 亚洲黄色免费网站| 91婷婷韩国欧美一区二区| 国产精品欧美一区喷水| 丁香啪啪综合成人亚洲小说 | 日本欧美一区二区在线观看| 欧美日韩一区二区三区在线看| 亚洲欧美激情在线| 色综合久久久网| 一区二区三区欧美久久| 91成人免费在线视频| 一区二区三区精品| 色综合天天狠狠| 亚洲影视在线观看| 欧美老肥妇做.爰bbww视频| 天天操天天综合网| 欧美成人精品高清在线播放| 乱一区二区av| 久久九九全国免费| av午夜一区麻豆| 亚洲综合免费观看高清完整版| 在线观看国产精品网站| 午夜久久电影网| 精品欧美乱码久久久久久1区2区 | 亚洲成人福利片| 91精品国产综合久久精品性色| 秋霞午夜鲁丝一区二区老狼| 欧美精品一区二区不卡| 成人av小说网| 亚洲成人在线网站| 精品电影一区二区| 99在线热播精品免费| 一区二区三区中文在线观看| 91精品国模一区二区三区| 国产最新精品免费| 亚洲日本韩国一区| 777精品伊人久久久久大香线蕉| 美女视频一区二区| 中文字幕一区二区三区色视频| 欧美性三三影院| 国产在线不卡一卡二卡三卡四卡| 国产精品美女一区二区| 欧美夫妻性生活| 粉嫩av亚洲一区二区图片| 亚洲亚洲人成综合网络| 久久综合五月天婷婷伊人| 色成年激情久久综合| 韩国午夜理伦三级不卡影院| 亚洲免费观看高清在线观看| 日韩一区二区电影在线| 色综合天天性综合| 国内精品嫩模私拍在线| 亚洲一区二区在线视频| 久久女同精品一区二区| 欧美日韩在线观看一区二区| 高清不卡在线观看| 青青草97国产精品免费观看 | 日韩丝袜美女视频| 91片黄在线观看| 狠狠色狠狠色合久久伊人| 亚洲综合一区二区三区| 国产亲近乱来精品视频 | 欧美羞羞免费网站| 国产精品福利电影一区二区三区四区| 色老头久久综合| 国产精品911| 日本欧美加勒比视频| 一区二区久久久| 国产精品网站导航| 欧美成人伊人久久综合网| 日本韩国欧美三级| 丁香激情综合国产| 国产一区二区三区蝌蚪| 日本不卡免费在线视频| 一区二区久久久| 亚洲免费资源在线播放| 国产色综合一区| 精品日韩欧美在线| 日韩三级免费观看| 7777精品伊人久久久大香线蕉的| 91一区二区在线| 成人av免费观看| 亚洲午夜免费福利视频| 久久久精品国产免大香伊| 欧美日韩一区成人| 91免费视频网| 91麻豆免费看片| 91在线无精精品入口| 成人激情av网| av一区二区三区| aaa国产一区| voyeur盗摄精品| 色综合天天综合给合国产| 一本到不卡免费一区二区| 99国产精品久久久| 色综合久久88色综合天天免费| 99精品视频在线观看| 91免费在线视频观看| 91亚洲永久精品| 欧美专区日韩专区| 欧美男女性生活在线直播观看| 在线电影院国产精品| 91精品国产黑色紧身裤美女| 日韩视频中午一区| 久久久久久久综合日本| 日本一区二区三区四区 | 中文字幕一区二区三| 国产精品国产精品国产专区不蜜 | 成人激情动漫在线观看| 色综合激情久久| 欧美日韩亚洲综合| 日韩欧美国产综合| 欧美激情中文字幕| 一区二区三区在线视频免费| 日韩中文字幕不卡| 国产自产v一区二区三区c| 成人a级免费电影| 欧美在线影院一区二区| 欧美一级夜夜爽| 国产亚洲欧美日韩在线一区| 亚洲手机成人高清视频| 日本三级亚洲精品| 福利一区福利二区| 欧美老肥妇做.爰bbww| 国产日韩欧美一区二区三区综合| 中文字幕一区不卡| 日韩av在线免费观看不卡| 成人一区二区三区视频| 欧美日韩在线三级| 久久久久免费观看| 亚洲成年人影院| 丁香六月综合激情| 777久久久精品| 中文字幕制服丝袜成人av | 在线视频一区二区免费| 欧美午夜精品久久久久久孕妇| 91精品国产免费久久综合| 国产精品视频yy9299一区| 亚洲v日本v欧美v久久精品| 国产乱码一区二区三区| 色8久久人人97超碰香蕉987| 久久嫩草精品久久久久| 亚洲国产乱码最新视频 | 免费不卡在线视频| 99国产欧美久久久精品| 日韩欧美资源站| 亚洲夂夂婷婷色拍ww47| 国产麻豆精品theporn| 欧美挠脚心视频网站| 亚洲桃色在线一区| 国产精华液一区二区三区| 欧美群妇大交群中文字幕| 国产精品传媒入口麻豆| 国产精品一卡二卡在线观看| 欧美日本一道本| 伊人一区二区三区| 不卡av免费在线观看| 2014亚洲片线观看视频免费| 日韩电影在线免费观看| 欧美中文字幕一二三区视频| 日韩美女视频一区| 国产激情一区二区三区桃花岛亚洲 | 欧美日韩第一区日日骚| 亚洲视频一区二区在线| 成年人国产精品| 中文成人av在线| 国产成人综合在线播放| 久久精品在线观看| 国产一区二区三区黄视频 | 午夜久久电影网| 欧美视频在线观看一区二区| 自拍偷拍亚洲综合| 91啪亚洲精品| 亚洲卡通动漫在线| 在线看不卡av| 亚洲大片在线观看|