亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TMS320F2812 SCI串口實驗程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#define US_BUF_SIZE 2048
//extern unsigned int Sci_VarRx[US_BUF_SIZE];

//extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久综合九色综合97婷婷| 日本va欧美va瓶| 日韩高清不卡在线| 成人午夜视频网站| 日韩手机在线导航| 夜夜嗨av一区二区三区网页 | 欧美日韩国产高清一区| 2023国产精华国产精品| 亚洲一区二区欧美激情| 成人精品视频一区二区三区| 日韩三级中文字幕| 天使萌一区二区三区免费观看| 成人av电影观看| 国产欧美久久久精品影院| 久久成人羞羞网站| 7777女厕盗摄久久久| 亚洲成国产人片在线观看| 色综合天天综合在线视频| 国产精品热久久久久夜色精品三区| 日本不卡高清视频| 欧美精品 日韩| 五月综合激情网| 在线观看成人小视频| 亚洲乱码一区二区三区在线观看| 国产xxx精品视频大全| 国产欧美日韩在线| 91在线观看地址| 欧美精品一区二区三区在线播放| 日韩精品视频网| 91精品国产综合久久久久久久| 亚洲最色的网站| 欧美性受xxxx黑人xyx| 亚洲另类在线视频| 欧美午夜理伦三级在线观看| 亚洲二区视频在线| 欧美美女一区二区在线观看| 亚洲成精国产精品女| 91精品国产色综合久久ai换脸| 热久久一区二区| 欧美xxx久久| 国产麻豆视频一区| 中文字幕av资源一区| 9人人澡人人爽人人精品| 亚洲女同一区二区| 欧美三区在线视频| 蜜桃视频一区二区三区| 久久午夜免费电影| 99热在这里有精品免费| 樱花草国产18久久久久| 欧美三级日韩三级国产三级| 免费观看在线综合| 国产女同互慰高潮91漫画| 91麻豆123| 青娱乐精品在线视频| 国产夜色精品一区二区av| 91影视在线播放| 午夜视频在线观看一区| 精品国产一区二区三区不卡| 成人av网站在线观看| 亚洲精选在线视频| 日韩精品在线看片z| 不卡一区中文字幕| 日本不卡视频在线| 国产精品全国免费观看高清 | 欧美一区二区三区在线电影| 捆绑调教美女网站视频一区| 国产精品久久久久毛片软件| 欧美日韩国产精品成人| 国产成人精品一区二区三区网站观看| 亚洲美腿欧美偷拍| 欧美精品一区二区高清在线观看 | 精品中文字幕一区二区| 亚洲欧洲综合另类| 欧美成人伊人久久综合网| 91一区二区在线观看| 日韩av中文字幕一区二区| 中文字幕在线不卡| 欧美tickling挠脚心丨vk| av中文字幕一区| 精品亚洲成av人在线观看| 亚洲图片欧美视频| 欧美国产日本韩| 日韩免费电影网站| 欧美专区日韩专区| 国产91精品免费| 免费在线看一区| 夜色激情一区二区| 亚洲欧洲无码一区二区三区| xf在线a精品一区二区视频网站| 在线视频国内自拍亚洲视频| 国产成人8x视频一区二区| 蜜桃视频第一区免费观看| 亚洲一级在线观看| 17c精品麻豆一区二区免费| 久久久久亚洲综合| 精品久久久久久无| 欧美一区二区成人6969| 欧美午夜精品免费| 在线观看视频一区二区| www.亚洲国产| 成人黄页毛片网站| 丁香天五香天堂综合| 精品一区二区免费看| 蜜桃视频一区二区| 蜜臀av性久久久久蜜臀aⅴ| 婷婷开心久久网| 香港成人在线视频| 日韩制服丝袜先锋影音| 亚洲中国最大av网站| 亚洲男同1069视频| 一区二区三区av电影| 亚洲精品国久久99热| 中文字幕一区av| 国产精品国产精品国产专区不片| 国产视频一区二区在线观看| 国产亚洲一区字幕| 国产午夜精品一区二区三区嫩草 | 日本黄色一区二区| 色中色一区二区| 在线观看区一区二| 欧美日韩国产电影| 欧美一区二区网站| 欧美mv日韩mv国产网站| 久久伊人中文字幕| 久久久精品tv| 国产精品久久久久久久第一福利| 亚洲婷婷综合久久一本伊一区| 中文字幕第一区| 日韩理论片网站| 日韩高清一区在线| 国产米奇在线777精品观看| 国产1区2区3区精品美女| av爱爱亚洲一区| 欧美日韩免费在线视频| 日韩欧美成人一区| 日本一区二区免费在线观看视频| 国产精品久久久久一区二区三区| 亚洲欧美激情插 | 欧美一区二区视频在线观看2022| 日韩一区二区三区视频在线| 久久色.com| 一区二区久久久久| 毛片av一区二区三区| 福利视频网站一区二区三区| 91免费视频网| 精品99一区二区| 亚洲精品视频免费看| 欧美aaaaa成人免费观看视频| 国产成人夜色高潮福利影视| 91黄视频在线观看| 精品人在线二区三区| 中文字幕亚洲不卡| 欧美aⅴ一区二区三区视频| www.欧美色图| 欧美一区二区三区电影| 中文字幕欧美一| 久久精品国产77777蜜臀| 91原创在线视频| 2023国产一二三区日本精品2022| 亚洲猫色日本管| 国产精品一区二区你懂的| 欧亚洲嫩模精品一区三区| 国产亚洲一区二区在线观看| 亚洲一区成人在线| 成人福利视频网站| 精品国产乱码久久久久久浪潮| 亚洲免费视频中文字幕| 国产成人在线影院| 日韩欧美国产一区在线观看| 亚洲综合一区二区精品导航| 国产精品911| 欧美大片一区二区| 亚洲电影视频在线| 97久久精品人人爽人人爽蜜臀| 日韩免费观看2025年上映的电影| 亚洲一区在线视频观看| 成人av一区二区三区| 久久亚洲精品小早川怜子| 视频一区中文字幕国产| 欧洲在线/亚洲| 国产精品盗摄一区二区三区| 国产黄色精品视频| 欧美大胆一级视频| 奇米精品一区二区三区在线观看一 | 一区二区三区日韩精品| 成人一二三区视频| 国产亚洲精品资源在线26u| 蜜桃视频一区二区三区| 91精品一区二区三区在线观看| 亚洲成人7777| 欧美色中文字幕| 亚洲一区视频在线| 欧美性色黄大片| 亚洲一区二区三区不卡国产欧美| 91在线一区二区三区| 亚洲色图清纯唯美| 成人蜜臀av电影| 亚洲日本va午夜在线影院| 色综合天天视频在线观看| 亚洲欧洲av在线|