亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? tms320f2812 ad采樣程序 基于DEC2812
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品视频yy9299一区| 成人在线视频一区| 久久人人爽爽爽人久久久| 经典三级一区二区| 亚洲成av人影院在线观看网| 在线免费不卡电影| 激情综合色丁香一区二区| 国产精品久久久久久久久快鸭 | 一区二区三区在线观看欧美| 欧美日韩综合在线免费观看| 97精品超碰一区二区三区| 毛片av一区二区三区| 强制捆绑调教一区二区| 国产人妖乱国产精品人妖| 欧美一区二区三区不卡| av资源站一区| 国产99久久久久久免费看农村| 日韩电影在线一区二区三区| 日韩免费看的电影| 欧美猛男gaygay网站| 精品在线一区二区三区| 亚洲一区二区三区四区在线观看 | 国产乱国产乱300精品| 亚洲另类色综合网站| 精品国产污污免费网站入口| 国产另类ts人妖一区二区| 亚洲制服丝袜一区| 在线播放欧美女士性生活| 韩国午夜理伦三级不卡影院| 亚洲同性gay激情无套| 精品美女一区二区| 欧美成人女星排行榜| 国产一区二区在线电影| 日本伊人色综合网| 国产精品久久久久久久久动漫 | 亚洲亚洲精品在线观看| 欧美午夜精品一区| 毛片av一区二区三区| 亚洲另类在线视频| 欧美激情综合在线| 欧美一级欧美三级| 欧美影院一区二区三区| 国产精品中文欧美| 色8久久精品久久久久久蜜| 99r国产精品| 欧美日韩aaaaa| 欧美国产欧美综合| 欧美一区中文字幕| 久久精品一二三| 一区二区三区色| 久久综合色一综合色88| 欧美一区午夜视频在线观看| 亚洲精品在线免费观看视频| 国产亚洲一区二区在线观看| 国产日产欧美精品一区二区三区| 1024国产精品| 五月婷婷欧美视频| 五月婷婷欧美视频| 91首页免费视频| 欧美一区二区三区在线视频| 久久久久久久久久久久久夜| 国产精品久久久久一区| 日产国产欧美视频一区精品| 日本高清不卡视频| 国产人成一区二区三区影院| 国产欧美日本一区视频| 国产综合久久久久久久久久久久| 日韩av不卡在线观看| 日本久久精品电影| 国产精品伦理一区二区| 亚洲国产电影在线观看| 国产一区日韩二区欧美三区| 成人激情小说网站| 精品免费国产二区三区| 日本最新不卡在线| 伊人夜夜躁av伊人久久| 7777精品伊人久久久大香线蕉完整版| 91蜜桃在线观看| 国产日韩欧美麻豆| 亚洲永久免费视频| 另类小说图片综合网| av一二三不卡影片| 9i在线看片成人免费| 欧美男男青年gay1069videost| 国产色婷婷亚洲99精品小说| 国产精品久久久久桃色tv| 一区二区三区在线高清| 麻豆传媒一区二区三区| 91免费观看视频| 日韩一区二区电影在线| 久久这里只有精品视频网| 一区二区高清在线| 亚洲地区一二三色| 国产麻豆精品95视频| av日韩在线网站| 久久综合视频网| 亚洲在线视频免费观看| 国产乱色国产精品免费视频| 欧美日韩视频在线观看一区二区三区 | 91精品国产品国语在线不卡| 欧美精品一卡二卡| 国产精品第五页| 天天影视网天天综合色在线播放| 99久久er热在这里只有精品15| 欧美日韩精品欧美日韩精品一综合| 欧美一区二区三级| 亚洲一二三专区| 天堂va蜜桃一区二区三区漫画版| 韩国女主播成人在线| 99久久国产综合精品女不卡| 久久久久久**毛片大全| 黄色精品一二区| 成人av电影在线播放| 日韩免费成人网| 五月激情综合色| 色哦色哦哦色天天综合| 午夜在线电影亚洲一区| av高清久久久| 亚洲欧美日韩国产手机在线| 9l国产精品久久久久麻豆| 亚洲人成网站在线| 高清国产一区二区三区| 在线综合亚洲欧美在线视频 | 亚洲妇女屁股眼交7| 99久久伊人久久99| 日日夜夜免费精品视频| 欧美久久一区二区| 亚洲综合在线五月| 成人精品一区二区三区四区 | 欧美精品aⅴ在线视频| 亚洲精品成人a在线观看| 99热在这里有精品免费| 亚洲视频在线一区| 高清免费成人av| 国产欧美中文在线| 亚洲精品久久久蜜桃| a在线欧美一区| 中国色在线观看另类| 国产精品1区2区3区在线观看| 国产欧美日韩一区二区三区在线观看| 蜜臀av亚洲一区中文字幕| 制服丝袜亚洲精品中文字幕| 裸体健美xxxx欧美裸体表演| 日韩欧美久久一区| 国产激情视频一区二区在线观看| 日韩欧美国产一区二区三区| 日韩美女精品在线| 亚洲成人中文在线| 亚洲蜜臀av乱码久久精品蜜桃| 国产精品伦一区| 欧美在线free| 欧美一卡在线观看| 91在线免费播放| 高清国产一区二区三区| 免费日本视频一区| 洋洋av久久久久久久一区| 欧美videos大乳护士334| 国产成人日日夜夜| 在线观看一区日韩| 久久er99热精品一区二区| 日韩免费一区二区三区在线播放| 91国产免费观看| 亚洲成av人片在线观看无码| 中文字幕电影一区| 欧美色图片你懂的| 成人avav影音| 捆绑紧缚一区二区三区视频| 日韩国产欧美三级| 久久精品视频在线免费观看| 欧美一区二区三区色| 色综合一个色综合| 国产精品久久久久久久久图文区 | 99riav一区二区三区| 天天操天天综合网| 精品国产伦一区二区三区观看方式| 91精品福利视频| 蜜桃久久精品一区二区| 亚洲午夜三级在线| 国产精品久久国产精麻豆99网站| 丁香网亚洲国际| 亚洲一区在线视频观看| 国产清纯白嫩初高生在线观看91| 欧美日韩国产精品成人| 日本韩国欧美在线| 东方aⅴ免费观看久久av| 狠狠色丁香婷综合久久| 一区二区三区在线视频播放| aaa欧美色吧激情视频| 蜜桃av一区二区在线观看 | 日韩av高清在线观看| 亚洲在线免费播放| 国产精品热久久久久夜色精品三区| 国产成人一区在线| 亚洲日本va午夜在线电影| 欧美午夜宅男影院| 国产91丝袜在线播放0| 亚洲国产精品嫩草影院| 国产欧美一区视频| 欧美亚洲综合网| 亚洲丝袜自拍清纯另类|