亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? tms320f2812 GPIO程序 基于DEC2812
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品一区二区久久不卡| 日本一区二区三区四区在线视频| 欧美日本在线视频| 91麻豆精品国产无毒不卡在线观看| 日韩免费电影网站| 国产精品麻豆视频| 五月天激情综合网| 国产成人免费视频精品含羞草妖精| 色综合中文综合网| 亚洲精品免费在线播放| 轻轻草成人在线| 成人免费看片app下载| 欧美在线观看视频一区二区三区| 日韩欧美电影一二三| 国产精品免费人成网站| 五月天一区二区| 成人深夜在线观看| 欧美高清dvd| 1024成人网| 激情文学综合网| 欧美日韩国产综合一区二区三区| 久久久精品国产免大香伊| 亚洲国产精品视频| 国产激情视频一区二区三区欧美| 欧美亚洲愉拍一区二区| 国产日韩一级二级三级| 天天免费综合色| 99re热这里只有精品免费视频| 欧美成人女星排名| 亚洲国产精品一区二区www| 高清av一区二区| 日韩视频中午一区| 亚洲自拍偷拍麻豆| 成人丝袜18视频在线观看| 日韩一区二区三区在线视频| 亚洲人成在线播放网站岛国| 久88久久88久久久| 欧美区一区二区三区| 国产色产综合色产在线视频| 免费在线成人网| 欧美四级电影网| 亚洲色图视频网| 风间由美性色一区二区三区| 精品国产a毛片| 日本少妇一区二区| 欧美亚洲国产一区二区三区va| 国产精品系列在线| 国产精品一区二区x88av| 91精品国产aⅴ一区二区| 色婷婷久久久久swag精品| 色狠狠综合天天综合综合| 国产免费成人在线视频| 精品午夜久久福利影院| 欧美一区二区三区在线观看 | 色婷婷一区二区三区四区| 国产亚洲1区2区3区| 激情五月婷婷综合| 欧美sm美女调教| 蜜臀av性久久久久蜜臀aⅴ流畅| 欧美久久久一区| 午夜精品一区二区三区免费视频| 欧美主播一区二区三区美女| 一区二区三区产品免费精品久久75| av一区二区三区四区| 国产视频一区在线播放| 国产黑丝在线一区二区三区| 欧美一级视频精品观看| 日韩av成人高清| 欧美肥妇毛茸茸| 蜜桃av一区二区在线观看| 欧美高清视频不卡网| 日韩电影在线看| 日韩欧美中文一区| 麻豆精品视频在线观看| 欧美电影精品一区二区| 国内精品第一页| 国产欧美一区二区三区鸳鸯浴| 国产一区二区不卡| 久久久久久久久久久久久夜| 懂色av噜噜一区二区三区av| 日本一区二区三区dvd视频在线| 国产福利一区二区三区在线视频| 久久久久久久精| 成人av片在线观看| 亚洲精品va在线观看| 欧美日韩一区在线观看| 视频在线观看国产精品| 日韩欧美你懂的| 国产精品1024| 亚洲视频一二区| 欧美日韩精品久久久| 免费的成人av| 久久久久久久久久久黄色| 成人免费的视频| 一区二区三区不卡视频| 91精品国产综合久久久蜜臀粉嫩| 日韩高清不卡一区| xfplay精品久久| av午夜精品一区二区三区| 一区二区三区成人| 日韩欧美色综合网站| 成人不卡免费av| 亚洲成人av中文| 2014亚洲片线观看视频免费| 99精品久久只有精品| 五月天激情综合网| 日本一区二区在线不卡| 色婷婷亚洲婷婷| 老司机精品视频一区二区三区| 久久精品在线观看| 欧美午夜一区二区三区| 久久99久久久欧美国产| ●精品国产综合乱码久久久久| 欧美猛男超大videosgay| 狠狠v欧美v日韩v亚洲ⅴ| 亚洲精品欧美二区三区中文字幕| 欧美一区二区免费视频| 成人伦理片在线| 午夜精品福利一区二区三区av| 精品国产污网站| 色综合中文字幕国产 | 欧美成人video| 成人激情免费网站| 日韩国产欧美在线观看| 中文字幕久久午夜不卡| 欧美区视频在线观看| 成人动漫精品一区二区| 日本怡春院一区二区| 国产精品色哟哟| 日韩一区和二区| 91麻豆国产福利在线观看| 蜜桃免费网站一区二区三区| 成人免费在线播放视频| 日韩一区二区在线观看视频 | 五月天网站亚洲| 国产精品久久夜| 日韩一区二区三区三四区视频在线观看| 成人午夜免费电影| 日韩 欧美一区二区三区| 亚洲欧洲一区二区三区| 精品久久久久久久久久久院品网| 91久久精品网| 成人免费视频app| 国产在线精品一区在线观看麻豆| 亚洲国产日韩a在线播放性色| 国产亚洲一本大道中文在线| 在线播放日韩导航| 99re66热这里只有精品3直播| 黄色资源网久久资源365| 五月天网站亚洲| 一区二区三区四区乱视频| 国产精品天美传媒| 精品av久久707| 91精品婷婷国产综合久久性色| 色视频欧美一区二区三区| 国产成人欧美日韩在线电影| 激情成人综合网| 久色婷婷小香蕉久久| 亚洲国产精品久久人人爱蜜臀| 日韩理论在线观看| 亚洲国产精品成人综合| 精品乱人伦一区二区三区| 制服丝袜成人动漫| 欧美日韩三级一区二区| 欧洲亚洲国产日韩| 色婷婷狠狠综合| 色悠悠久久综合| 色香蕉成人二区免费| 一本一道综合狠狠老| 99久久精品免费看国产免费软件| 国产高清精品久久久久| 国产精品自产自拍| 国内精品嫩模私拍在线| 免费在线视频一区| 美女看a上一区| 麻豆精品精品国产自在97香蕉 | 精品av久久707| 久久亚洲影视婷婷| 久久伊99综合婷婷久久伊| 欧美v亚洲v综合ⅴ国产v| 欧美电影免费观看高清完整版在线观看| 日韩一区二区三区电影在线观看| 在线播放视频一区| 91精品国产综合久久久久久久| 在线综合亚洲欧美在线视频| 91精品国产免费久久综合| 91精品国产丝袜白色高跟鞋| 777亚洲妇女| 日韩女优av电影| 精品国产一区二区三区久久影院 | 高清shemale亚洲人妖| 大胆亚洲人体视频| av电影一区二区| 色视频欧美一区二区三区| 欧美性感一区二区三区| 欧美卡1卡2卡| 精品国产乱码久久久久久久久 | 99re热视频精品| 欧美性受极品xxxx喷水| 欧美日韩国产一二三|