亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? tms320f2812 GPIO程序 基于DEC2812
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
午夜av电影一区| 中文字幕在线一区二区三区| 久久婷婷成人综合色| 亚洲乱码国产乱码精品精的特点| 精品中文字幕一区二区小辣椒 | 午夜视频在线观看一区| 久久99国产精品久久99| 欧美日韩一区二区三区在线看| 久久久久久99久久久精品网站| 亚洲国产婷婷综合在线精品| 成人福利视频网站| 精品国产免费久久| 免费高清不卡av| 欧美久久高跟鞋激| 亚洲图片自拍偷拍| 色哟哟欧美精品| 日韩美女视频一区| 粉嫩av一区二区三区| 久久一日本道色综合| 91精品国产日韩91久久久久久| 亚洲六月丁香色婷婷综合久久 | 亚洲欧美日韩在线播放| 国产成人免费视频网站 | 亚洲视频免费在线观看| 国产黄色精品视频| 久久噜噜亚洲综合| 国产一区二区三区观看| 精品国产污污免费网站入口 | 欧美亚男人的天堂| 亚洲视频资源在线| 色综合久久综合| 在线影视一区二区三区| 亚洲免费观看高清| 色综合天天综合在线视频| 亚洲色大成网站www久久九九| gogo大胆日本视频一区| 中文字幕一区二区三区四区| bt欧美亚洲午夜电影天堂| 欧美韩国一区二区| k8久久久一区二区三区| 亚洲视频在线观看三级| 在线精品视频免费播放| 天天影视色香欲综合网老头| 51精品秘密在线观看| 久久国产欧美日韩精品| 久久久国产一区二区三区四区小说| 国产在线视频一区二区| 中国av一区二区三区| 色又黄又爽网站www久久| 亚洲激情一二三区| 这里只有精品电影| 国产尤物一区二区| 色香蕉成人二区免费| 午夜私人影院久久久久| 久久先锋影音av鲁色资源网| 成人黄色免费短视频| 亚洲人午夜精品天堂一二香蕉| 欧美三级三级三级爽爽爽| 久久99久久久久| 国产精品欧美久久久久无广告| 91福利精品视频| 蜜臀va亚洲va欧美va天堂| 国产日韩欧美精品电影三级在线| 色综合天天做天天爱| 毛片基地黄久久久久久天堂| 国产精品欧美久久久久一区二区| 日本成人中文字幕在线视频 | caoporn国产精品| 三级欧美在线一区| 国产午夜精品久久久久久久| 日本乱人伦一区| 精品一区二区在线看| 中文字幕综合网| 久久婷婷综合激情| 欧美少妇性性性| 成人性视频免费网站| 日日摸夜夜添夜夜添国产精品| 国产亚洲欧美色| 老司机免费视频一区二区| 亚洲欧美一区二区三区国产精品| 日韩视频在线一区二区| 色偷偷一区二区三区| 99久久夜色精品国产网站| 蜜桃av一区二区三区| 中文字幕日韩av资源站| 精品sm在线观看| 欧美日本精品一区二区三区| 白白色亚洲国产精品| 精品无人区卡一卡二卡三乱码免费卡| 亚洲精选视频在线| 亚洲国产高清不卡| 久久综合九色综合97婷婷女人 | 亚洲精品日韩专区silk| 2023国产精品自拍| 欧美一区二区人人喊爽| 色乱码一区二区三区88| 成人福利电影精品一区二区在线观看| 裸体一区二区三区| 午夜伊人狠狠久久| 亚洲综合成人在线| 不卡的av中国片| 国产91综合网| 国内不卡的二区三区中文字幕| 免费观看日韩av| 婷婷激情综合网| 亚洲va欧美va人人爽| 一区二区视频在线| 一区二区三区在线视频观看58 | 一本到高清视频免费精品| 成人午夜视频免费看| 国产99久久久久| 国产成人高清视频| 亚洲人午夜精品天堂一二香蕉| 国产精品成人免费在线| 国产精品天干天干在线综合| 国产欧美一区视频| 国产精品久久久久久久浪潮网站| 国产欧美中文在线| 亚洲国产精品ⅴa在线观看| 国产区在线观看成人精品| 久久久99精品久久| 国产精品久久久99| 中文字幕亚洲综合久久菠萝蜜| 国产精品久久久久三级| 一色屋精品亚洲香蕉网站| 国产色婷婷亚洲99精品小说| 国产视频一区二区在线观看| 日本一二三四高清不卡| 国产精品久久综合| 亚洲一二三四在线| 青青草视频一区| 国产做a爰片久久毛片| 国产a区久久久| 色狠狠综合天天综合综合| 欧美色成人综合| 欧美大胆人体bbbb| 国产精品欧美一级免费| 亚洲一二三专区| 国产一区免费电影| 91在线高清观看| 在线综合视频播放| 国产亚洲欧洲997久久综合| 亚洲另类春色校园小说| 免费高清视频精品| av一二三不卡影片| 9191国产精品| 欧美激情一区二区在线| 亚洲国产色一区| 国产一区在线不卡| 在线观看亚洲a| 久久亚洲一区二区三区四区| 亚洲欧美电影一区二区| 久久精品国产免费看久久精品| www.爱久久.com| 日韩欧美国产综合| 亚洲人精品午夜| 国产福利一区二区三区视频在线 | 91丨九色丨黑人外教| 91超碰这里只有精品国产| 国产精品乱码久久久久久| 五月天中文字幕一区二区| 久久久久高清精品| 亚洲va韩国va欧美va| 欧美色综合久久| 中文字幕第一页久久| 免费观看成人av| 色中色一区二区| 国产成人免费在线观看| 日韩视频在线你懂得| 亚洲精品久久久蜜桃| 国产一区二区在线观看免费 | 美女脱光内衣内裤视频久久网站 | 国产欧美精品一区二区三区四区 | 国产精品国产成人国产三级| 免费在线看成人av| 在线精品国精品国产尤物884a| 久久免费国产精品| 日本中文字幕不卡| 在线观看视频91| 亚洲视频你懂的| av电影在线观看不卡| 国产午夜精品美女毛片视频| 精品影视av免费| 欧美一区二区三区精品| 五月婷婷综合网| 欧美中文字幕久久| 亚洲激情在线播放| 亚洲综合在线电影| 一本大道久久a久久精品综合| 国产欧美精品区一区二区三区| 九色porny丨国产精品| 91精品国产91久久久久久最新毛片| 亚洲午夜日本在线观看| 日本道在线观看一区二区| 亚洲卡通欧美制服中文| 色综合天天做天天爱| 一片黄亚洲嫩模| 国产欧美一区二区三区在线看蜜臀 | 免费成人av在线播放| 在线观看日韩一区|