亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? gfd_addr.h

?? 基于GE00 實驗系統開發板的實驗指導用途
?? H
字號:
/********************************************************************************************
*filename:		gfd_addr.c						
*author:			willhua	
*create date:		2003-7-14 14:17                                                                      
*description:	    	This file defined  registers of all the module                                                       
*modify history:	                                                                      
*misc:           
********************************************************************************************/
#ifndef __GFDADDR_H__
#define __GFDADDR_H__

#ifdef __cplusplus
extern "C" {
#endif

/***************************************************
	define INTC registers
***************************************************/
#define		 BASE_INTC			0x10000000


#define		 INTC_IEN			( BASE_INTC+0X0  )
#define		 INTC_IMSK			( BASE_INTC+0X8  )
#define		 INTC_IFCE			( BASE_INTC+0X10 )
#define		 INTC_IRSTAT		( BASE_INTC+0X18 )
#define		 INTC_ISTAT      	( BASE_INTC+0X20 )
#define		 INTC_IMSTAT	    ( BASE_INTC+0X28 )
#define		 INTC_IFSTAT    	( BASE_INTC+0X30 )

#define		 INTC_FEN    		( BASE_INTC+0XC0 )
#define		 INTC_FMSK		  	( BASE_INTC+0XC4 )
#define		 INTC_FFCE    		( BASE_INTC+0XC8 )
#define		 INTC_FRSTAT 		( BASE_INTC+0XCC )
#define		 INTC_FSTAT   		( BASE_INTC+0XD0 )
#define		 INTC_FFSTAT   		( BASE_INTC+0XD4 )
#define		 INTC_PLV       	( BASE_INTC+0XD8 )

/*************************************************
	define GPT registers
*************************************************/
#define		GPT_BASE		0x10003000

#define		GPT1_LCR		(GPT_BASE + 0x00)
#define		GPT1_CCR		(GPT_BASE + 0x04)
#define		GPT1_CR			(GPT_BASE + 0x08)
#define		GPT1_SCR		(GPT_BASE + 0x0c)
#define		GPT1_MSR		(GPT_BASE + 0x10)

/************************************************
	define PWM registers
************************************************/
#define 	PWM1_CNTL		(GPT_BASE + 0X30)
#define 	PWM1_P			(GPT_BASE + 0X34)
#define		PWM1_S			(GPT_BASE + 0X38)
#define 	PWM1_C			(GPT_BASE + 0X3C)
#define 	PWM1_CNT		(GPT_BASE + 0X40)
#define		PWM1_STAT		(GPT_BASE + 0X44)

#define 	PWM2_CNTL		(GPT_BASE + 0X48)
#define 	PWM2_S			(GPT_BASE + 0X4C)
#define		PWM2_P			(GPT_BASE + 0X50)
#define 	PWM2_C			(GPT_BASE + 0X54)
#define 	PWM2_CNT		(GPT_BASE + 0X58)
#define		PWM2_STAT		(GPT_BASE + 0X5C)

/*************************************************
	defien RTC registers
*************************************************/
#define		RTC_BASE		0x10002000


#define 		RTC_YMD		(RTC_BASE + 0X00)	//year ,month ,day regment
#define 		RTC_HMS		(RTC_BASE + 0X04)	//hour ,minute ,second regment
#define 		RTC_ALRM		(RTC_BASE + 0X08)	//alarm time regment
#define 		RTC_CTRL		(RTC_BASE + 0X0c)	//rtc control regment
#define 		RTC_IEN			(RTC_BASE + 0X10)	//interrupt enable regment
#define 		RTC_ISTAT  		(RTC_BASE + 0X14)	//interrupt status regment
#define 		RTC_SAMP		(RTC_BASE + 0X18)	//sample regment
#define 		RTC_WCNT 		(RTC_BASE + 0X1c)	//watchdog count regment
#define 		RTC_WSVCE  	(RTC_BASE + 0X20)	//Watchdog service regment

/*********************************************
	define  UART registers
*********************************************/ 
#define 		UART1_BASE		0X10004000

#define 		UART1_THR		(UART1_BASE+0X00)
#define 		UART1_RBR		(UART1_BASE+0X00)
#define 		UART1_DLL		(UART1_BASE+0X00)
#define 		UART1_DLH		(UART1_BASE+0X04)    
#define 		UART1_IER		(UART1_BASE+0X04)	
#define 		UART1_IIR		(UART1_BASE+0X08)
#define 		UART1_FCR		(UART1_BASE+0X08)
#define 		UART1_LCR		(UART1_BASE+0X0c)
#define 		UART1_MCR		(UART1_BASE+0X10)
#define 		UART1_LSR		(UART1_BASE+0X14)
#define 		UART1_MSR		(UART1_BASE+0X18)



#define 		UART2_BASE		0X10005000


#define 		UART2_THR		(UART2_BASE+0X00)
#define 		UART2_RBR		(UART2_BASE+0X00)
#define 		UART2_DLL		(UART2_BASE+0X00)
#define 		UART2_DLH		(UART2_BASE+0X04)
#define 		UART2_IER		(UART2_BASE+0X04)
#define 		UART2_IIR		(UART2_BASE+0X08)
#define 		UART2_FCR		(UART2_BASE+0X08)
#define 		UART2_LCR		(UART2_BASE+0X0c)
#define 		UART2_MCR		(UART2_BASE+0X10)
#define 		UART2_LSR		(UART2_BASE+0X14)
#define	 		UART2_MSR		(UART2_BASE+0X18)

/*************************************
	define LCDC registers
*************************************/
#define BASE_LCDC	0x11002000			//;BASE ADDRESS OF LCDC                                                                                                                   
#define VS_BASE		0x31af0000			//;WHICH IS ASSUMED BECAUSE OF UN-ALLOCARTION    
#define SSA			(BASE_LCDC+0x00)	//;Screen Start Address Register                 
#define SIZE		(BASE_LCDC+0x04)	//;Size Register                                 
#define PCR			(BASE_LCDC+0x08)	//;Panel Configuration Register                  
#define HCR			(BASE_LCDC+0x0c)	//;Horizontal Configuration Register             
#define VCR			(BASE_LCDC+0x10)	//;Vertical Configuration Register                                      
#define PWMR		(BASE_LCDC+0x14)	//;PWM Contrast Control Register                          
#define LECR		(BASE_LCDC+0x18)	//;LCD Gray Palette Mapping Register             
#define DMACR		(BASE_LCDC+0x1c)	//;DMA Control Register                          
#define LCDICR		(BASE_LCDC+0x20)	//;Interrupt Configuration Register              
#define LCDISR		(BASE_LCDC+0x24)	//;Interrupt Status Register  
#define LGPMR		(BASE_LCDC+0x40)	//;The begin of address of grey_reg

/**************************************
	define SPI registers
****************************************/
 #define BASE_SPI_1	0X10006000
   
 #define SPICR   (BASE_SPI_1 + 0X00) 
 #define SPIBR   (BASE_SPI_1 + 0X04)
 #define SPISR   (BASE_SPI_1 + 0X08)
 #define SPITR   (BASE_SPI_1 + 0X0C)
 #define SPIRR   (BASE_SPI_1 + 0x10)
 

/**************************************                         xiaoj 03.11.20
	define DMA registers
****************************************/
#define 	DMACbase				0x11000000
#define 	DMACIntStatus			(DMACbase+0x1020) 			//Read
#define 	DMACIntTCStatus			(DMACbase+0x1050) 			//Read
#define 	DMACIntTCClear			(DMACbase+0x1060) 			//Write
#define 	DMACRawIntTCStatus		(DMACbase+0x1070) 			//Read
#define 	DMACIntErrorStatus		(DMACbase+0x1080) 			//Read
#define 	DMACIntErrClr			(DMACbase+0x1090) 			//Write
#define 	DMACRawIntErrorStatus	(DMACbase+0x10a0) 			//Read
#define 	DMACEnbldChns			(DMACbase+0x10B0) 			//Read;  Indicate which channel can be used;
#define		ADDRESS_CONFIGURATION 	(DMACbase+0x10C0)
   
#define 	DMACC0SrcAddr			(DMACbase+0x1000)			//DMA channel 0 registers;
#define 	DMACC0DestAddr			(DMACbase+0x1004)
#define 	DMACC0Control			(DMACbase+0x100c)
#define 	DMACC0Configuration		(DMACbase+0x1010)
#define 	DMACC1SrcAddr			(DMACbase+0x1100)			//DMA channel 1 registers;   R/W
#define 	DMACC1DestAddr			(DMACbase+0x1104)
#define 	DMACC1Control			(DMACbase+0x110c)
#define 	DMACC1Configuration		(DMACbase+0x1110)
#define 	DMACC2SrcAddr			(DMACbase+0x1200)			//DMA channel 2 registers;   R/W
#define 	DMACC2DestAddr			(DMACbase+0x1204)
#define 	DMACC2Control			(DMACbase+0x120c)
#define 	DMACC2Configuration		(DMACbase+0x1210)
#define 	DMACC3SrcAddr			(DMACbase+0x1300)			//DMA channel 3 registers;   R/W
#define 	DMACC3DestAddr			(DMACbase+0x1304)
#define 	DMACC3Control			(DMACbase+0x130c)
#define 	DMACC3Configuration		(DMACbase+0x1310)
#define 	DMACC4SrcAddr			(DMACbase+0x1400)			//DMA channel 4 registers;   R/W
#define 	DMACC4DestAddr			(DMACbase+0x1404)
#define 	DMACC4Control			(DMACbase+0x140c)
#define 	DMACC4Configuration		(DMACbase+0x1410)
#define 	DMACC5SrcAddr			(DMACbase+0x1500)			//DMA channel 5 registers;   R/W
#define 	DMACC5DestAddr			(DMACbase+0x1504)
#define 	DMACC5Control			(DMACbase+0x150c)
#define 	DMACC5Configuration		(DMACbase+0x1510)


/**************************************
	define EMI registers
****************************************/

#define  EMI_SRAM_REGBASE			 0x11000000 			 	 //Sdram sram register base;
#define  EMI_NAND_REGBASE			 0x11000100 			 	 //NAND FLASH register base;
                                	
#define	 EMIADDR_SMCONF				( EMI_SRAM_REGBASE+0x00 )	 //adress of sram time_sequence register
#define  EMIADDR_CSGBAB				( EMI_SRAM_REGBASE+0x04 )  	 //adress of CSA and CSB chip select register
#define	 EMIADDR_CSGBCD 			( EMI_SRAM_REGBASE+0X08 )	 //adress of CSC and CSD chip select register	
#define	 EMIADDR_CSGBEF				( EMI_SRAM_REGBASE+0Xc  )	  //adress of CSE and CSF chip select register
#define	 EMIADDR_REMAP				( EMI_SRAM_REGBASE+0X10  )	 //Remap register select boot memory
#define	 EMIADDR_SDCONF1			( EMI_SRAM_REGBASE+0X14  )	 //sram and adram time_sequence register I
#define	 EMIADDR_SDCONF2			( EMI_SRAM_REGBASE+0X18  )	 //sram and adram time_sequence register II
                                	

#define  GFD_NAND_REGBASE			 0x11000100 			 	 //NAND FLASH register base;
#define  GFD_DMA_REGBASE			 0x11001000 

#define	 GFD_NAND_ADDR				( GFD_NAND_REGBASE+0X00  )	 //adress of Nand Flash adress register
#define	 GFD_NAND_COM				( GFD_NAND_REGBASE+0X04  )	 //adress of Nand Flash control register
#define	 GFD_NAND_STATUS			( GFD_NAND_REGBASE+0X0c  )	 //adress of Nand Flash status register
#define	 GFD_NAND_ERRORADDR1		( GFD_NAND_REGBASE+0X10  )	 //adress of Nand Flash error register I
#define	 GFD_NAND_ERRORADDR2		(GFD_NAND_REGBASE+0X14  )	 //adress of Nand Flash error register II                                             
#define	 GFD_NAND_CONF				( GFD_NAND_REGBASE+0X18  )	 //adress of Nand Flash config register
#define  GFD_NAND_INTR				(GFD_NAND_REGBASE+0X1c  )	 //Int clear
#define  GFD_NAND_FINECC			(GFD_NAND_REGBASE+0X20  ) 	 //ECC complish
#define  GFD_NAND_IDLE				(GFD_NAND_REGBASE+0X24  ) 	 //Compish register
#define  GFD_NAND_DATA			 	(GFD_NAND_REGBASE+0X100  ) 	 //0x11000200

//********************************
//PMU
//*****************************
#define PMU_BASE	0x10001000

#define PMU_PLTR	(PMU_BASE+0X00)
#define PMU_PMCR	(PMU_BASE+0X04)
#define PMU_PUCR	(PMU_BASE+0X08)
#define PMU_PSCR	(PMU_BASE+0X0C)//OPEN MODULE
#define PMU_PCDR	(PMU_BASE+0X10)
#define PMU_PMDR	(PMU_BASE+0X14)

#ifdef __cplusplus
}
#endif
                  
                  
                  
#endif /*__GFDADDR_H__*/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美三片在线视频观看| 91免费观看在线| 香蕉av福利精品导航| 日韩伦理免费电影| 国产网站一区二区| 国产精品全国免费观看高清| 国产午夜精品在线观看| 中文子幕无线码一区tr| 国产精品丝袜久久久久久app| 日韩精品一二三| 亚洲大片一区二区三区| 婷婷一区二区三区| 欧美aⅴ一区二区三区视频| 亚洲日本va午夜在线电影| 亚洲免费在线看| 亚洲午夜一二三区视频| 日本美女一区二区三区视频| 麻豆精品一二三| 国产成人午夜精品影院观看视频| 亚洲乱码国产乱码精品精的特点 | 精品日韩一区二区| 日韩欧美国产一区二区在线播放| 强制捆绑调教一区二区| 久草中文综合在线| 暴力调教一区二区三区| 91久久奴性调教| 6080日韩午夜伦伦午夜伦| 欧美高清www午色夜在线视频| 成人18视频在线播放| 91麻豆精品一区二区三区| 欧美精品久久一区二区三区| 精品国产免费视频| 欧美国产精品中文字幕| 亚洲一区二区三区免费视频| 麻豆国产精品一区二区三区| 高清久久久久久| 欧美老肥妇做.爰bbww| 久久久久久久久一| 亚洲国产日韩综合久久精品| 国内成人自拍视频| 欧美精品成人一区二区三区四区| 91在线视频免费91| 欧美一区二区三区影视| 国产精品久久一卡二卡| 日本欧美大码aⅴ在线播放| 大胆欧美人体老妇| 欧美一区二区三区免费| 亚洲人成网站精品片在线观看| 国产三级精品三级| 午夜精品免费在线| 色综合色狠狠天天综合色| 欧美美女bb生活片| 亚洲欧美一区二区三区久本道91 | 555www色欧美视频| 国产精品欧美综合在线| 欧美a级理论片| 欧美另类videos死尸| 亚洲色图欧洲色图婷婷| 麻豆精品久久久| 8x福利精品第一导航| 亚洲激情在线激情| jizz一区二区| 日本一区二区三区dvd视频在线| 久久久亚洲国产美女国产盗摄 | 国产风韵犹存在线视精品| 91首页免费视频| 中文字幕不卡在线观看| 国产毛片精品视频| 日韩免费看网站| 欧美a级一区二区| 69堂成人精品免费视频| 亚洲国产婷婷综合在线精品| 在线观看免费一区| 一区二区三区成人| 色综合久久66| 亚洲自拍偷拍网站| 91福利社在线观看| 亚洲福利视频三区| 欧美日韩国产美| 午夜成人在线视频| 欧美一区二区视频在线观看| 免费的国产精品| 久久亚洲影视婷婷| 国产精品综合二区| 中文字幕 久热精品 视频在线 | 欧美在线你懂的| 亚洲老妇xxxxxx| 欧美午夜一区二区三区免费大片| 91精品国产色综合久久ai换脸| 欧美一卡在线观看| 视频一区欧美精品| 在线不卡免费av| 理论电影国产精品| 久久久久久亚洲综合影院红桃| 亚洲激情图片一区| 欧美在线你懂得| 日韩av一区二区在线影视| 日韩免费高清av| 懂色av中文字幕一区二区三区 | 国产日本亚洲高清| 国产精品亚洲一区二区三区妖精| 欧美色精品在线视频| 午夜日韩在线观看| 亚洲精品在线网站| 99re视频这里只有精品| 亚洲一区二区三区美女| 精品欧美一区二区久久| 91在线视频18| 久久精品国产澳门| 国产精品剧情在线亚洲| 欧美日韩精品电影| 国产一区二区剧情av在线| 亚洲视频小说图片| 日韩一区二区三区三四区视频在线观看 | bt欧美亚洲午夜电影天堂| 亚洲综合激情小说| 国产亚洲欧洲一区高清在线观看| 亚洲123区在线观看| 国产欧美一区二区精品性色| 欧美日韩一区成人| 成人听书哪个软件好| 视频在线在亚洲| 一区视频在线播放| 欧美成人video| 欧美日本在线播放| 成人av影院在线| 狠狠色丁香久久婷婷综| 亚洲国产欧美在线| 亚洲精品欧美激情| 日本一区二区不卡视频| 欧美电影免费提供在线观看| 欧美手机在线视频| 成人午夜视频网站| 极品少妇xxxx精品少妇偷拍| 石原莉奈在线亚洲二区| 亚洲欧洲综合另类| 综合久久给合久久狠狠狠97色| 91啪亚洲精品| 国产ts人妖一区二区| 日本三级亚洲精品| 午夜伊人狠狠久久| 亚洲第一狼人社区| 亚洲乱码国产乱码精品精可以看| 欧美日韩视频专区在线播放| 99视频精品免费视频| 岛国av在线一区| 国产成人在线网站| 精品一区二区综合| 男女男精品视频| 久久精品噜噜噜成人88aⅴ| 天堂va蜜桃一区二区三区漫画版| 日韩美一区二区三区| 日韩欧美一区电影| 日韩欧美区一区二| 欧美v亚洲v综合ⅴ国产v| 日韩免费视频线观看| 精品国产乱码久久久久久牛牛| 国产成人精品亚洲日本在线桃色| 国产精品成人一区二区艾草| 国产精品卡一卡二卡三| 亚洲日本电影在线| 夜夜亚洲天天久久| 日韩和欧美的一区| 麻豆免费看一区二区三区| 精品一区二区三区在线播放 | 欧美日韩国产综合一区二区三区| 免费一区二区视频| 狠狠色丁香久久婷婷综合丁香| 国产精品护士白丝一区av| 最好看的中文字幕久久| 樱花影视一区二区| 日韩在线卡一卡二| 激情文学综合丁香| 99精品久久99久久久久| 在线看不卡av| 欧美大尺度电影在线| 欧美国产欧美亚州国产日韩mv天天看完整 | 国产亚洲欧美日韩在线一区| 国产欧美一区二区精品性色| 国产精品成人在线观看| 亚洲成人免费av| 韩国一区二区视频| 91久久精品国产91性色tv| 欧美精品久久99| 国产精品视频免费看| 亚洲一二三区视频在线观看| 久久99精品久久只有精品| 波多野结衣一区二区三区| 欧美酷刑日本凌虐凌虐| 国产午夜精品美女毛片视频| 亚洲高清三级视频| 成人丝袜视频网| 欧美一区二区久久久| 综合亚洲深深色噜噜狠狠网站| 亚洲国产成人午夜在线一区| 亚洲第一电影网| 成人午夜精品在线| 精品视频一区 二区 三区| 久久综合av免费| 无码av中文一区二区三区桃花岛|