亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? cs8900a.c

?? 最新版FreeRTOS, 包擴多種開發平臺的移植
?? C
?? 第 1 頁 / 共 2 頁
字號:
// cs8900a.c: device driver for the CS8900a chip in 8-bit mode.

#include <LPC210x.h>

#include "cs8900a.h"
#include "uip.h"
#include "uip_arp.h"

#define IOR                  (1<<12)          // CS8900's ISA-bus interface pins
#define IOW                  (1<<13)

// definitions for Crystal CS8900 ethernet-controller
// based on linux-header by Russel Nelson

#define PP_ChipID            0x0000          // offset 0h -> Corp-ID
                     
											 // offset 2h -> Model/Product Number
#define LED_RED (1<<8)
#define LED_GREEN (1<<10)
#define LED_YELLOW (1<<11)

#define PP_ISAIOB            0x0020          // IO base address
#define PP_CS8900_ISAINT     0x0022          // ISA interrupt select
#define PP_CS8900_ISADMA     0x0024          // ISA Rec DMA channel
#define PP_ISASOF            0x0026          // ISA DMA offset
#define PP_DmaFrameCnt       0x0028          // ISA DMA Frame count
#define PP_DmaByteCnt        0x002A          // ISA DMA Byte count
#define PP_CS8900_ISAMemB    0x002C          // Memory base
#define PP_ISABootBase       0x0030          // Boot Prom base
#define PP_ISABootMask       0x0034          // Boot Prom Mask

// EEPROM data and command registers
#define PP_EECMD             0x0040          // NVR Interface Command register
#define PP_EEData            0x0042          // NVR Interface Data Register

// Configuration and control registers
#define PP_RxCFG             0x0102          // Rx Bus config
#define PP_RxCTL             0x0104          // Receive Control Register
#define PP_TxCFG             0x0106          // Transmit Config Register
#define PP_TxCMD             0x0108          // Transmit Command Register
#define PP_BufCFG            0x010A          // Bus configuration Register
#define PP_LineCTL           0x0112          // Line Config Register
#define PP_SelfCTL           0x0114          // Self Command Register
#define PP_BusCTL            0x0116          // ISA bus control Register
#define PP_TestCTL           0x0118          // Test Register

// Status and Event Registers
#define PP_ISQ               0x0120          // Interrupt Status
#define PP_RxEvent           0x0124          // Rx Event Register
#define PP_TxEvent           0x0128          // Tx Event Register
#define PP_BufEvent          0x012C          // Bus Event Register
#define PP_RxMiss            0x0130          // Receive Miss Count
#define PP_TxCol             0x0132          // Transmit Collision Count
#define PP_LineST            0x0134          // Line State Register
#define PP_SelfST            0x0136          // Self State register
#define PP_BusST             0x0138          // Bus Status
#define PP_TDR               0x013C          // Time Domain Reflectometry

// Initiate Transmit Registers
#define PP_TxCommand         0x0144          // Tx Command
#define PP_TxLength          0x0146          // Tx Length

// Adress Filter Registers
#define PP_LAF               0x0150          // Hash Table
#define PP_IA                0x0158          // Physical Address Register

// Frame Location
#define PP_RxStatus          0x0400          // Receive start of frame
#define PP_RxLength          0x0402          // Receive Length of frame
#define PP_RxFrame           0x0404          // Receive frame pointer
#define PP_TxFrame           0x0A00          // Transmit frame pointer

// Primary I/O Base Address. If no I/O base is supplied by the user, then this
// can be used as the default I/O base to access the PacketPage Area.
#define DEFAULTIOBASE        0x0300

// PP_RxCFG - Receive  Configuration and Interrupt Mask bit definition - Read/write
#define SKIP_1               0x0040
#define RX_STREAM_ENBL       0x0080
#define RX_OK_ENBL           0x0100
#define RX_DMA_ONLY          0x0200
#define AUTO_RX_DMA          0x0400
#define BUFFER_CRC           0x0800
#define RX_CRC_ERROR_ENBL    0x1000
#define RX_RUNT_ENBL         0x2000
#define RX_EXTRA_DATA_ENBL   0x4000

// PP_RxCTL - Receive Control bit definition - Read/write
#define RX_IA_HASH_ACCEPT    0x0040
#define RX_PROM_ACCEPT       0x0080
#define RX_OK_ACCEPT         0x0100
#define RX_MULTCAST_ACCEPT   0x0200
#define RX_IA_ACCEPT         0x0400
#define RX_BROADCAST_ACCEPT  0x0800
#define RX_BAD_CRC_ACCEPT    0x1000
#define RX_RUNT_ACCEPT       0x2000
#define RX_EXTRA_DATA_ACCEPT 0x4000

// PP_TxCFG - Transmit Configuration Interrupt Mask bit definition - Read/write
#define TX_LOST_CRS_ENBL     0x0040
#define TX_SQE_ERROR_ENBL    0x0080
#define TX_OK_ENBL           0x0100
#define TX_LATE_COL_ENBL     0x0200
#define TX_JBR_ENBL          0x0400
#define TX_ANY_COL_ENBL      0x0800
#define TX_16_COL_ENBL       0x8000

// PP_TxCMD - Transmit Command bit definition - Read-only and
// PP_TxCommand - Write-only
#define TX_START_5_BYTES     0x0000
#define TX_START_381_BYTES   0x0040
#define TX_START_1021_BYTES  0x0080
#define TX_START_ALL_BYTES   0x00C0
#define TX_FORCE             0x0100
#define TX_ONE_COL           0x0200
#define TX_NO_CRC            0x1000
#define TX_RUNT              0x2000

// PP_BufCFG - Buffer Configuration Interrupt Mask bit definition - Read/write
#define GENERATE_SW_INTERRUPT      0x0040
#define RX_DMA_ENBL                0x0080
#define READY_FOR_TX_ENBL          0x0100
#define TX_UNDERRUN_ENBL           0x0200
#define RX_MISS_ENBL               0x0400
#define RX_128_BYTE_ENBL           0x0800
#define TX_COL_COUNT_OVRFLOW_ENBL  0x1000
#define RX_MISS_COUNT_OVRFLOW_ENBL 0x2000
#define RX_DEST_MATCH_ENBL         0x8000

// PP_LineCTL - Line Control bit definition - Read/write
#define SERIAL_RX_ON         0x0040
#define SERIAL_TX_ON         0x0080
#define AUI_ONLY             0x0100
#define AUTO_AUI_10BASET     0x0200
#define MODIFIED_BACKOFF     0x0800
#define NO_AUTO_POLARITY     0x1000
#define TWO_PART_DEFDIS      0x2000
#define LOW_RX_SQUELCH       0x4000

// PP_SelfCTL - Software Self Control bit definition - Read/write
#define POWER_ON_RESET       0x0040
#define SW_STOP              0x0100
#define SLEEP_ON             0x0200
#define AUTO_WAKEUP          0x0400
#define HCB0_ENBL            0x1000
#define HCB1_ENBL            0x2000
#define HCB0                 0x4000
#define HCB1                 0x8000

// PP_BusCTL - ISA Bus Control bit definition - Read/write
#define RESET_RX_DMA         0x0040
#define MEMORY_ON            0x0400
#define DMA_BURST_MODE       0x0800
#define IO_CHANNEL_READY_ON  0x1000
#define RX_DMA_SIZE_64K      0x2000
#define ENABLE_IRQ           0x8000

// PP_TestCTL - Test Control bit definition - Read/write
#define LINK_OFF             0x0080
#define ENDEC_LOOPBACK       0x0200
#define AUI_LOOPBACK         0x0400
#define BACKOFF_OFF          0x0800
#define FDX_8900             0x4000

// PP_RxEvent - Receive Event Bit definition - Read-only
#define RX_IA_HASHED         0x0040
#define RX_DRIBBLE           0x0080
#define RX_OK                0x0100
#define RX_HASHED            0x0200
#define RX_IA                0x0400
#define RX_BROADCAST         0x0800
#define RX_CRC_ERROR         0x1000
#define RX_RUNT              0x2000
#define RX_EXTRA_DATA        0x4000
#define HASH_INDEX_MASK      0xFC00          // Hash-Table Index Mask (6 Bit)

// PP_TxEvent - Transmit Event Bit definition - Read-only
#define TX_LOST_CRS          0x0040
#define TX_SQE_ERROR         0x0080
#define TX_OK                0x0100
#define TX_LATE_COL          0x0200
#define TX_JBR               0x0400
#define TX_16_COL            0x8000
#define TX_COL_COUNT_MASK    0x7800

// PP_BufEvent - Buffer Event Bit definition - Read-only
#define SW_INTERRUPT         0x0040
#define RX_DMA               0x0080
#define READY_FOR_TX         0x0100
#define TX_UNDERRUN          0x0200
#define RX_MISS              0x0400
#define RX_128_BYTE          0x0800
#define TX_COL_OVRFLW        0x1000
#define RX_MISS_OVRFLW       0x2000
#define RX_DEST_MATCH        0x8000

// PP_LineST - Ethernet Line Status bit definition - Read-only
#define LINK_OK              0x0080
#define AUI_ON               0x0100
#define TENBASET_ON          0x0200
#define POLARITY_OK          0x1000
#define CRS_OK               0x4000

// PP_SelfST - Chip Software Status bit definition
#define ACTIVE_33V           0x0040
#define INIT_DONE            0x0080
#define SI_BUSY              0x0100
#define EEPROM_PRESENT       0x0200
#define EEPROM_OK            0x0400
#define EL_PRESENT           0x0800
#define EE_SIZE_64           0x1000

// PP_BusST - ISA Bus Status bit definition
#define TX_BID_ERROR         0x0080
#define READY_FOR_TX_NOW     0x0100

// The following block defines the ISQ event types
#define ISQ_RX_EVENT         0x0004
#define ISQ_TX_EVENT         0x0008
#define ISQ_BUFFER_EVENT     0x000C
#define ISQ_RX_MISS_EVENT    0x0010
#define ISQ_TX_COL_EVENT     0x0012

#define ISQ_EVENT_MASK       0x003F          // ISQ mask to find out type of event

// Ports for I/O-Mode
#define RX_FRAME_PORT        0x0000
#define TX_FRAME_PORT        0x0000
#define TX_CMD_PORT          0x0004
#define TX_LEN_PORT          0x0006
#define ISQ_PORT             0x0008
#define ADD_PORT             0x000A
#define DATA_PORT            0x000C

#define AUTOINCREMENT        0x8000          // Bit mask to set Bit-15 for autoincrement

// EEProm Commands
#define EEPROM_WRITE_EN      0x00F0
#define EEPROM_WRITE_DIS     0x0000
#define EEPROM_WRITE_CMD     0x0100
#define EEPROM_READ_CMD      0x0200

// Receive Header of each packet in receive area of memory for DMA-Mode
#define RBUF_EVENT_LOW       0x0000          // Low byte of RxEvent
#define RBUF_EVENT_HIGH      0x0001          // High byte of RxEvent
#define RBUF_LEN_LOW         0x0002          // Length of received data - low byte
#define RBUF_LEN_HI          0x0003          // Length of received data - high byte
#define RBUF_HEAD_LEN        0x0004          // Length of this header

// typedefs
typedef struct {                             // struct to store CS8900's
  unsigned int Addr;                         // init-sequence
  unsigned int Data;
} TInitSeq;

unsigned short ticks;

static void skip_frame(void);

const TInitSeq InitSeq[] =
{
  PP_IA,       UIP_ETHADDR0 + (UIP_ETHADDR1 << 8),     // set our MAC as Individual Address
  PP_IA + 2,   UIP_ETHADDR2 + (UIP_ETHADDR3 << 8),
  PP_IA + 4,   UIP_ETHADDR4 + (UIP_ETHADDR5 << 8),
  PP_LineCTL,  SERIAL_RX_ON | SERIAL_TX_ON,           // configure the Physical Interface
  PP_RxCTL,    RX_OK_ACCEPT | RX_IA_ACCEPT | RX_BROADCAST_ACCEPT
};

// Writes a word in little-endian byte order to a specified port-address
void
cs8900a_write(unsigned addr, unsigned int data)
{
  GPIO_IODIR |= 0xff << 16;                           // Data port to output

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美理论电影在线| 国产**成人网毛片九色| 亚洲成在线观看| 99精品视频一区二区三区| 日韩亚洲欧美成人一区| 精品国产一区二区三区久久影院 | 蜜臀久久99精品久久久久久9| 久久99国产精品麻豆| 色综合一区二区三区| 欧美一卡二卡在线| 亚洲欧美日韩在线| 欧美日本在线一区| 中文字幕在线观看一区二区| 欧美aaaaaa午夜精品| 色久优优欧美色久优优| xnxx国产精品| 蜜桃精品在线观看| 久久嫩草精品久久久久| 五月婷婷另类国产| 欧美日韩亚洲综合一区| 国产精品99精品久久免费| 欧美日本在线看| 久久99在线观看| 欧美一区日本一区韩国一区| 韩国女主播一区| 2020国产精品| 色偷偷88欧美精品久久久| 国产精品情趣视频| 国产一区二区网址| 日韩精品一区二区三区视频播放 | 欧美精品一区二区蜜臀亚洲| 美女视频黄免费的久久| 国产福利91精品| 日韩三级免费观看| 99久久免费精品| 日韩精品五月天| 日韩一区二区三免费高清| 成人性生交大片免费看中文| 亚洲国产经典视频| 成人不卡免费av| 亚洲欧洲国产专区| 日韩欧美一级特黄在线播放| www.欧美色图| 亚洲另类色综合网站| 91免费国产在线观看| 日韩精品一区二区三区四区| 91丨九色丨尤物| 国产美女精品在线| 视频一区二区三区中文字幕| 国产乱子伦一区二区三区国色天香| 中文字幕在线一区二区三区| 成人av电影免费在线播放| 日韩成人dvd| 久久久久成人黄色影片| 在线电影国产精品| 欧美亚洲动漫精品| 日韩国产欧美三级| 亚洲精品中文字幕乱码三区| 国产午夜精品一区二区三区视频| 成人久久视频在线观看| 日韩精品欧美精品| 亚洲444eee在线观看| 丁香婷婷综合五月| 精品一区二区久久久| 日本亚洲最大的色成网站www| 亚洲精品免费在线观看| 中文字幕在线一区二区三区| 国产婷婷色一区二区三区| 欧美tickling挠脚心丨vk| 不卡的av在线播放| 高清视频一区二区| 国产一区二区女| 国产老女人精品毛片久久| 欧洲亚洲精品在线| 老鸭窝一区二区久久精品| 性感美女久久精品| 亚洲福利电影网| 久久这里只有精品首页| 精品国产sm最大网站| 日韩免费视频一区| 久久久久久黄色| 久久久久久**毛片大全| 精品国产乱码久久久久久图片| 欧美一区二区三区成人| 日韩精品免费专区| 日韩国产欧美一区二区三区| 日韩电影在线一区| 久久精品国产77777蜜臀| 经典一区二区三区| 成人免费视频一区二区| www..com久久爱| 在线观看免费成人| 欧美一区二区观看视频| 日韩免费观看高清完整版 | 久久99在线观看| 久久精品二区亚洲w码| 国产激情视频一区二区三区欧美| 成人av在线一区二区三区| 91丨porny丨户外露出| 欧美在线综合视频| 欧美一区二区高清| 亚洲国产高清不卡| 一区二区国产视频| 亚洲欧美中日韩| 亚洲精品老司机| 欧美日韩精品一区二区三区蜜桃| 7777女厕盗摄久久久| 91精彩视频在线观看| 69精品人人人人| 久久亚洲精华国产精华液| 亚洲免费av高清| 日本中文字幕不卡| av高清不卡在线| 欧美疯狂性受xxxxx喷水图片| 精品福利一区二区三区免费视频| 国产精品美女久久久久久久久久久| 亚洲国产中文字幕在线视频综合| 欧美伊人久久大香线蕉综合69| 日韩免费高清av| 亚洲欧洲av色图| 久久se精品一区二区| 97精品国产露脸对白| 日韩免费高清av| 一区二区三区国产精华| 精品亚洲成a人| 在线视频观看一区| 国产日产欧美精品一区二区三区| 国产无人区一区二区三区| 色综合天天综合在线视频| 日韩一区二区三区在线| 亚洲欧美日韩久久精品| 国产一区二区三区黄视频 | 日日摸夜夜添夜夜添国产精品 | 最新高清无码专区| 亚洲色图视频网| 欧美最新大片在线看| 国产日韩亚洲欧美综合| 日本欧美一区二区在线观看| 91视频在线观看| 久久久午夜电影| 奇米色777欧美一区二区| 色综合久久久久综合体| 国产清纯白嫩初高生在线观看91| 天天av天天翘天天综合网色鬼国产| 成人国产精品免费观看视频| 337p粉嫩大胆色噜噜噜噜亚洲| 亚洲成在线观看| 久久久一区二区| 久久99精品久久久久久| 91精品国产色综合久久不卡电影 | 天天色综合天天| 91在线国产福利| 国产精品久久久久久久浪潮网站| 九九精品视频在线看| 欧美一区二区视频网站| 亚洲.国产.中文慕字在线| 国产欧美日韩视频在线观看| 日本不卡一二三区黄网| 欧美日韩夫妻久久| 亚洲最快最全在线视频| 日本道色综合久久| 亚洲精品视频免费观看| 91在线免费播放| 自拍偷拍亚洲综合| 99久久久国产精品免费蜜臀| 中文字幕精品一区| 成人禁用看黄a在线| 欧美国产日韩在线观看| 成人激情小说网站| 国产精品一二三| 久久久久久久久蜜桃| 精品一区二区三区日韩| 久久日一线二线三线suv| 国产一区视频在线看| 2014亚洲片线观看视频免费| 国产精品一区二区91| 国产欧美日韩久久| 9色porny自拍视频一区二区| 亚洲欧美一区二区三区孕妇| jlzzjlzz亚洲日本少妇| 亚洲欧美日韩久久| 色视频一区二区| 91国偷自产一区二区三区观看| 亚洲精品视频在线观看网站| 欧美日韩一区二区电影| 日韩精品亚洲专区| 久久综合九色综合97婷婷女人 | 精品国精品国产尤物美女| 精品制服美女丁香| 国产日韩欧美a| 精品剧情在线观看| 成人午夜av在线| 亚洲欧美色综合| 69堂成人精品免费视频| 精品一区二区三区欧美| 日韩一区欧美小说| 欧美一级日韩不卡播放免费| 久久成人综合网| 自拍偷拍欧美精品| 制服丝袜亚洲色图|