亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mpc860.h

?? MPC860SAR源代碼
?? H
?? 第 1 頁 / 共 4 頁
字號:
/*-----------------------------------------------------------------------------				
*
* File:  MPC860.H
*
* Description:  
*
* Definitions of the parameter area RAM.
* Note that different structures are overlaid
* at the same offsets for the different modes
* of operation.
*
* History:
*
* 12 DEC 95 	lvn  Bundled multiple files from MSIL into this file
*
* 18 JUN 96    saw  Replaced:
*
*                   VUWORD	simt_tbscr;
*	                 VUWORD	simt_rtcsc;
*	                 With:
*
*                   VUHWORD	simt_tbscr;
*                   VUBYTE	RESERVED100[0x2];
*                   VUHWORD	simt_rtcsc;
*                   VUBYTE	RESERVED110[0x2];
*
* 04 OCT 96    saw  Filled in PCMCIA section.
*
* 21 NOV 96    saw  Changed address of PIP PBODR to 0xac2 from 0xac0.
*
* 18 DEC 96    saw  Renamed Registers:
*
*                        scc_gsmra -> scc_gsmr_l
*                        scc_gsmrb -> scc_gsmr_h
*
* 06 JAN 97    sgj  Created 860 version from 8xx code standard
*
* 18 JUL 97	   sgj  Corrected mapping of Ucode/BD DPRAM
*
* 08 AUG 97    sgj  Added definitions for key registers for System
*                   Integration timers, Clock, and Reset
*
* 26 AUG 97    sgj  Removed ADS-specific definitions and
*                   reorganized for readability
*
* 20 NOV 97    jay  Added to and cleaned up the parameter map definitions
*
* April  98    jes  Added SAR data structures.
* 
*-----------------------------------------------------------------------------*/


/******************************************************************************
*
* Definitions of Parameter RAM entries for each peripheral and mode
*
******************************************************************************/

/*---------------------------------------------------------------------------*/
/*	                    HDLC parameter RAM (SCC)							 */
/*---------------------------------------------------------------------------*/

struct hdlc_pram 

{
       
   /*-------------------*/
   /* SCC parameter RAM */
   /*-------------------*/
   
   UHWORD	rbase;		/* RX BD base address */
   UHWORD	tbase;		/* TX BD base address */
   UBYTE	   rfcr;		   /* Rx function code */
   UBYTE	   tfcr;		   /* Tx function code */
   UHWORD	mrblr;		/* Rx buffer length */
   UWORD	   rstate;		/* Rx internal state */
   UWORD	   rptr;		   /* Rx internal data pointer */
   UHWORD	rbptr;		/* rb BD Pointer */
   UHWORD	rcount;		/* Rx internal byte count */
   UWORD	   rtemp;		/* Rx temp */
   UWORD	   tstate;		/* Tx internal state */
   UWORD	   tptr;		   /* Tx internal data pointer */
   UHWORD	tbptr;		/* Tx BD pointer */
   UHWORD	tcount;		/* Tx byte count */
   UWORD	   ttemp;		/* Tx temp */
   UWORD	   rcrc;		   /* temp receive CRC */
   UWORD	   tcrc;		   /* temp transmit CRC */
   
   /*-----------------------------*/
   /* HDLC specific parameter RAM */
   /*-----------------------------*/

   UBYTE	   RESERVED1[4];	/* Reserved area */
   UWORD	   c_mask;			/* CRC constant */
   UWORD	   c_pres;			/* CRC preset */
   UHWORD	disfc;			/* discarded frame counter */
   UHWORD	crcec;			/* CRC error counter */
   UHWORD	abtsc;			/* abort sequence counter */
   UHWORD	nmarc;			/* nonmatching address rx cnt */
   UHWORD	retrc;			/* frame retransmission cnt */
   UHWORD	mflr;			   /* maximum frame length reg */
   UHWORD	max_cnt;		   /* maximum length counter */
   UHWORD	rfthr;			/* received frames threshold */
   UHWORD	rfcnt;			/* received frames count */
   UHWORD	hmask;			/* user defined frm addr mask */
   UHWORD	haddr1;			/* user defined frm address 1 */
   UHWORD	haddr2;			/* user defined frm address 2 */
   UHWORD	haddr3;			/* user defined frm address 3 */
   UHWORD	haddr4;			/* user defined frm address 4 */
   UHWORD	tmp;			   /* temp */
   UHWORD	tmp_mb;			/* temp */
};


/*-------------------------------------------------------------------------*/
/*	                 ASYNC HDLC parameter RAM (SCC)						   */
/*-------------------------------------------------------------------------*/

struct async_hdlc_pram 

{
       
   /*-------------------*/
   /* SCC parameter RAM */
   /*-------------------*/

   UHWORD	rbase;		/* RX BD base address */
   UHWORD	tbase;		/* TX BD base address */
   UBYTE	rfcr;		/* Rx function code */
   UBYTE	tfcr;		/* Tx function code */
   UHWORD	mrblr;		/* Rx buffer length */
   UWORD    rstate;		/* Rx internal state */
   UWORD	rptr;		/* Rx internal data pointer */
   UHWORD	rbptr;		/* rb BD Pointer */
   UHWORD	rcount;		/* Rx internal byte count */
   UWORD	rtemp;		/* Rx temp */
   UWORD	tstate;     /* Tx internal state */
   UWORD	tptr;       /* Tx internal data pointer */
   UHWORD	tbptr;		/* Tx BD pointer */
   UHWORD	tcount;		/* Tx byte count */
   UWORD 	ttemp;		/* Tx temp */
   UWORD	rcrc;		/* temp receive CRC */
   UWORD    tcrc;		/* temp transmit CRC */
         
   /*-----------------------------------*/
   /* ASYNC HDLC specific parameter RAM */
   /*-----------------------------------*/

   UBYTE	RESERVED1[4];	/* Reserved area */
   UWORD    c_mask;			/* CRC constant */
   UWORD	c_pres;			/* CRC preset */
   UHWORD	bof;			/* begining of flag character */
   UHWORD	eof;			/* end of flag character */
   UHWORD	esc;			/* control escape character */
   UBYTE	RESERVED2[4];	/* Reserved area */
   UHWORD	zero;			/* zero */
   UBYTE    RESERVED3[2];	/* Reserved area */
   UHWORD   rfthr;			/* received frames threshold */
   UBYTE	RESERVED4[4];	/* Reserved area */
   UWORD	txctl_tbl;		/* Tx ctl char mapping table */
   UWORD	rxctl_tbl;		/* Rx ctl char mapping table */
   UHWORD	nof;			/* Number of opening flags */
};


/*--------------------------------------------------------------------------*/
/*                    UART parameter RAM (SCC)								*/
/*--------------------------------------------------------------------------*/

/*----------------------------------------*/
/* bits in uart control characters table  */
/*----------------------------------------*/

#define	CC_INVALID	0x8000		/* control character is valid */
#define	CC_REJ		0x4000		/* don't store char in buffer */
#define	CC_CHAR		0x00ff		/* control character */

/*------*/
/* UART */
/*------*/

struct uart_pram 

{
   /*-------------------*/
   /* SCC parameter RAM */
   /*-------------------*/

   UHWORD	rbase;		/* RX BD base address */
   UHWORD	tbase;		/* TX BD base address */
   UBYTE	   rfcr;		   /* Rx function code */
   UBYTE	   tfcr;		   /* Tx function code */
   UHWORD	mrblr;		/* Rx buffer length */
   UWORD	   rstate;		/* Rx internal state */
   UWORD	   rptr;		   /* Rx internal data pointer */
   UHWORD	rbptr;		/* rb BD Pointer */
   UHWORD	rcount;		/* Rx internal byte count */
   UWORD	   rx_temp;	   /* Rx temp */
   UWORD	   tstate;		/* Tx internal state */
   UWORD	   tptr;		   /* Tx internal data pointer */
   UHWORD	tbptr;		/* Tx BD pointer */
   UHWORD	tcount;		/* Tx byte count */
   UWORD	   ttemp;		/* Tx temp */
   UWORD	   rcrc;		   /* temp receive CRC */
   UWORD	   tcrc;		   /* temp transmit CRC */

   /*------------------------------*/
   /*	UART specific parameter RAM  */
   /*------------------------------*/

   UBYTE	   RESERVED1[8];	/* Reserved area */
   UHWORD	max_idl;		   /* maximum idle characters */
   UHWORD	idlc;			   /* rx idle counter (internal) */
   UHWORD	brkcr;			/* break count register */

   UHWORD	parec;			/* Rx parity error counter */
   UHWORD	frmer;			/* Rx framing error counter */
   UHWORD	nosec;			/* Rx noise counter */
   UHWORD	brkec;			/* Rx break character counter */
   UHWORD	brkln;			/* Reaceive break length */
                                           
   UHWORD	uaddr1;			/* address character 1 */
   UHWORD	uaddr2;			/* address character 2 */
   UHWORD	rtemp;			/* temp storage */
   UHWORD	toseq;			/* Tx out of sequence char */
   UHWORD	cc[8];			/* Rx control characters */
   UHWORD	rccm;			   /* Rx control char mask */
   UHWORD	rccr;			   /* Rx control char register */
   UHWORD	rlbc;			   /* Receive last break char */
};


/*---------------------------------------------------------------------------
*                    BISYNC parameter RAM (SCC)
*--------------------------------------------------------------------------*/

struct bisync_pram 

{
   /*-------------------*/
   /* SCC parameter RAM */
   /*-------------------*/

   UHWORD	rbase;		/* RX BD base address */
   UHWORD	tbase;		/* TX BD base address */
   UBYTE	   rfcr;		   /* Rx function code */
   UBYTE	   tfcr;		   /* Tx function code */
   UHWORD	mrblr;		/* Rx buffer length */
   UWORD	   rstate;		/* Rx internal state */
   UWORD	   rptr;		   /* Rx internal data pointer */
   UHWORD	rbptr;		/* rb BD Pointer */
   UHWORD	rcount;		/* Rx internal byte count */
   UWORD	   rtemp;		/* Rx temp */
   UWORD	   tstate;		/* Tx internal state */
   UWORD	   tptr;		   /* Tx internal data pointer */
   UHWORD	tbptr;		/* Tx BD pointer */
   UHWORD	tcount;		/* Tx byte count */
   UWORD	   ttemp;		/* Tx temp */
   UWORD	   rcrc;		   /* temp receive CRC */
   UWORD	   tcrc;		   /* temp transmit CRC */

   /*--------------------------------*/
   /*	BISYNC specific parameter RAM */
   /*--------------------------------*/

   UBYTE	   RESERVED1[4];	/* Reserved area */
   UWORD	   crcc;			   /* CRC Constant Temp Value */
   UHWORD	prcrc;			/* Preset Receiver CRC-16/LRC */
   UHWORD	ptcrc;			/* Preset Transmitter CRC-16/LRC */
   UHWORD	parec;			/* Receive Parity Error Counter */
   UHWORD	bsync;			/* BISYNC SYNC Character */
   UHWORD	bdle;			   /* BISYNC DLE Character */
   UHWORD	cc[8];			/* Rx control characters */
   UHWORD	rccm;			   /* Receive Control Character Mask */
};


/*-------------------------------------------------------------------------*/
/*             Transparent mode parameter RAM (SCC)						   */
/*-------------------------------------------------------------------------*/

struct transparent_pram 

{
   /*--------------------*/
   /*	SCC parameter RAM */
   /*--------------------*/

   UHWORD	rbase;		/* RX BD base address */
   UHWORD	tbase;		/* TX BD base address */
   UBYTE	   rfcr;		   /* Rx function code */
   UBYTE	   tfcr;		   /* Tx function code */
   UHWORD	mrblr;		/* Rx buffer length */
   UWORD	   rstate;		/* Rx internal state */
   UWORD	   rptr;		   /* Rx internal data pointer */
   UHWORD	rbptr;		/* rb BD Pointer */
   UHWORD	rcount;		/* Rx internal byte count */
   UWORD	   rtemp;		/* Rx temp */
   UWORD	   tstate;		/* Tx internal state */
   UWORD	   tptr;		   /* Tx internal data pointer */
   UHWORD	tbptr;		/* Tx BD pointer */
   UHWORD	tcount;		/* Tx byte count */
   UWORD	   ttemp;		/* Tx temp */
   UWORD	   rcrc;		   /* temp receive CRC */
   UWORD	   tcrc;		   /* temp transmit CRC */

   /*-------------------------------------*/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一区二区三区资源| 91精品国产综合久久久久久| 国产亚洲欧美一级| 国产精品一区二区果冻传媒| 久久精品视频在线免费观看| 福利一区福利二区| 亚洲青青青在线视频| 欧美亚洲愉拍一区二区| 日韩国产欧美在线播放| 日韩欧美成人激情| 成人h精品动漫一区二区三区| ●精品国产综合乱码久久久久| 91小视频在线观看| 日韩1区2区3区| 国产清纯在线一区二区www| 99久久99久久精品免费观看| 亚洲午夜日本在线观看| 日韩丝袜情趣美女图片| 精品国产乱码久久久久久闺蜜| 亚洲欧美福利一区二区| 欧美军同video69gay| 麻豆一区二区在线| 国产精品久久久久婷婷| 欧美日韩国产在线播放网站| 国产一区二区三区在线看麻豆| 综合久久久久久久| 日韩三级在线观看| 99在线热播精品免费| 偷窥国产亚洲免费视频| 久久久久久久综合色一本| 91国偷自产一区二区三区观看| 日韩av一二三| 亚洲三级视频在线观看| 欧美成人video| 色综合中文字幕| 九九精品一区二区| 亚洲福利视频三区| 国产精品美女久久久久久 | 亚洲美女区一区| 日韩一区二区影院| 欧美绝品在线观看成人午夜影视| 国产成人av一区二区| 爽好多水快深点欧美视频| 欧美激情一区二区三区全黄| 日韩一区二区在线观看| 91久久精品一区二区| 国产一区二区三区久久久| 亚洲成a人片综合在线| 国产欧美一区二区精品性| 宅男在线国产精品| 欧美综合一区二区三区| av成人动漫在线观看| 国产剧情一区在线| 捆绑调教美女网站视频一区| 亚洲国产日韩av| 亚洲人成人一区二区在线观看| 2014亚洲片线观看视频免费| 欧美人与禽zozo性伦| 欧美中文字幕一区二区三区亚洲| 国产精品1区2区3区在线观看| 日韩国产高清影视| 偷拍日韩校园综合在线| 亚洲一区欧美一区| 亚洲精品你懂的| 亚洲精品国产无天堂网2021| 中文在线免费一区三区高中清不卡| 欧美一级欧美三级在线观看| 欧美日韩国产大片| 欧美军同video69gay| 欧美日本一区二区| 欧美老肥妇做.爰bbww| 欧美日韩在线电影| 欧美日韩一区三区四区| 欧美午夜电影网| 欧美亚洲动漫精品| 精品视频在线免费看| 欧美亚州韩日在线看免费版国语版| 91女人视频在线观看| 欧美日韩成人综合天天影院 | 日本道精品一区二区三区| www.亚洲色图.com| voyeur盗摄精品| 色老头久久综合| 色综合久久久久| 欧美性猛交xxxxxxxx| 欧美亚洲一区二区在线| 欧美精品 日韩| 欧美成人欧美edvon| 久久精品欧美一区二区三区不卡| 久久女同精品一区二区| 中文字幕av在线一区二区三区| 国产精品麻豆欧美日韩ww| 亚洲免费看黄网站| 亚洲国产精品一区二区尤物区| 五月天一区二区| 看电影不卡的网站| 国产a区久久久| 在线视频欧美精品| 日韩亚洲欧美在线| 国产女人18毛片水真多成人如厕| 国产精品区一区二区三区| 亚洲天堂av老司机| 亚洲国产精品久久人人爱蜜臀| 美女视频一区在线观看| 国产成人av电影在线| 欧美主播一区二区三区美女| 欧美一区二区成人6969| 欧美国产精品专区| 亚洲福中文字幕伊人影院| 狠狠v欧美v日韩v亚洲ⅴ| 成人禁用看黄a在线| 精品视频一区三区九区| 国产成人免费视频网站| 国产成人午夜99999| 色综合久久综合| 欧美一级搡bbbb搡bbbb| 国产精品福利影院| 日韩精品久久理论片| 成人激情开心网| 51精品国自产在线| 国产精品久久看| 蜜桃在线一区二区三区| 91在线码无精品| 精品国产一区二区三区不卡| 亚洲免费在线观看| 国产一区二区日韩精品| 欧美日韩美少妇| 中文无字幕一区二区三区 | 中文字幕亚洲在| 麻豆一区二区99久久久久| 99国产精品国产精品久久| 欧美mv日韩mv国产网站app| 一区二区三区加勒比av| 高清beeg欧美| 欧美成人免费网站| 婷婷国产v国产偷v亚洲高清| 91色porny在线视频| 国产欧美一区二区三区鸳鸯浴| 日本网站在线观看一区二区三区| fc2成人免费人成在线观看播放| 日韩精品一区二区三区四区视频| 一区二区理论电影在线观看| 国产91对白在线观看九色| 精品日韩99亚洲| 日韩福利电影在线观看| 91成人免费在线| 亚洲欧洲精品天堂一级| 国产成人在线免费观看| 亚洲精品在线一区二区| 免费日韩伦理电影| 欧美人与z0zoxxxx视频| 亚洲国产精品久久久久秋霞影院| 99久久婷婷国产综合精品 | 亚洲色大成网站www久久九九| 国产精品一区二区免费不卡 | 欧美亚洲一区二区三区四区| 成人晚上爱看视频| 26uuu另类欧美| 精品一区二区三区欧美| 日韩一级免费一区| 婷婷中文字幕综合| 欧美日韩国产首页| 日韩精品欧美精品| 5858s免费视频成人| 日韩国产欧美一区二区三区| 欧美精品三级在线观看| 丝袜亚洲精品中文字幕一区| 欧美丝袜丝nylons| 日韩黄色一级片| 日韩欧美电影一区| 韩日精品视频一区| 久久久不卡网国产精品一区| 国产成人在线免费观看| 国产精品久久久久久久久免费桃花| 床上的激情91.| 亚洲天堂精品在线观看| 在线观看亚洲一区| 日韩1区2区3区| 久久一二三国产| 成人视屏免费看| 亚洲黄网站在线观看| 欧美自拍丝袜亚洲| 蜜臀av性久久久久蜜臀av麻豆| 精品免费99久久| 成人app在线观看| 亚洲人成伊人成综合网小说| 精品视频在线免费| 激情图区综合网| 国产精品私人影院| 欧美视频一区二| 久久99精品一区二区三区| 国产欧美日本一区二区三区| 91女厕偷拍女厕偷拍高清| 首页综合国产亚洲丝袜| 久久综合999| 色94色欧美sute亚洲线路一久| 日本亚洲最大的色成网站www| 欧美激情在线观看视频免费| 日本电影欧美片| 黄一区二区三区|