亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_mcbsp.h

?? arm jtag說(shuō)明
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美精品一区二区三区在线 | 成人h动漫精品一区二区| 亚洲一区二区中文在线| 国产精品久久久久国产精品日日| 久久精品一区二区三区av| 日韩午夜在线影院| 日韩欧美色综合| 久久综合国产精品| 久久精品人人做人人爽人人| 久久久国产精品麻豆| 国产精品三级av| 国产精品动漫网站| 中文字幕亚洲精品在线观看| 中文字幕中文字幕中文字幕亚洲无线| 中文字幕电影一区| 亚洲一区欧美一区| 日韩电影在线一区二区| 日本成人在线看| 国产精品一级在线| 91色.com| 91精品免费观看| 久久噜噜亚洲综合| 亚洲视频在线观看一区| 午夜精品久久久久久久久久| 久久精品久久精品| jlzzjlzz国产精品久久| 欧美性色综合网| 日韩美女一区二区三区四区| 国产精品视频九色porn| 亚洲最大的成人av| 国内一区二区视频| 在线观看视频欧美| 精品国产sm最大网站免费看| 中文字幕永久在线不卡| 性做久久久久久久久| 国产精品一区二区久久不卡| 欧美中文字幕不卡| 久久综合五月天婷婷伊人| 亚洲精品视频免费观看| 麻豆91精品视频| 一本一道久久a久久精品| 日韩视频免费观看高清完整版| 欧美国产日韩一二三区| 日韩黄色片在线观看| 成人免费观看男女羞羞视频| 欧美精品日韩一本| 亚洲日本在线天堂| 精品一区二区在线播放| 日本道精品一区二区三区| 日韩精品一区国产麻豆| 亚洲午夜免费电影| 国产夫妻精品视频| 日韩视频123| 亚洲18色成人| 欧美在线观看一区| 亚洲欧洲日产国产综合网| 国产老肥熟一区二区三区| 欧美日韩大陆一区二区| 亚洲欧美一区二区不卡| 国产成人av自拍| 久久久久久久久伊人| 免费在线观看一区二区三区| 欧美伦理影视网| 亚洲国产精品一区二区久久恐怖片| 成人免费精品视频| 欧美国产一区在线| 国v精品久久久网| 久久久91精品国产一区二区三区| 亚洲宅男天堂在线观看无病毒| 欧美精品一区二区三区四区| 中文字幕视频一区| 国产一区二区影院| 在线观看国产日韩| 国产性天天综合网| 狠狠色丁香婷婷综合| 日韩欧美成人一区| 首页国产欧美日韩丝袜| 欧美日韩国产高清一区| 亚洲线精品一区二区三区八戒| 91丝袜美女网| 亚洲欧美日韩久久精品| www.久久精品| 亚洲三级免费电影| 欧美影视一区在线| 亚洲成人av在线电影| 8v天堂国产在线一区二区| 日韩高清不卡一区二区三区| 欧美一级在线免费| 国产在线观看免费一区| 欧美精品一区二区三区很污很色的| 丝袜诱惑制服诱惑色一区在线观看 | 国产一区欧美二区| 久久网这里都是精品| 99久久免费国产| 亚洲色欲色欲www在线观看| 日本韩国精品在线| 亚洲va欧美va人人爽| 精品99999| 成人av在线影院| 亚洲福利一区二区| 91精品国产色综合久久不卡电影| 久久精品免费观看| 亚洲图片你懂的| 91精品久久久久久久99蜜桃| 国产丶欧美丶日本不卡视频| 亚洲免费大片在线观看| 在线观看视频一区二区欧美日韩| 亚洲狠狠爱一区二区三区| 捆绑调教美女网站视频一区| 久久综合色8888| 99久久免费国产| 老司机精品视频导航| 国产精品久久久久天堂| 日韩一级免费观看| av激情综合网| 看国产成人h片视频| 中文字幕一区二区三区不卡| 欧美一区2区视频在线观看| 成人三级在线视频| 日日摸夜夜添夜夜添精品视频| 久久久久久久久久看片| 欧美精品一二三区| 不卡在线视频中文字幕| 久久精品国产**网站演员| 亚洲另类在线视频| 欧美激情一二三区| 欧美大片一区二区| 欧美优质美女网站| 波多野结衣亚洲| 国产真实乱对白精彩久久| 午夜激情久久久| 99久久精品免费| 欧美三级电影一区| 成人激情黄色小说| 国产电影一区二区三区| 麻豆国产精品一区二区三区| 亚洲一区二区高清| 国产欧美日本一区视频| 精品久久久久一区二区国产| 欧美精品日韩一本| 欧美日韩一区 二区 三区 久久精品| 岛国精品在线观看| 国产成人av电影在线播放| 麻豆免费看一区二区三区| 视频一区欧美日韩| 亚洲国产美国国产综合一区二区| 中文字幕亚洲精品在线观看| 国产精品天干天干在观线| 久久久久久久电影| 精品国产电影一区二区| 精品区一区二区| 精品少妇一区二区三区免费观看 | 91精品久久久久久久91蜜桃| 色悠久久久久综合欧美99| av在线综合网| 一本大道久久精品懂色aⅴ| 97超碰欧美中文字幕| www.爱久久.com| 91在线一区二区三区| 91啪在线观看| 在线视频你懂得一区二区三区| 91麻豆国产在线观看| 色综合天天综合在线视频| 91美女片黄在线观看91美女| 91国产丝袜在线播放| 在线影院国内精品| 欧美日韩国产一级片| 欧美狂野另类xxxxoooo| 51精品久久久久久久蜜臀| 日韩你懂的电影在线观看| 久久久久国产免费免费| 国产精品天干天干在观线| 亚洲免费观看高清完整版在线观看熊| 亚洲欧美aⅴ...| 性欧美疯狂xxxxbbbb| 国内精品视频一区二区三区八戒| 懂色中文一区二区在线播放| 91麻豆免费看片| 欧美一区日本一区韩国一区| 久久久久97国产精华液好用吗| 国产精品网友自拍| 午夜视频一区在线观看| 蜜桃av噜噜一区二区三区小说| 1区2区3区精品视频| 亚洲午夜视频在线| 丁香婷婷综合激情五月色| 国精产品一区一区三区mba视频| 成人天堂资源www在线| 91麻豆文化传媒在线观看| 亚洲色图.com| 欧美午夜精品理论片a级按摩| 一区二区中文视频| 精品剧情v国产在线观看在线| 欧美国产日本韩| 日韩成人精品在线观看| 成人中文字幕在线| 欧美性感一区二区三区| 日本一区二区免费在线| 日本伊人午夜精品| 99精品视频中文字幕|