亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? arm jtag說明
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产精品一区二区久久恐怖片 | 亚洲成人高清在线| 欧美日韩三级视频| 一区二区成人在线视频| av激情亚洲男人天堂| 秋霞成人午夜伦在线观看| 日韩欧美亚洲一区二区| 成人av资源在线观看| 午夜精品一区二区三区免费视频| 精品国产一区二区亚洲人成毛片| 91久久免费观看| 国产乱人伦偷精品视频不卡| 亚洲福利视频三区| 中文字幕一区二区三区在线播放 | 日韩精品三区四区| 亚洲免费在线看| 日本一区二区视频在线| 欧美伦理影视网| 91黄色在线观看| 91伊人久久大香线蕉| 国产大陆精品国产| 国产制服丝袜一区| 日韩av电影天堂| 亚洲成人动漫精品| 日本欧美加勒比视频| 亚洲精品v日韩精品| 亚洲欧美日韩久久| 亚洲欧美激情插| 亚洲一区二区中文在线| 日韩精品电影一区亚洲| 日日夜夜精品视频免费| 激情深爱一区二区| 国产乱码精品一区二区三区av | 蜜臀av一级做a爰片久久| 青青草成人在线观看| 韩日欧美一区二区三区| 国产制服丝袜一区| 蜜桃av一区二区在线观看| 国产精品护士白丝一区av| 亚洲婷婷国产精品电影人久久| 亚洲精品视频观看| 麻豆成人免费电影| 粉嫩aⅴ一区二区三区四区| 91免费看片在线观看| 欧美网站一区二区| 久久九九99视频| 午夜影视日本亚洲欧洲精品| 麻豆一区二区99久久久久| 成人av电影在线播放| 9191国产精品| 国产午夜精品福利| 欧美aaaaa成人免费观看视频| 国产资源精品在线观看| 欧美日韩色一区| 亚洲男人天堂一区| 成人免费观看av| 2021中文字幕一区亚洲| 首页欧美精品中文字幕| 精品一区二区三区香蕉蜜桃| 91福利在线播放| 欧美激情一区二区三区不卡| 蜜臀久久久99精品久久久久久| 色噜噜夜夜夜综合网| 国产精品私人自拍| 粉嫩绯色av一区二区在线观看| 欧美va亚洲va| 国产精品自拍网站| 国产精品女上位| 成人激情动漫在线观看| 中文字幕欧美区| 一本色道**综合亚洲精品蜜桃冫 | 欧美日韩不卡视频| 国产精品人妖ts系列视频| 国产很黄免费观看久久| 久久蜜桃av一区精品变态类天堂| 人人狠狠综合久久亚洲| 成人一区二区三区视频| 国产日韩精品一区二区浪潮av| 久久国产乱子精品免费女| 日韩一区二区视频在线观看| 日韩中文字幕麻豆| 日韩一区二区三区免费观看| 天天影视色香欲综合网老头| 欧美日韩久久久一区| 日韩国产欧美在线观看| 久久久综合激的五月天| 国产精华液一区二区三区| 国产精品久久久久久久久免费桃花 | 成人av在线看| 免费日韩伦理电影| 亚洲与欧洲av电影| 日韩色视频在线观看| 久久精品国内一区二区三区| 精品国产免费久久| av在线一区二区| 日产国产欧美视频一区精品| 国产精品国产自产拍在线| 日韩一区二区在线看| 91在线国产观看| 国产一区二区成人久久免费影院| 国产精品久久久久一区二区三区 | 国产婷婷色一区二区三区在线| 色综合一区二区| 看电视剧不卡顿的网站| 亚洲二区在线视频| 久久久久国产精品免费免费搜索| 色老综合老女人久久久| 国产在线播放一区三区四| 麻豆精品在线观看| 亚洲大型综合色站| 亚洲精品日韩专区silk| 国产午夜亚洲精品不卡| 欧美影片第一页| 欧美在线你懂的| 欧洲一区二区三区在线| 91色九色蝌蚪| 色婷婷av一区二区三区之一色屋| 国产精品影视在线| 韩国精品在线观看| 国产69精品久久99不卡| 国产91综合网| 欧美性三三影院| 日韩三级视频在线看| 久久久久99精品国产片| 久久无码av三级| 亚洲免费看黄网站| 玖玖九九国产精品| 欧美三级日韩在线| 亚洲欧美日韩中文播放| 男男视频亚洲欧美| 99热国产精品| 欧美一区二区三区色| 国产欧美综合在线| 亚洲成人精品一区二区| 91成人看片片| 国产喷白浆一区二区三区| 久久精品国产一区二区三| 91丨九色丨国产丨porny| 欧美午夜精品一区二区蜜桃| 国产欧美一区二区在线观看| 黄色资源网久久资源365| 精品日韩成人av| 国产制服丝袜一区| 国产色产综合色产在线视频| 综合色天天鬼久久鬼色| 波多野结衣亚洲| 中文字幕在线不卡一区| 成人午夜精品一区二区三区| 精品国产免费视频| 国产精品一品视频| wwwwxxxxx欧美| 国产高清精品久久久久| 久久久久久日产精品| 国产高清精品久久久久| 亚洲人成亚洲人成在线观看图片| 丰满放荡岳乱妇91ww| 欧美国产成人精品| 欧洲精品在线观看| 日本一道高清亚洲日美韩| 欧美一级二级在线观看| 日韩av电影天堂| 中文字幕视频一区二区三区久| 色偷偷久久人人79超碰人人澡| 精品国产一区二区亚洲人成毛片| 九九视频精品免费| 欧美国产综合一区二区| 欧美私人免费视频| 久久超碰97中文字幕| 久久久久国产成人精品亚洲午夜| 国产成人小视频| 久久国产综合精品| 国产欧美精品一区| 欧美一区中文字幕| 欧美高清一级片在线| av在线不卡免费看| 奇米色一区二区三区四区| 亚洲国产激情av| 欧美国产一区二区| 日韩精品一区二区三区蜜臀| 欧美私人免费视频| 欧美日韩精品一区二区三区四区 | 国产一区二区91| 日韩精品每日更新| 国产精品成人一区二区艾草 | 日韩精品一二三区| 国产无人区一区二区三区| 日韩欧美国产不卡| 精品国产免费人成在线观看| 欧美日韩情趣电影| 欧美一区二区视频在线观看2022 | 麻豆91在线播放| 天堂一区二区在线免费观看| 亚洲色欲色欲www在线观看| 久久精品亚洲麻豆av一区二区| 2022国产精品视频| 国产亚洲va综合人人澡精品| 久久美女艺术照精彩视频福利播放| 26uuu另类欧美亚洲曰本| 2020国产成人综合网| 欧美亚男人的天堂|