亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? arm jtag說明
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产亚洲美州欧州综合国| 日韩一区和二区| 丁香六月久久综合狠狠色| 久久电影网电视剧免费观看| 日本不卡一二三| 日本中文字幕一区| 麻豆精品在线视频| 免费人成在线不卡| 国内久久精品视频| 国产成人精品午夜视频免费| 懂色中文一区二区在线播放| av中文字幕亚洲| 色婷婷香蕉在线一区二区| 欧美日韩日日夜夜| 日韩欧美国产一区二区三区 | 日韩av电影免费观看高清完整版| 亚洲免费色视频| 午夜精品国产更新| 另类调教123区| 高清国产一区二区| 在线观看av不卡| 日韩免费性生活视频播放| 26uuu色噜噜精品一区| 欧美高清在线视频| 一区二区三区精品在线观看| 亚洲午夜羞羞片| 精品一区二区三区免费观看| 国产成人在线电影| 欧美三级欧美一级| 久久亚洲捆绑美女| 亚洲综合自拍偷拍| 国模娜娜一区二区三区| 色国产综合视频| 精品久久久久久久一区二区蜜臀| 中文字幕免费不卡| 日韩经典中文字幕一区| 国产精品18久久久久久vr| 色哟哟国产精品| 精品成人佐山爱一区二区| 自拍偷拍国产精品| 另类调教123区| 色999日韩国产欧美一区二区| 欧美一区二区三区免费大片| 国产精品午夜在线观看| 亚洲国产一区二区视频| 国产伦精一区二区三区| 欧美二区三区的天堂| 国产精品久久久久婷婷| 美日韩一区二区| 欧美日韩一区在线观看| 国产精品免费观看视频| 美女脱光内衣内裤视频久久网站| 色综合天天综合网天天狠天天| 精品久久久网站| 偷拍一区二区三区四区| 国产91精品免费| 亚洲一区中文在线| 国v精品久久久网| 26uuu久久天堂性欧美| 日韩精品一二区| 欧美日韩在线播放三区四区| 亚洲人成人一区二区在线观看| 国模娜娜一区二区三区| 日韩一级完整毛片| 亚洲电影视频在线| 一本久久综合亚洲鲁鲁五月天| 国产女主播一区| 丁香婷婷综合激情五月色| 精品国产91久久久久久久妲己 | 678五月天丁香亚洲综合网| 亚洲欧美一区二区不卡| zzijzzij亚洲日本少妇熟睡| 国产欧美视频一区二区| 国产精品一区二区三区网站| 欧美成人精品福利| 激情综合色播激情啊| 日韩欧美一区二区视频| 日韩精品一级二级| 日韩一区二区在线播放| 久久国产精品99久久久久久老狼| 欧美一区二区三区在线观看视频| 亚洲成人免费看| 日韩一区二区麻豆国产| 久久国产生活片100| 日韩欧美成人一区| 国内精品嫩模私拍在线| 久久久久久9999| 成人av免费网站| 成人免费在线观看入口| 色老汉一区二区三区| 天堂蜜桃91精品| 日韩亚洲欧美一区| 国产精品69久久久久水密桃| 国产精品美女视频| 91丨porny丨首页| 亚洲另类春色国产| 欧美日本国产一区| 裸体健美xxxx欧美裸体表演| 2020国产精品| 99国产精品久久久| 五月婷婷激情综合网| 精品少妇一区二区三区免费观看| 日本道精品一区二区三区 | 日韩欧美一级精品久久| 日本不卡中文字幕| 日本一区二区三区国色天香| 在线亚洲精品福利网址导航| 久久精品国产亚洲一区二区三区| 久久精品一区二区三区不卡牛牛| 99精品视频在线观看| 日日摸夜夜添夜夜添国产精品 | 欧美国产日韩亚洲一区| 色老汉一区二区三区| 蜜臀久久久99精品久久久久久| 久久久99久久| 91福利资源站| 九色综合狠狠综合久久| 亚洲欧美一区二区不卡| 欧美不卡视频一区| 一本一本久久a久久精品综合麻豆| 日韩av一级片| 亚洲精品伦理在线| 337p日本欧洲亚洲大胆精品| 在线国产电影不卡| 国产精品自拍三区| 日韩精品免费专区| 自拍视频在线观看一区二区| 久久久精品国产99久久精品芒果| 欧洲一区二区三区在线| 成人黄色在线网站| 免费久久精品视频| 亚洲成人综合网站| 国产精品久久久久毛片软件| 91精品国产欧美一区二区成人| 成人午夜免费视频| 国产乱子伦一区二区三区国色天香| 亚洲国产日韩精品| 亚洲欧美一区二区三区孕妇| 欧美精品一区二| 精品区一区二区| 日韩欧美一区电影| 这里只有精品视频在线观看| 在线日韩一区二区| 色综合色狠狠天天综合色| 粉嫩高潮美女一区二区三区 | 欧美精品一区二区蜜臀亚洲| 777欧美精品| 欧美麻豆精品久久久久久| 色综合久久中文综合久久97| 成人精品一区二区三区四区| 国产精品资源网| 国产乱码精品一区二区三区忘忧草| 日韩成人一区二区三区在线观看| 亚洲一区av在线| 亚洲自拍偷拍麻豆| 亚洲自拍偷拍九九九| 亚洲永久精品大片| 婷婷开心激情综合| 免费在线观看一区| 免费观看一级欧美片| 麻豆免费精品视频| 国产在线播放一区| 国产成人啪免费观看软件| 精品亚洲成a人在线观看| 国产尤物一区二区| 成人黄页毛片网站| 色综合久久中文字幕综合网| 日本久久精品电影| 欧美系列在线观看| 91精品在线观看入口| 日韩精品一区二区三区中文不卡| 日韩欧美精品三级| 久久精品视频在线看| 国产蜜臀97一区二区三区| 成人免费在线观看入口| 午夜成人免费电影| 麻豆视频一区二区| jlzzjlzz欧美大全| 欧美三级视频在线| 精品剧情v国产在线观看在线| 国产日韩成人精品| 亚洲精品视频在线观看免费| 亚洲综合成人在线视频| 免播放器亚洲一区| 国产精品香蕉一区二区三区| 色婷婷精品大在线视频| 欧美一区二区观看视频| 久久亚洲精华国产精华液| 国产精品久久久久影院亚瑟| 亚洲6080在线| 国产v综合v亚洲欧| 欧美日韩精品是欧美日韩精品| 久久婷婷国产综合国色天香| 伊人一区二区三区| 国产在线不卡一区| 欧美日韩国产经典色站一区二区三区| 久久亚洲私人国产精品va媚药| 亚洲一区在线观看免费| 高清beeg欧美| 欧美一区二区视频免费观看|